-
本文要點
理解電路中的雜散電容。
了解雜散電容如何影響電子電路。
探索減少電路中雜散電容的策略。
雜散電容就像被遺棄的寵物流浪在街道和巷子里一樣,它們潛伏在電路中。本文將了解電子電路中的雜散電容是如何產生的、如何影響電路的性能,以及如何在設計中減少雜散電容。
什么是雜散電容?
基礎電子學對電容的定義是:在具有不同電壓電位的兩個端點上積累的電荷的測量值。這也是電容器的制造原理。雜散電容是指電路或非電容性元件中出現了預期之外的電荷。
就像流浪的狗或貓一樣,雜散電容只是由于環境的原因而恰好出現在那里。在電路上制造雜散電容是很容易的。所需的只是兩個導電元件,它們在絕緣體上足夠封閉,因而表現得像一個電容器。
雜散電容就像是電路上存在著看不見的電容。
雜散電容可能存在于電感、晶體管或二極管等元件上。即使是 PCB 上的兩個平行導體,也總會有一些雜散電容存在。我們也會在導體中發現相對于接地面的雜散電容。
在書面上,雜散電容用公式 C = Q/V 表示,用于測量微分電位上積累的電荷。在 PCB 設計中,我們會發現公式 C= ?A/D,體現了絕緣體的介電常數、面積和導體之間的距離與電容值的關系。
雜散電容是否會影響電路性能?
大多數流浪的動物通常沒有什么危害。雜散電容的影響則取決于頻率。如果在電路上放置一個電容器,在低頻下,電容器會造成開路。隨著頻率的增加,電容器會逐漸允許電流通過。
雜散電容的影響在高頻率下十分明顯。
因此,如果我們正在進行低頻設計,雜散電容并不會造成嚴重問題。例如,一個簡單的 LED 閃光燈不會受到雜散電容的影響。當設計涉及到高頻時,問題會悄然而至,這可能會大大降低雜散電容的電抗。
在高頻率下,具有雜散電容的元件往往像短路或虛擬電阻一樣。雜散電容的影響是運算放大器設計中一個難題,特別是在放大器的輸入和輸出之間。雜散電容創造了一個反饋路徑,會不準確地增加增益和改變峰值頻率。
在傳輸線中,導體之間的雜散電容會導致傳輸損失。這意味著傳輸功率和信號質量會下降。雜散電容也會在導體和相鄰的接地平面之間產生,這將導致高頻率下出現信號完整性問題。多余的電容也會造成串擾和 EMI 噪聲。
如何減少雜散電容?
我們并非對雜散電容束手無策。雖然雜散電容不能完全消除,但有一些方法可以將電路中的雜散電容降到最低。
1. 讓導體彼此分開
無論是 PCB 上的走線還是并排放置的電纜,都可以通過增加它們之間的距離來減少雜散電容。電容與距離成反比,這是減少雜散電容的一條重要原則。
讓銅走線彼此分開可以將雜散電容降到最低。
2. 屏蔽導體
如果擔心相鄰的走線會產生雜散電容,可以在走線之間增加一條接地的銅線。該銅線可以發揮屏蔽作用,進而防止電荷堆積。
3. 減少走線寬度
當導體的橫截面積增加時,電容也會增加。因此,要盡量減少走線寬度,尤其是傳導高頻信號的走線。
4. 移除內層接地平面
大片的內層接地平面可能有助于散熱和降低 EMI,但卻不利于減少雜散電容。在為設計添加接地平面時,一定要考慮到這一點。
借助合適的 PCB 設計軟件,可以確保電路設計不受雜散電容的影響。通過使用 inspectAR工具,利用增強現實(AR)技術以交互性的方式評估和改進 PCB,輕松準確地進行 PCB 檢查、調試、返工和組裝。
inspectAR軟件中直接將 AR 疊層對應在 PCBA物理板上
上圖顯示了inspectAR 軟件中 AR 疊層制造的 PCBA物理板的交互。利用AR技術,工程師或制造技術人員可以在制造過程中的任何時候將單個器件、走線、子電路或整個電路板與設計規格進行比較,并隨時查看技術手冊、添加留言、注釋。
-
電容
+關注
關注
100文章
6036瀏覽量
150263 -
電子電路
+關注
關注
78文章
1202瀏覽量
66884
發布評論請先 登錄
相關推薦
評論