色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

大展宏兔的芯片開發又將面臨哪些驗證挑戰?

思爾芯S2C ? 2023-02-06 11:22 ? 次閱讀

半導體產業本就是一個下游應用需求拉動的市場。化。


數智化是推動未來經濟發展的重要引擎,新能源汽車的暴漲給汽車芯片帶來了旺盛的需求。兩大風口加持下,也給作為半導體行業底層科技EDA帶來各種變化。在這新春伊始,我們將重點談談,由此帶來的芯片開發將面臨的多重驗證挑戰。


No.1

兩大未來風口:

數智化+汽車芯片
利用大數據、云計算物聯網AI5G自動駕駛等新技術的運用,使得企業整個組織系統和業務鏈迅速升級,更助推著各細分領域頭部的整合。而芯片又為其提供著底層技術的支持。不知不覺,芯片-終端-軟件,整個半導體行業已經進入了應用定義硬件的時代。
AI應用不斷激增、異構計算需求旺盛,基于智能多元化應用產生的海量數據,無疑推動市場對算力的需求。高性能計算和通信、數據存儲等領域逐漸成為下一代風口。
此外,2022年的缺芯危機曾引來一波“投資”高潮。如今潮水褪去,支撐起未來半導體的卻是汽車芯片。新能源汽車近年來發展勢不可擋,層層剝繭之下,汽車賽道的下半場是智能化的征途,本質還是芯片算力的群雄逐鹿。高算力、高帶寬、多核異構的高性能芯片是未來發展的關鍵,也是決定智能汽車的性能和表現的核心,這也更進一步推動了高性能芯片需求的快速增長。
數智化和汽車芯片,無疑是未來經濟增長的兩大風口,也是未來半導體產業發展增長的新方向。

No.2

多重驗證挑戰

應對這兩大風口,半導體產業下游倒逼中游,中游推動上游。無論是支撐高算力的智能芯片,還是適用于汽車的多核異構的高性能芯片,芯片的設計開發,及其支撐技術也因此迎來新的改變,更面臨著多重驗證挑戰。縱觀整個芯片開發流程,重中之重的是芯片前期的設計與驗證。因為通常芯片驗證在整個研發項目進度中占據過半,并且決定了芯片的成敗。以研發一顆GPU SoC為例,大約70%的投入都是在數字前端設計。首先,隨著芯片設計成本日益高漲,以及算力與儲存需求爆發式增長,系統級芯片驗證變得極其復雜,先進SoC的驗證壓力也呈指數及增長。工程師們所需要的驗證工具早已不僅僅局限在滿足功能驗證需求,更多需要從設計、架構、軟硬協同、功耗等方面優化探索。
“造芯的第一步是選對芯片架構。”思爾芯總裁林鎧鵬表示,“但數智化推動市場快速變化,新技術的到來讓應用更多元化,這也讓IC設計公司很難根據芯片未來的使用場景明確芯片定位。為了適應其變化,工程師們需要更靈活的架構探索,以及更多重的驗證手段。
例如在現流行的異構集成中,會通過異構計算整合不同架構的運算單元來進行并行計算,這也已經成為當前解決算力瓶頸的重要方式之一。它的出現讓整個設計驗證流程發生了根本性變化,異構驗證是如今的工程師們所期待的新方法。
因為不同的運算單元有不同的架構設計,對信息流也有不同的處理方式,這些都需要針對其特性使用不同驗證的方法學。在驗證的難度越來越大的今天,單一工具并不能保證設計的可靠性。
dbea2e18-a400-11ed-ad0d-dac502259ad0.png
此外,EDA服務云計算技術迭代的同時,云計算也在反哺EDA。特別是芯片設計變得愈發復雜之后,算力和存儲這兩塊開始出現了瓶頸,傳統的自建數據中心已不堪重負。如何幫助IC設計企業獲得算力的充沛及彈性供給,減少IT基礎設施,還能獲得更多的EDA工具,以及IP相關資源的整合,大幅降低時間與成本,也是如今芯片設計驗證面臨的挑戰。

No.3

異構驗證平臺

如何應對新風口下的多重驗證挑戰?思爾芯,這家國產原型驗證的龍頭企業,最近并購和自研不斷,為高算力、多核異構的高性能芯片的驗證挑戰提供了高效的解決方案。思爾芯董事長兼CEO林俊雄表示,“在芯片設計的不同節點,工程師所用的工具是不一樣的。當前思爾芯已有豐富的產品線,覆蓋驗證云服務、架構設計、軟件仿真、硬件仿真、原型驗證等工具。廣泛應用于物聯網、云計算、5G通信、智慧醫療、汽車電子等終端領域。我們的異構驗證方法學,在研究怎樣降低驗證工程復雜度的同時,還能保證驗證的可靠性,提升驗證效率。”重捋一下芯片設計的流程,思爾芯的驗證工具是如何覆蓋整個芯片設計驗證的全流程?
dc0e2f66-a400-11ed-ad0d-dac502259ad0.png

需求分析與架構設計

芯片設計的起點都是需求分析。在一顆芯片的設計之初,思爾芯的Genesis芯神匠架構設計軟件就可以給工程師提供一個建模,分析,仿真和軟硬件協作的平臺,利用建模方法學實現電子系統級(Electronic System Level,ESL)設計流程,可用于開發半導體、航空和電子系統產品。通過該方案可創建周期精度的模型以便進行早期性能和功耗分析,也可進行時序和功耗的仿真,還能搭配芯神瞳原型驗證平臺提前進行軟硬件協同設計。



面對龐雜的代碼,工程師想要確保設計可靠性,這就需要對設計進行驗證,即功能驗證。軟件仿真、硬件仿真和原型驗證等方法學基本覆蓋了整個功能驗證方法,工程師們針對不同階段需結合使用不同驗證的方法學。

軟件仿真

軟件仿真適合小型設計和模塊級仿真。其實從早期的需求分析與架構探索就可以使用,還可以覆蓋功能驗證中的RTL級仿真、超大容量硬件仿真加速器、快速原型系統等多個應用場景。可以說是每個驗證工程師常規必備的EDA工具。


PegaSim 芯神馳是思爾芯近日推出的一款高性能、多語言混合的商用數字軟件仿真工具,已得到多家海內外廠商驗證。其采用了創新的架構算法,實現了高性能的仿真和約束求解器引擎,對System Verilog語言、Verilog 語言、VHDL語言和UVM方法學等提供了廣泛的支持,同時支持時序反標和門級后仿真,并可提供功能覆蓋率、代碼覆蓋率分析等功能。同時創新的軟件架構允許仿真器支持不同的處理器架構—— x86-64、RISC-VARM等。


此款商用數字軟件仿真工具采用創新的商業模式,可以很好地滿足企業多樣化的需求,幫助企業解決license使用緊張、算力不足、license被設計工程師長期占用等問題。真正為企業做到降本增效,加速芯片設計,確保整個芯片設計流程對需求規格的完整實現,以及項目按照預期的驗證計劃高效地推進。

硬件仿真

硬件仿真是對完整的SoC設計進行加速仿真并調試,包括SoC設計的系統級功能驗證、IP設計驗證,多應用于設計前期的RTL功能驗證。與原型驗證系統相比,最大的優點就是其強大的調試能力,可以檢查出有沒有深度錯誤或性能瓶頸。


OmniArk 芯神鼎是近日思爾芯通過并購整合推出的一款企業級硬件仿真系統。其采用超大規模可擴展商用陣列架構設計,最大設計規模可達20億門,滿足從IP級到系統級的功能驗證。基于創新的全自動編譯流程、高效調試糾錯能力、豐富的仿真驗證模式,以及千倍以上的仿真加速,讓這款企業級硬件仿真系統成為思爾芯開啟EDA驗證新時代的重磅產品。

原型驗證

原型驗證通過將RTL移植到現場可編程門陣列來驗證芯片功能。它會幫助工程師在芯片設計過程中搭建軟硬件一體的系統驗證環境,多用于SoC設計后期的系統級功能和性能驗證。在流片前工程師們就可以在SoC的基本功能驗證通過后,立刻開始驅動和應用軟件開發。甚至可以在流片前就給有需求的客戶進行芯片演示,進行預售。而且縮短了整個驗證周期,加速了產品上市時間。


思爾芯的Prodigy 芯神瞳原型驗證解決方案是業內領先的數字集成電路前端驗證解決方案,幫助全球頂尖的芯片企業開發IC和驗證,適用于驗證專門應用的集成電路ASIC)和片上系統(SoC)的系統級功能和性能驗證。還可以幫助芯片開發者提早進行嵌入式軟件開發及軟硬件協同設計,從而加快芯片產品上市速度,搶占市場先機。該解決方案包含原型驗證硬件、自動原型編譯軟件、深度調試套件、協同仿真套件、云管理軟件以及外置應用庫。多組合方案能夠為開發者提供多種容量范圍,并覆蓋各類ASIC以及SoC設計的驗證需求。


驗證云服務

思爾芯還推出了驗證云服務,主要用于超大規模數字集成電路前端功能驗證,包括架構探索、算法驗證、IP/模塊級驗證、芯片級驗證、固件驗證、軟件驗證以及兼容性測試等。通過將驗證算力資源的云端虛擬化,實現算力管理、集群管理、多用戶管理、虛機/容器資源管理等一系列功能。


在數智化驅動半導體行業快速發展的同時,作為支撐起數字經濟的底座科技EDA也在悄然發生改變。在新的一年里,想要大展宏圖的芯片開發也正積極應對以上挑戰。無論是拓展到更多的領域,還是前瞻未來更多創新領域,思爾芯始終著眼于未來,不斷激發研發人員的創新活力,快速響應市場變化,用成熟穩定的產品服務于每一個客戶。相信不久的未來,因為有更多像思爾芯這樣的活力領軍企業,將有一個更好的生態,更輝煌的未來。

//

關于思爾芯S2C

思爾芯(S2C)自2004年設立上海總部以來始終專注于集成電路EDA領域。作為業內知名的EDA解決方案專家,公司業務聚焦于數字芯片的前端驗證,已覆蓋驗證云服務、架構設計、軟件仿真、硬件仿真、原型驗證等工具。已與超過600家國內外企業建立了良好的合作關系,服務于人工智能、超級計算、圖像處理、數據存儲、信號處理等數字電路設計功能的實現,廣泛應用于物聯網、云計算、5G通信、智慧醫療、汽車電子等終端領域。

公司總部位于上海,并建立了全球化的技術研發與市場服務網絡,在北京、深圳、西安、香港、東京、首爾及圣何塞等地均設有分支機構或辦事處。

思爾芯在EDA領域的技術實力受到了業界的廣泛認可,通過多年耕耘,已在原型驗證領域構筑了技術與市場的雙領先優勢。并參與了我國EDA團體標準的制定,承擔了多項國家及地方重大科研項目。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51075

    瀏覽量

    425873
  • eda
    eda
    +關注

    關注

    71

    文章

    2777

    瀏覽量

    173545
收藏 人收藏

    評論

    相關推薦

    蘋果無邊框OLED iPhone開發面臨挑戰

    的iPhone,但最新的消息顯示,這一時間表可能會面臨挑戰。 據消息人士透露,蘋果目前還未能與韓國顯示面板制造商就無邊框OLED面板的技術細節達成一致。這意味著,盡管蘋果有著強烈的愿望在2026年推出配備此類面板的iPhone,但實際的推出時間可能會受到技術討論進展的影響
    的頭像 發表于 12-27 11:32 ?366次閱讀

    AMD MI300X AI芯片面臨挑戰

    近日,據芯片顧問機構Semianalysis經過5個月的深入調查后指出,AMD最新推出的“MI300X”AI芯片在軟件缺陷和性能表現上未能達到預期,因此在挑戰NVIDIA市場領導地位方面顯得
    的頭像 發表于 12-25 10:57 ?355次閱讀

    7納米工藝面臨的各種挑戰與解決方案

    本文介紹了7納米工藝面臨的各種挑戰與解決方案。 一、什么是7納米工藝? 在談論7納米工藝之前,我們先了解一下“納米”是什么意思。納米(nm)是一個長度單位,1納米等于10的負九次方米。對于半導體芯片
    的頭像 發表于 12-17 11:32 ?508次閱讀

    解決驗證“最后一公里”的挑戰:芯神覺Claryti如何助力提升調試效率

    過程中必不可少的一環,它幫助工程師找到問題的根源并進行優化。隨著設計復雜性的提升,調試作為驗證的“最后一公里”正面臨越來越多的挑戰。如何有效提升調試效率,已成為行
    的頭像 發表于 10-26 08:03 ?345次閱讀
    解決<b class='flag-5'>驗證</b>“最后一公里”的<b class='flag-5'>挑戰</b>:芯神覺Claryti如何助力提升調試效率

    大算力芯片面臨的技術挑戰和解決策略

    在灣芯展SEMiBAY2024《HBM與存儲器技術與應用論壇》上,億鑄科技創始人、董事長兼CEO熊大鵬發表了題為《超越極限:大算力芯片面臨的技術挑戰和解決策略》的演講。
    的頭像 發表于 10-23 14:50 ?547次閱讀

    快速部署原型驗證:從子卡到調試的全方位優化

    夠順利移植到最終芯片上,并完成"bring-up"(即系統啟動并正常運行),成為了開發團隊面臨的一個重要挑戰。為了實現這一目標,雖然原型驗證
    的頭像 發表于 09-30 08:04 ?686次閱讀
    快速部署原型<b class='flag-5'>驗證</b>:從子卡到調試的全方位優化

    康謀分享 | 在基于場景的AD/ADAS驗證過程中,識別挑戰性場景!

    基于場景的驗證是AD/ADAS系統開發過程中的重要步驟,然而面對海量駕駛記錄數據時,如何實現自動且高效地識別、分類和提取駕駛記錄中的挑戰性場景?本文康謀為您介紹IVEX軟件識別挑戰性場
    的頭像 發表于 08-28 10:16 ?1127次閱讀
    康謀分享 | 在基于場景的AD/ADAS<b class='flag-5'>驗證</b>過程中,識別<b class='flag-5'>挑戰</b>性場景!

    LF412用PSPICE驗證該運放的SPICE模型的遇到的疑問求解

    關于LF412,我用PSPICE驗證該運放的SPICE模型的遇到以下問題: 1.該模型缺少電壓噪聲和電流噪聲參數,有更加準確的SPICE模型嗎; 2.該模型開環輸出阻抗為純阻性
    發表于 08-06 06:16

    集方案 傳統建筑智能化改造,邁向物聯新時代

    傳統工業和商業建筑的智能化改造面臨諸多挑戰集樓宇改造方案幫助傳統建筑快速部署物聯網系統,打破數據孤島,實現所有控制系統和數據的集中管理與分析
    的頭像 發表于 08-02 10:17 ?427次閱讀
    <b class='flag-5'>宏</b>集方案 傳統建筑智能化改造,邁向物聯新時代

    景智駕聯合芯擎科技打造的“艙泊一體”方案完成實車驗證

    景智駕聯合芯擎科技打造的“艙泊一體”方案正式完成實車驗證。該方案采用單顆芯擎自研的“龍鷹一號”智能座艙芯片作為主計算單元,座艙域控與泊車域控合二為一,并搭載景智駕自研的全新一代泊車
    的頭像 發表于 08-01 14:09 ?808次閱讀

    大規模 SoC 原型驗證面臨哪些技術挑戰

    引言隨著電子設計自動化(EDA)驗證工具的重要性日益增加,開發者們開始尋求減少流片成本和縮短開發周期的方法。其中,使用可編程邏輯芯片(FPGA)來構建有效的
    的頭像 發表于 06-06 08:23 ?1208次閱讀
    大規模 SoC 原型<b class='flag-5'>驗證</b><b class='flag-5'>面臨</b>哪些技術<b class='flag-5'>挑戰</b>?

    全光網應用面臨挑戰

    盡管全光網絡具有諸多優勢和廣闊的應用前景,但在實際應用中仍然面臨一些挑戰,例如: 成本挑戰:全光網絡的建設和維護成本相對較高,包括光纖敷設、光交換設備和光傳輸設備等硬件設備的采購和維護成本。特別是在
    的頭像 發表于 05-09 11:03 ?616次閱讀

    芯片測試和芯片驗證的區別

    這是芯片在設計過程中的一個環節,主要通過EDA(電子設計自動化)工具進行仿真檢驗。它的主要目的是在芯片生產之前,驗證芯片設計是否符合預定的需求規格,是否已經消除了所有的風險,發現并更正
    的頭像 發表于 05-08 16:52 ?2250次閱讀

    人工智能芯片在先進封裝面臨的三個關鍵挑戰

    IC封裝面臨的制造挑戰有哪些?人工智能芯片的封裝就像是一個由不同尺寸和形狀的單個塊組成的拼圖,每一塊都對最終產品至關重要。這些器件通常集成到2.5DIC封裝中,旨在減少占用空間并最大限度地提高帶寬。圖形處理單元(GPU)和多個3
    的頭像 發表于 05-08 08:27 ?1614次閱讀
    人工智能<b class='flag-5'>芯片</b>在先進封裝<b class='flag-5'>面臨</b>的三個關鍵<b class='flag-5'>挑戰</b>

    BYO、FPGA開發板與商用,一文詳解各類原型驗證

    幾十年來,數字芯片設計復雜度不斷攀升,使芯片驗證面臨資金與時間的巨大挑戰。在早期,開發者為了
    的頭像 發表于 04-02 08:22 ?637次閱讀
    BYO、FPGA<b class='flag-5'>開發</b>板與商用,一文詳解各類原型<b class='flag-5'>驗證</b>
    主站蜘蛛池模板: 亚洲AV永久无码精品澳门| 亚洲精品高清中文字幕完整版| 亚洲精品高清中文字幕完整版| 村上里沙快播| 青青热久久综合网伊人| 99国产电影| 男人插女人逼逼| 99久久精品一区二区三区| 免费一级特黄欧美大片久久网| 99RE8国产这里只有精品| 男人就爱吃这套下载| a视频免费看| 日韩熟女精品一区二区三区| 国产99久久亚洲综合精品西瓜tv| 三级黄在线播放| 国产成人精品男人的天堂网站| 2020国产成人精品免费视频| 久久草这在线观看免费| 樱花之恋动漫免费观看| 龙广在线收听| jiz在线播放jizijzz| 日本xxx护士与黑人| 国产二级一片内射视频播放| 亚洲av欧美在我| 久久精品国产亚洲AV久五月天 | 久久婷婷五月综合色丁香花| 91久久夜色精品| 日本久久久WWW成人免费毛片丨| 亚洲日本欧美产综合在线| 精品无码国产AV一区二区三区| 欲奴第一季在线观看全集| 美女在线永久免费网站| 亚洲欧美中文字幕先锋| 久久视频在线视频观看天天看视频 | 99精品视频在线观看| 人妻少妇偷人精品无码洋洋AV| 国产精品第十页| 猪蜜蜜网站在线观看电视剧| 日本XXXXZZX片免费观看| 国产学生无码中文视频一区| 2019夜夜|