(1)了解狀態(tài)機(jī):什么是 摩爾型狀態(tài)機(jī) ,什么是 米利型狀態(tài)機(jī) ,兩者的區(qū)別是什么?一段式、二段式、三段式狀態(tài)機(jī)的區(qū)別?
(2)使用 狀態(tài)機(jī)產(chǎn)生序列 “11010110”,串行循環(huán)輸出該序列;
(3)使用 狀態(tài)機(jī)檢測(cè)“1101” ,串行輸入的測(cè)試序列為“11101101011010”,輸出信號(hào)為valid有效信號(hào),檢測(cè)到時(shí)輸出高,否則為低, 考慮序列疊加情況 ,比如“1101101”,則有兩個(gè)“1101”,
即:
11101101011010,在第5個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
11101101011010,在第8個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
11101101011010,在第13個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
給出WORD或PDF版本的報(bào)告,包括但不限于文字說明、代碼、仿真測(cè)試圖等。
【解答】:
狀態(tài)機(jī)類型
狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號(hào)按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號(hào)動(dòng)作、完成特定操作的控制中心。有限狀態(tài)機(jī)簡寫為 FSM(Finite State Machine) ,主要分為2大類:
第一類,輸出只和狀態(tài)有關(guān)而與輸入無關(guān),則稱為Moore狀態(tài)機(jī);
第二類,輸出不僅和狀態(tài)有關(guān)而且和輸入有關(guān)系,則稱為Mealy狀態(tài)機(jī)。
** Mealy** 型 :輸出信號(hào)不僅取決于當(dāng)前狀態(tài),還取決于輸入;
** Moore** 型 :輸出信號(hào)只取決于當(dāng)前狀態(tài);
實(shí)現(xiàn)相同的功能時(shí), Mealy型比Moore型能節(jié)省一個(gè)狀態(tài) (大部分情況下能夠節(jié)省一個(gè)觸發(fā)器資源,其余情況下使用的資源相同,視狀態(tài)數(shù)和狀態(tài)編碼方式?jīng)Q定), Mealy型比Moore型輸出超前一個(gè)時(shí)鐘周期 。
三段式狀態(tài)機(jī)
一段式 :一個(gè)****always 塊 ,既描述狀態(tài)轉(zhuǎn)移,又描述狀態(tài)的輸入輸出,當(dāng)前狀態(tài)用寄存器輸出。一段式寫法簡單,但是不利于維護(hù),狀態(tài)擴(kuò)展麻煩,狀態(tài)復(fù)雜時(shí)易出錯(cuò),不推薦;
二段式 :兩個(gè)****always 塊 ,時(shí)序邏輯與組合邏輯分開,一個(gè)always塊采用同步時(shí)序描述狀態(tài)轉(zhuǎn)移;另一個(gè)always塊采用組合邏輯判斷狀態(tài)轉(zhuǎn)移條件,描述狀態(tài)轉(zhuǎn)移規(guī)律以及輸出, 當(dāng)前狀態(tài)用組合邏輯輸出,可能出現(xiàn)競(jìng)爭(zhēng)冒險(xiǎn),產(chǎn)生毛刺,而且不利于約束 ,不利于綜合器和布局布線器實(shí)現(xiàn)高性能的設(shè)計(jì);
三段式 :三個(gè)****always 塊 ,一個(gè)always模塊采用同步時(shí)序描述狀態(tài)轉(zhuǎn)移;一個(gè)always采用組合邏輯判斷狀態(tài)轉(zhuǎn)移條件,描述狀態(tài)轉(zhuǎn)移規(guī)律;第三個(gè)always塊使用同步時(shí)序描述狀態(tài)輸出,寄存器輸出。
三段式與二段式相比,關(guān)鍵在于根據(jù)狀態(tài)轉(zhuǎn)移規(guī)律,在上一狀態(tài)根據(jù)輸入條件判斷出當(dāng)前狀態(tài)的輸出,從而在不插入額外時(shí)鐘節(jié)拍的前提下,實(shí)現(xiàn)了寄存器輸出。
狀態(tài)機(jī)序列檢測(cè)
使用三段式FSM有限狀態(tài)機(jī)進(jìn)行序列檢測(cè) ,使用 摩爾型狀態(tài)機(jī) ,最終輸出與輸入無關(guān)。
使用狀態(tài)機(jī)檢測(cè)“1101”,串行輸入的測(cè)試序列為“11101101011010”,輸出信號(hào)為valid有效信號(hào),檢測(cè)到時(shí)輸出高,否則為低, 考慮序列疊加情況 ,比如“1101101”,則有兩個(gè)“1101”,
即:
11101101011010,在第5個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
11101101011010,在第8個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
11101101011010,在第13個(gè)時(shí)鐘檢測(cè)到序列,下一個(gè)時(shí)鐘輸出高電平;
根據(jù)待檢測(cè)的序列“1101”確定狀態(tài),其中:
S1為檢測(cè)到第1個(gè)有效位“1”;
S2為檢測(cè)到2個(gè)有效位“11”;
S3為檢測(cè)到3個(gè)有效位“110”;
S4位檢測(cè)到4個(gè)有效位“1101”;
IDLE為其他狀態(tài);
IDLE:初始狀態(tài),除S1~S4外的其他所有狀態(tài)
S1:1, 來1則到S2(11),否則回到IDLE;
S2:11, 來0則到S3(110),否則保持S2(11);
S3:110, 來1則到S4(1101),否則回到IDLE;
S4:1101, 來1則到S2(11),否則回到IDLE;
摩爾型,輸出和輸入無關(guān),S4時(shí)無論輸入什么,都輸出1
即
三段式FSM的代碼:
/************************************************************
** Author :FPGA探索者公眾號(hào)
** Times :2020-7-7
************************************************************/
module FSM_SequDetection_1(
clk,
rst_n,
data_in,
data_valid
);
input clk;
input rst_n;
input data_in;
output reg data_valid;
//定義狀態(tài),這里采用的獨(dú)熱碼(One-Hot),F(xiàn)PGA中推薦用獨(dú)熱碼和格雷碼(Gray)
//狀態(tài)較少時(shí)(4-24個(gè)狀態(tài))用獨(dú)熱碼效果好,狀態(tài)多時(shí)格雷碼(狀態(tài)數(shù)大于24)效果好
parameter IDLE = 5'b00001;
parameter S1 = 5'b00010;
parameter S2 = 5'b00100;
parameter S3 = 5'b01000;
parameter S4 = 5'b10000;
reg [4:0] current_state; //現(xiàn)態(tài)
reg [4:0] next_state; //次態(tài)
//三段式FSM,第一段,同步時(shí)序邏輯,描述狀態(tài)切換,這里的寫法固定
always @ ( posedge clk )
begin
if(!rst_n ) begin
current_state<= IDLE;
end
elsebegin
current_state<= next_state;
end
end
//三段式FSM,第二段,組合邏輯,判斷狀態(tài)轉(zhuǎn)移條件,描述狀態(tài)轉(zhuǎn)移規(guī)律
//這里面用"="賦值和用"<="沒區(qū)別
always @ (*)
begin
if(!rst_n ) begin
next_state<= IDLE;
end
elsebegin
case(current_state )
IDLE: begin
if(data_in == 1 )
next_state<= S1;
else
next_state<= IDLE;
end
S1 : begin
if(data_in == 1 )
next_state<= S2;
else
next_state<= IDLE;
end
S2 : begin
if(data_in == 0 )
next_state<= S3;
else
next_state<= S2;
end
S3 : begin
if(data_in == 1 )
next_state<= S4;
else
next_state<= IDLE;
end
S4 : begin
if(data_in == 1 )
next_state<= S2;
else
next_state<= IDLE;
end
default : begin
next_state<= IDLE;
end
endcase
end
end
//三段式FSM,第三段,同步時(shí)序邏輯,描述狀態(tài)輸出,摩爾型輸出
always @ ( posedge clk )
begin
if(!rst_n ) begin
data_valid<= 1'b0;
end
elsebegin
case(next_state )
S4 : data_valid <= 1'b1;
default : data_valid <= 1'b0;
endcase
end
end
endmodule