色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

米爾ARM+FPGA架構開發板PCIE2SCREEN示例分析與測試

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-07 14:15 ? 次閱讀

01.測試例程pcie2screen

例程pcie2screen是配合MYD-JX8MMA7開發板所帶的MYIR_PCIE_5T_CMOS 工程的測試例,它的作用是顯示FPGA所連接的攝像頭所采集的視頻。運行該程序后屏幕會顯示一個標題為demo的窗口。

圖1.png

使用鼠標點擊 ready按鈕,demo 窗口會顯示連續的視頻,說明攝像頭、DDR、PCIE接口各部分正常。如果沒有接攝像頭,該程序會顯示雜亂無章的圖像。

該測試例的源碼沒有包括在SDK中,可以向米爾公司的技術人員索取。該實例程序是用Qt開發的,使用了OpenGL技術。程序包括以下幾個主要的類:

· MainWindow:QMainWindow子類,是顯示窗口的。

· uOpenglYuv:QOpenGLWidget子類,用于顯示采集到的圖像。該類的initializeGL函數用于初始化OpenGL。paintGL函數是用于繪制圖像的,其中最核心的語句是:

glTexImage2D(GL_TEXTURE_2D, 0, GL_RGBA, vW, vH, 0, GL_RGBA, GL_UNSIGNED_BYTE, pRGB);

其中的pRGB保存從FPGA讀取的數據。從這句我們可以看出該程序所要求的圖像的格式。

· xdma_getImg:主線程類

· xdma_programe:對RIFFA接口進行了封裝,其中的read_pack用于讀取FPGA數據,被主線程循環調用。其函數定義如下:

int xdma_programe::read_pack(char *pData, int len)
{
//int buffer[1920 * 1080];
//int buffer[1024 * 768];
int buffer[1280 * 720];
int i;

if(dev_fd != NULL)
{
fpga_send(dev_fd, 0, buffer, len / 4, 0, 1, 25000);
fpga_recv(dev_fd, 0, buffer, len / 4, 25000);
memcpy(pData, (char *)buffer, len);

return len;
}
else
{
return 0;
}
}

從函數中可以看出,在每次讀數據前,該函數先向FPGA寫一次數據(數據無意義,和FPGA的狀態機有關),每次讀入一整幀的數據。

02.FPGA端程序的修改

FPGA端的邏輯控制在chnl_tester.v中,它定義了一個狀態機,用于對數據收發進行控制。狀態機定義如下:

always @(posedge CLK or posedge RST) begin
if (RST) begin
rLen <= #1 0;
rCount <= #1 0;
rState <= #1 0;
rData <= #1 0;
vout_vs_r <= #1 0;
end
else begin
case (rState)


3'd0: begin // Wait for start of RX, save length
if (CHNL_RX) begin
rLen <= #1 CHNL_RX_LEN;
rCount <= #1 0;
rState <= #1 3'd1;
end
end


3'd1: begin // Wait for last data in RX, save value
if (CHNL_RX_DATA_VALID) begin
rData <= #1 CHNL_RX_DATA;
rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
end
if (rCount >= rLen)begin
rState <= #1 3'd2;
end
end

3'd2: begin // Prepare for TX
if (read_valid) begin
rCount <= #1 0;
rState <= #1 3'd3;
end
end

3'd3: begin // Start TX with save length and data value
if (CHNL_TX_DATA_REN) begin
//rData <= #1 data_in;
rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
if (rCount >= rLen)
rState <= #1 3'd4;???????????????
end
end
3'd4: begin
if (vout_vs_r)
rState <= #1 3'd5;
else begin
vout_vs_r <= #1 1;
rState <= #1 3'd4;
rCount <= #1 0;
end
end
3'd5: begin
if (vs_flag) begin
rState <= #1 3'd0;
vout_vs_r <= #1 0;
end
else
rState <= #1 3'd5;
end
endcase
end
end

我們手頭沒有攝像頭進行測試,所以簡單修改該程序,使程序發送藍色漸變色帶信號

核心修改如下:

……
reg [31:0] rColor = 0;
……
assign CHNL_TX_DATA = (read_en)? {rColor, rColor}:64'd0;
……
3'd3: begin // Start TX with save length and data value
if (CHNL_TX_DATA_REN) begin
//rData <= #1 data_in;
// if (rCount % 5 == 4)
rColor <= #1 rColor + 1;
if(rColor >= 255)
rColor <= #1 0;
rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
if (rCount >= rLen)
rState <= #1 3'd4;
end
end
……

03.測試結果

我們沒有修改ARM端的測試程序,仍然使用廠家提供的pcie2screen,只是重新燒寫FPGA程序。程序的運行效果參見如下:

米爾MYC-JX8MMA7核心板及開發板

米爾MYC-JX8MMA7核心板及開發板,采用ARM+FPGA的處理架構,采用NXP i.MX8M Mini及XilinxArtix-7處理器,四核Cortex-A53、Cortex-M4、Artix-7CPU,1.8GHz主頻,基于ARM+FPGA處理架構,具備高性能、低成本、低功耗等特點,兩者各司其職,各自發揮原本架構的獨特優勢。搭載的Artix-7 CPU對標Zynq 7010的FPGA資源,能夠滿足高速數據采集的需求,并且采用PCIE高速通信,支持200~300MB/S的通信能力。能夠提供出色的視頻和音頻體驗,將媒體的特定功能與針對低功耗優化的高性能處理相結合,具備1080p 60Hz的H.265和VP9解碼器,滿足高清顯示的要求。

為了方便開發者研究評估,米爾提供配套MYD-JX8MMA7開發板,采用12V/2A直流供電,搭載了1路千兆以太網接口、2路SFP光模塊接口、1路USB2.0協議M.2 B型插座的5G模塊接口、1路SDIO/串口協議的WIFI/藍牙接口、1路HDMI顯示接口、1路LVDS顯示接口、1路MIPI CSI接口、1路DVP攝像頭接口、1路音頻輸入輸出接口、2路USB HOST Type A、1路USB Type-C、2路Micro SD、1路FMC擴展接口、1路兼容樹莓派擴展模塊接口。

圖3.jpg

關注米爾,領先的嵌入式處理器模組廠商


審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    603013
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9084

    瀏覽量

    367390
  • 開發板
    +關注

    關注

    25

    文章

    5032

    瀏覽量

    97375
收藏 人收藏

    評論

    相關推薦

    工程師深談ARM+FPGA的設計架構

    最近學習了ARM+FPGA的設計架構ARMFPGA結構的通信大致可以分為兩種。
    發表于 05-25 10:35 ?2.2w次閱讀

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】ARM開發環境搭建

    CPU,1.8GHz主頻。MYC-JX8MMA7核心開發板是基于ARM+FPGA處理架構,以ARM處理性能為主,
    發表于 12-24 16:45

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】PCIE傳輸框架RIFF分析

    、Artix-7 CPU,1.8GHz主頻。MYC-JX8MMA7核心開發板是基于ARM+FPGA處理架構,以ARM處理性能為主,
    發表于 01-30 14:14

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】PCIE2SCREEN示例分析測試

    本帖最后由 zealsoft 于 2023-2-14 10:26 編輯 PCIE2SCREEN示例分析測試感謝“電子發燒友網”和
    發表于 02-13 17:57

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】2.搭建C/C++與QT開發環境

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】2.搭建C/C++與QT開發
    發表于 04-10 01:11

    米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】3.使用GStream開發高清視頻實時編碼與推流

    本帖最后由 ALSET 于 2023-4-10 10:40 編輯 【米爾MYD-JX8MMA7開發板-ARM+FPGA架構試用體驗】3.使用GStream
    發表于 04-10 01:58

    米爾科技MYD-Y7Z010/20開發板介紹

    Programmable SoC平臺的一款ARM+FPGA的嵌入式開發板。其采用的28nm工藝制程的雙/單核Cortex-A9+FPGA處理器,性能高、功耗低,并通過AXI 吉比特級片上總線將
    的頭像 發表于 11-12 14:09 ?3337次閱讀
    <b class='flag-5'>米爾</b>科技MYD-Y7Z010/20<b class='flag-5'>開發板</b>介紹

    ARM+FPGA架構開發板PCIE2SCREEN示例分析測試-米爾MYD-JX8MMA7

    本次測試內容為米爾MYD-JX8MMA7開發板ARM端的測試例程pcie2screen并介紹一
    的頭像 發表于 02-24 16:56 ?1059次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>-<b class='flag-5'>米爾</b>MYD-JX8MMA7

    米爾MYD-YG2開發板觸摸屏測試

    米爾MYD-YG2開發板測試米爾觸摸屏
    的頭像 發表于 05-24 13:12 ?29.4w次閱讀

    ARM+FPGA架構匠心之作,米爾MYC-JX8MMA7新品發布!

    對高清顯示、數據采集雙重要求的場景下,ARM+FPGA架構的需求也應運而生,它不但具備了ARM的運算能力,還兼備了FPGA的對數據的高速采集能力。因此,
    的頭像 發表于 11-08 09:44 ?839次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b>匠心之作,<b class='flag-5'>米爾</b>MYC-JX8MMA7新品發布!

    Demo演示:ARM+FPGA主流嵌入式架構板卡-HDMI顯示攝像畫面

    的MYD-JX8MMXA7開發板基于ARM+FPGA架構,集成i.MX8MMini和ARTIX7處理器,在實現高速采集和高清顯示二合一上具有明顯的成本優勢。01.接口及模塊
    的頭像 發表于 01-13 15:24 ?929次閱讀
    Demo演示:<b class='flag-5'>ARM+FPGA</b>主流嵌入式<b class='flag-5'>架構</b>板卡-HDMI顯示攝像畫面

    ARM+FPGA架構開發板PCIE2SCREEN示例分析測試-米爾MYD-JX8MMA7

    本篇測評由電子發燒友的優秀測評者“zealsoft”提供。本次測試內容為米爾MYD-JX8MMA7開發板ARM端的測試例程
    的頭像 發表于 03-02 09:44 ?799次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>-<b class='flag-5'>米爾</b>MYD-JX8MMA7

    ARM+FPGA開發板上電體驗——米爾基于NXP i.MX 8M Mini+Artix-7處理器的開發板

    本篇測評由電子發燒友的優秀測評者“qinyunti”提供。點擊觀看視頻米爾基于NXPi.MX8MMini和Artix-7處理器推出的MYD-JX8MMXA7開發板,采用了ARM+FPGA異核
    的頭像 發表于 03-28 16:48 ?1182次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>開發板</b>上電體驗——<b class='flag-5'>米爾</b>基于NXP i.MX 8M Mini+Artix-7處理器的<b class='flag-5'>開發板</b>

    測評米爾ARM+FPGA異構開發板

    米爾基于ARM+FPGA異構開發板,根據下圖文件內容可以知道myir-image-full系統支持的功能,其支持OpenCV,也就不用在格外安裝相關驅動包等,省了很多事情。
    的頭像 發表于 07-10 09:59 ?859次閱讀
    測評<b class='flag-5'>米爾</b><b class='flag-5'>ARM+FPGA</b>異構<b class='flag-5'>開發板</b>

    米爾ARM+FPGA架構開發板PCIE2SCREEN示例分析測試

    本次測試內容為基于ARM+FPGA架構米爾MYD-JX8MMA7開發板ARM端的
    的頭像 發表于 07-08 14:38 ?733次閱讀
    <b class='flag-5'>米爾</b><b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>
    主站蜘蛛池模板: 欧美巨大xxxx做受孕妇视频| 久久99re66热这里只有精品| 且试天下芒果免费观看| 99久久亚洲| 欧美14videosex性欧美成人| 99久久国产综合精品网成人影院| 麻豆AV无码蜜臀AV色哟| 91麻豆久久| 偷拍亚洲制服另类无码专区| 国产精人妻无码一区麻豆 | 99视频福利| 视频一区国产| 久久久乱码精品亚洲日韩| 777EY_卡通动漫_1页| 国产三级在线精品男人的天堂| 亚洲 欧美 视频 手机在线| 果冻传媒2021精品影视| 18日本人XXXXXX18| 少男同志freedeos| 久久AV国产麻豆HD真实乱| 超碰超碰视频在线观看| 亚洲国产中文在线视频| 欧美另类与牲交ZOZOZO| 含羞草影院AE在线观看| 邓奴的视频IVK| 最近日本MV字幕免费观看在线| 日韩亚洲欧美中文在线| 久久精品观看影院2828| 国产二级一片内射视频播放| 在线不卡日本v二区| 午夜想想爱午夜剧场| 欧美派对xxxhdparty| 久久精品国产欧美日韩99热| 国产成人精品电影| 宝贝好紧好爽再搔一点试視頻| 亚洲一区成人| 亚洲国产黄色| 亚欧视频在线观看| 无码AV熟妇素人内射V在线| 皮皮在线精品亚洲| 女教师公车痴汉在线播放|