AMD Vitis 統(tǒng)一軟件平臺是面向異構(gòu)應用的開發(fā)環(huán)境,這些應用支持各種 AMD 器件,如 AMD Alveo 數(shù)據(jù)中心加速器卡、AMD Versal 自適應 SoC 器件、AMD Kria SOM 和 AMD Zynq MPSoC。在 Vitis 環(huán)境內(nèi),異構(gòu)系統(tǒng)包含在 x86 主機處理器或 Arm 嵌入式處理器上運行的軟件應用、在可編程邏輯( PL )區(qū)域或 Versal AI 引擎陣列中運行的計算內(nèi)核以及能為構(gòu)建和運行異構(gòu)系統(tǒng)奠定基礎的可擴展平臺設計。Vitis 統(tǒng)一軟件平臺由下列要素構(gòu)成:
軟件開發(fā)工具棧,例如,用于構(gòu)建軟件應用的編譯器和交叉編譯器。
有助于您在自己的系統(tǒng)設計中查找和修復任何問題的調(diào)試器。
允許您對應用性能進行剖析和分析的程序分析器。
Xilinx Runtime( XRT )可以提供 API 和驅(qū)動程序,供您的軟件程序與目標平臺相連,并處理軟件應用與硬件設計之間的傳輸事務和數(shù)據(jù)傳輸。
Vitis 加速庫可提供性能優(yōu)化的硬件函數(shù),僅需最低限度的代碼更改,且無需重新實現(xiàn)算法即可充分發(fā)揮 AMD 自適應計算的所有優(yōu)勢。Vitis 加速庫可用于常用數(shù)學、統(tǒng)計數(shù)據(jù)、線性代數(shù)和 DSP 的常用函數(shù),并且可用于特定領(lǐng)域的應用,例如,視覺和圖像處理、計量金融、數(shù)據(jù)庫、數(shù)據(jù)分析以及數(shù)據(jù)壓縮等。
Vitis 統(tǒng)一軟件平臺為軟硬件組件使用標準 C/C++,將 AMD 軟硬件開發(fā)的方方面面都全部集成到單個統(tǒng)一環(huán)境內(nèi)。Vitis 工具可在各種不同的設計流程內(nèi)為異構(gòu)系統(tǒng)提供編譯、鏈接、剖析和調(diào)試功能,這些設計流程包括數(shù)據(jù)中心應用加速、RTL 內(nèi)核設計、嵌入式系統(tǒng)設計和傳統(tǒng)嵌入式軟硬件設計。
文檔導航
第一部分:Vitis 入門
第二部分:Vitis 流程簡介
第三部分:開發(fā)應用
第四部分:構(gòu)建和運行應用
第五部分:利用仿真流程進行應用仿真
第六部分:應用剖析和調(diào)試
第八部分:使用“Analysis”試圖(VitisAnalyzer)
第九部分:使用Vitis IDE
第十部分:使用 Vitis 嵌入式平臺
如果您希望獲取完整版用戶指南
《Vitis 統(tǒng)一軟件平臺文檔:應用加速開發(fā)》
請掃描下方二維碼進行下載

原文標題:Vitis 統(tǒng)一軟件平臺文檔:應用加速開發(fā)
文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
賽靈思
+關(guān)注
關(guān)注
32文章
1794瀏覽量
131735 -
Xilinx
+關(guān)注
關(guān)注
71文章
2173瀏覽量
122834
原文標題:Vitis 統(tǒng)一軟件平臺文檔:應用加速開發(fā)
文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
Cadence Verisium Debug:統(tǒng)一調(diào)試平臺,加速SoC設計
使用AMD Vitis進行嵌入式設計開發(fā)用戶指南

全新AMD Vitis統(tǒng)一軟件平臺2024.2版本發(fā)布
艾體寶產(chǎn)品 CircleCI:高效的CI/CD平臺,助力開發(fā)團隊加速交付!

ov華米聯(lián)手打造OneLink統(tǒng)一鏈接平臺
AMD Vitis統(tǒng)一軟件平臺2024.1全新發(fā)布
使用MATLAB、Simulink和Polyspace加速軟件定義汽車開發(fā)

統(tǒng)一多云管理平臺怎么用?
瑞薩電子發(fā)布R-Car Open Access平臺,加速軟件定義汽車開發(fā)
一個更適合工程師和研究僧的FPGA提升課程
AMD Vitis? Embedded嵌入式軟件開發(fā)套件的功能和特性概述

評論