色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

【華秋干貨鋪】一文輕松搞定PCB疊層和阻抗設計

華秋電子 ? 來源:未知 ? 2023-07-27 18:15 ? 次閱讀

為了減少在高速信號傳輸過程中的反射現(xiàn)象,必須在信號源、接收端以及傳輸線上保持阻抗的匹配。單端信號線的具體阻抗取決于它的線寬尺寸以及與參考平面之間的相對位置。特定阻抗要求的差分對間的線寬/線距則取決于選擇的PCB疊層結(jié)構(gòu)。

由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB疊層結(jié)構(gòu)必須能實現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分線等。

PCB疊層設計

層的定義設計原則

1、主芯片相臨層為地平面,提供器件面布線參考平面;

2、所有信號層盡可能與地平面相鄰;

3、盡量避免兩信號層直接相鄰;

4、主電源盡可能與其對應地相鄰;

5、原則上應該采用對稱結(jié)構(gòu)設計,對稱的含義包括:介質(zhì)層厚度及種類、銅箔厚度、圖形分布類型(大銅箔層、線路層)的對稱。

PCB的層定義推薦方案

具體的PCB層設置時,要對以上原則進行靈活掌握,根據(jù)實際的需求,確定層的排布,切忌生搬硬套。以下給出常見的層排布推薦方案,供參考。在層設置時,若有相鄰布線層,可通過增大相鄰布線層的間距,來降低層間串擾。對于跨分割的情況,確保關鍵信號必須有相對完整的參考地平面或提供必要的橋接措施。

本文以RK3588方案的PCB設計為例,其10層1階,10層2階,8層通孔等PCB疊層結(jié)構(gòu)的相關介紹,給客戶在疊層結(jié)構(gòu)的選擇和評估上提供幫助。如果選擇其他類型的疊層結(jié)構(gòu),請根據(jù)PCB廠商給出的規(guī)格,重新計算阻抗。

本文使用華秋DFM軟件的阻抗計算功能,為大家展開相關疊層和阻抗設計的案例講解。這是一款國內(nèi)免費的PCB可制造性和PCBA裝配分析軟件,幫助設計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種使用場景

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

8層通孔板1.6mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.6mm,其疊層設計如下圖所示。

469809aa-2c65-11ee-815d-dac502259ad0.png

8層通孔板1.6mm厚度阻抗設計

外層單端50歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數(shù),計算出對應線寬為3.8mil,L1與L8層是對稱設計,故L1層與L8層50歐姆單端走線為3.8mil,如下圖所示。

46c20962-2c65-11ee-815d-dac502259ad0.png

外層差分100歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數(shù),計算出對應線寬/間距為3.3/7.7mil,L1與L8層是對稱設計,故L1層與L8層100歐姆差分走線為3.3/7.7mil,如下圖所示。

46dc2608-2c65-11ee-815d-dac502259ad0.png

內(nèi)層單端50歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數(shù),計算出對應線寬為4.2mil,L3與L6層是對稱設計,故L3層與L6層50歐姆單端走線為4.2mil,如下圖所示。

46eac30c-2c65-11ee-815d-dac502259ad0.png

內(nèi)層差分100歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數(shù),計算出對應線寬/間距為3.3/7.7mil,L3與L6層是對稱設計,故L3層與L6層100歐姆差分走線為3.3/7.7mil,如下圖所示。

470f82d2-2c65-11ee-815d-dac502259ad0.png

總體阻抗走線線寬

473bd83c-2c65-11ee-815d-dac502259ad0.png

8層通孔板1.2mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.2mm,詳細的疊層設計如下表所示。

474c6ff8-2c65-11ee-815d-dac502259ad0.png

8層通孔板1.2mm厚度阻抗設計

按照疊層設計參數(shù),使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。

475a5bae-2c65-11ee-815d-dac502259ad0.png

8層通孔板1.0mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.0mm,詳細的疊層設計如下表所示。

476cfe1c-2c65-11ee-815d-dac502259ad0.png

8層通孔板1.0mm厚度阻抗設計

按照疊層設計參數(shù),使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。

47794910-2c65-11ee-815d-dac502259ad0.png

10層1階HDI板1.6mm厚度疊層設計

在10層1階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。如下圖所示為1.6mm板厚的參考疊層。

478c6f18-2c65-11ee-815d-dac502259ad0.png

10層1階HDI板1.6mm厚度阻抗設計

按照疊層設計參數(shù),使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。

47a526ca-2c65-11ee-815d-dac502259ad0.png47bbacce-2c65-11ee-815d-dac502259ad0.png

10層2階HDI板1.6mm厚度疊層設計

在10層2階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。下圖為1.6mm板厚的參考疊層。

47c4fb8a-2c65-11ee-815d-dac502259ad0.png

10層2階HDI板1.6mm厚度阻抗設計

按照疊層設計參數(shù),使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。

47efb938-2c65-11ee-815d-dac502259ad0.png480f3574-2c65-11ee-815d-dac502259ad0.png

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領取多張無門檻元器件+打板+貼片”優(yōu)惠券


關于華秋 華秋,成立于2011年,是全球領先的產(chǎn)業(yè)數(shù)字化智造平臺,國家級高新技術企業(yè)。以“客戶為中心,追求極致體驗”為經(jīng)營理念,布局了電子發(fā)燒友網(wǎng)、方案設計、元器件電商、PCB 制造、SMT 制造和 PCBA 制造等電子產(chǎn)業(yè)服務,已為全球 30萬+客戶提供了高品質(zhì)、短交期、高性價比的一站式服務。

48188d0e-2c65-11ee-815d-dac502259ad0.jpg

點擊上方圖片關注我們


原文標題:【華秋干貨鋪】一文輕松搞定PCB疊層和阻抗設計

文章出處:【微信公眾號:華秋電子】歡迎添加關注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 華秋電子
    +關注

    關注

    19

    文章

    477

    瀏覽量

    13432

原文標題:【華秋干貨鋪】一文輕松搞定PCB疊層和阻抗設計

文章出處:【微信號:huaqiu-cn,微信公眾號:華秋電子】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何根據(jù)貼片電感參數(shù)進行選型

    電感的參數(shù)和選型,但使用者在這領域的理解上還存在些誤區(qū)。所以,今天我們將再次討論這個話題。 ? 貼片電感的參數(shù),主要包括電流承載能力、感值、
    的頭像 發(fā)表于 10-18 19:14 ?223次閱讀

    PCB想要做好銅,這幾點不容忽視!

    確處理銅的方法: 1. 差分對銅: 對于差分信號,確保它們在相鄰上有相等且相反的銅。這有助于提高信號的免疫性,減小串擾,并提高差分信號的質(zhì)量。 2. 規(guī)遍
    的頭像 發(fā)表于 07-30 09:21 ?491次閱讀

    詳解九PCB結(jié)構(gòu)

    PCB電路板是種多層電路板,具有復雜的結(jié)構(gòu)和高性能特點。今天捷多邦就與大家起拆解九PCB
    的頭像 發(fā)表于 07-26 14:49 ?703次閱讀

    讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?1561次閱讀

    PCB阻抗匹配過孔的多個因素你知道哪些?

    在高速PCB設計中,阻抗匹配是至關重要的。過孔作為連接不同信號的關鍵元素,也需要進行阻抗匹配以確保信號的完整性。捷多邦小編今天就與大家聊聊PCB
    的頭像 發(fā)表于 07-04 17:39 ?1453次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    站式PCBA智造廠家今天為大家講講pcb設計為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?593次閱讀

    PCB阻抗控制是什么?PCB阻抗控制原理?

    站式PCBA智造廠家今天為大家講講PCBA線路板中的阻抗特性與受控阻抗是什么?PCB阻抗特性與受控阻抗
    的頭像 發(fā)表于 06-26 09:20 ?1019次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>控制是什么?<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>控制原理?

    PCB阻抗設計12問,輕松帶你搞懂阻抗

    是設計PCB電路板的重要環(huán)節(jié),以確保電路板性能和穩(wěn)定性。在高速電路設計中,保持適當?shù)?b class='flag-5'>阻抗至關重要,因為不適當?shù)?b class='flag-5'>阻抗會導致信號受到嚴重的噪聲干擾。 02 問:什么是單端阻抗? 答:單端
    發(fā)表于 06-11 10:21

    ROGERS高頻板阻抗設計要求有哪些?

    為何4 ROGERS高頻板阻抗設計需要用到如下圖? 正常4板在壓合的時候是使用2/3
    的頭像 發(fā)表于 05-24 18:33 ?1990次閱讀
    ROGERS高頻板<b class='flag-5'>阻抗</b>設計要求有哪些?

    為什么那么多PCB設計師,選擇銅?非不可?

    PCB在所有設計內(nèi)容都設計完成之后,通常還會進行最后步的關鍵步驟——銅。銅就是將PCB上閑置的空間用銅面覆蓋,各類
    的頭像 發(fā)表于 05-24 08:07 ?4917次閱讀
    為什么那么多<b class='flag-5'>PCB</b>設計師,選擇<b class='flag-5'>鋪</b>銅?非<b class='flag-5'>鋪</b>不可?

    為什么那么多PCB設計師,選擇銅?非不可?

    PCB在所有設計內(nèi)容都設計完成之后,通常還會進行最后步的關鍵步驟—— 銅 。 ? 銅就是將PCB上閑置的空間用銅面覆蓋,各類
    的頭像 發(fā)表于 05-23 18:37 ?3068次閱讀
    為什么那么多<b class='flag-5'>PCB</b>設計師,選擇<b class='flag-5'>鋪</b>銅?非<b class='flag-5'>鋪</b>不可?

    什么是PCBPCB設計原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串擾。在設計過程中,可以考慮多層參考地平面,以增強電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2522次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計原則

    PCB結(jié)構(gòu)與阻抗計算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的
    的頭像 發(fā)表于 01-25 17:15 ?1.3w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與<b class='flag-5'>阻抗</b>計算筆記分享

    PCB設計優(yōu)化ESD性能設計

    良好的PCB設計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?593次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計優(yōu)化ESD性能設計

    PCB板設計時,銅有什么技巧和要點?

    站式PCBA智造廠家今天為大家講講PCB板設計時,銅有什么技巧和要點?高速PCB設計當中鋪銅處理方法。在高速PCB設計當中,
    的頭像 發(fā)表于 01-16 09:12 ?1223次閱讀
    主站蜘蛛池模板: SM脚奴调教丨踩踏贱奴| 37pao成人国产永久免费视频| 久久夜色噜噜噜亚洲AV0000| 国产精品无码AV天天爽色欲 | 天堂精品国产自在自线| 欧美精品专区免费观看| 免费成年人在线观看视频| 久久精品观看影院2828| 精品水蜜桃久久久久久久| 国模孕妇模特季玥之粉红| 国产乱色伦影片在线观看| 国产精品毛片AV久久97| 国产99精品视频一区二区三区| www.久艹| 大香伊人久久精品一区二区| xlxx美女| 菲律宾毛片| 国产浮力草草影院CCYY| 国产精品久久久久AV麻豆| 国产精品久久人妻无码蜜| 国产美女视频一区二区二三区| 国产精品99AV在线观看| 国产精品免费一区二区区| 国产美女又黄又爽又色视频网站| 国产精品亚洲精品日韩电影| 国产性夜夜春夜夜爽1A片| 好男人在线高清WWW免费观看| 精品一区二区三区色花堂| 精品一区二区三区四区五区六区 | 成人亚洲乱码在线| 成电影人免费网站| 囯产精品一区二区三区线| 国产精品高潮AV久久无码| 国产日韩精品一区二区三区在线| 国产在线精彩视频| 久久99国产视频| 龙腾亚洲人成电影网站| 欧美派对xxxhdparty| 熟女人妻久久精品AV天堂| 亚洲精品久久久午夜麻豆 | 狠日狠干日曰射|