電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))要說RISC-V社區(qū)最炙手可熱的AI芯片初創(chuàng)公司,除了Ventana和Tenstorrent的話,當(dāng)屬打造出千核RISC-V芯片ET-SoC-1的Esperanto了。近日,Esperanto公開了他們?cè)贏I軟件生態(tài)上所做的進(jìn)一步努力,也透露了下一代千核RISC-V芯片的部分細(xì)節(jié)。
下一代千核RISC-V處理器結(jié)合HPC和ML
ET-SoC-1作為專門用于機(jī)器學(xué)習(xí),尤其是推薦系統(tǒng)這類AI負(fù)載的RISC-V處理器,采用臺(tái)積電7nm工藝打造,集成了1092個(gè)低功耗RISC-V核心。這上千個(gè)RISC-V核心中包括1088個(gè)ET-Minion核心,用于ML應(yīng)用的計(jì)算,而另外4個(gè)ET-Maxion核心則提供更高的單線程性能,用于運(yùn)行操作系統(tǒng)等任務(wù)。
根據(jù)ET-Minion工作頻率的不同,ET-SoC-1的峰值算力在100到200TOPS之間,大多數(shù)負(fù)載下功耗甚至不會(huì)超過20W,不過單個(gè)PCIe模塊由于集成了DRAM等組件,還是會(huì)達(dá)到30多瓦的功耗,可這已經(jīng)是很優(yōu)異的表現(xiàn)了。
但ET-SoC-1畢竟從一開始就是為了ML這種低精度運(yùn)算的應(yīng)用而設(shè)計(jì)的,至于多數(shù)利用雙精度計(jì)算的HPC領(lǐng)域,ET-SoC-1是沒辦法打入這一市場的。為此,Esperanto計(jì)劃打破CPU+GPU或CPU+其他加速器的現(xiàn)狀,讓RISC-V芯片從HPC和ML兩個(gè)方向同時(shí)下手,這一解決方案正是他們尚在研發(fā)的ET-SoC-2處理器。
ET-SoC-1已經(jīng)證明了RISC-V非常適合用于機(jī)器學(xué)習(xí),而ET-SoC-2則打算同時(shí)攻克HPC計(jì)算。據(jù)Esperanto所述,ET-SoC-2的目標(biāo)是除了支持FP16/FP8外,還要引入對(duì)FP64/FP32高精度的支持,并實(shí)現(xiàn)10Tflops以上的FP64算力。
為此他們將采用更為先進(jìn)的半導(dǎo)體工藝,以及全新的HBM內(nèi)存,同時(shí)還要進(jìn)一步提高擴(kuò)展性,可以將大量芯片無縫組合在一起,共享龐大的內(nèi)存與計(jì)算資源。即便有了如此強(qiáng)勁的性能,Esperanto依然將低功耗作為設(shè)計(jì)目標(biāo)之一,其表示未來五年內(nèi),基于RISC-V的超算系統(tǒng)一定會(huì)在Green500這一能效榜單上名列前茅。
軟件生態(tài)仍需努力
即便芯片設(shè)計(jì)中RISC-V在算力上能與其他GPU、AI加速器媲美,但沒有軟件生態(tài)的支持是遠(yuǎn)遠(yuǎn)不夠的。屆時(shí)必將面臨絕大多數(shù)新AI芯片橫亙?cè)谘矍暗膯栴},那就是開發(fā)者更愿意去選擇軟件生態(tài)成熟度更高的GPU。
所以Esperanto也已經(jīng)開始了加速其芯片的軟件支持,比如將Meta的LLM移植到ET-SoC-1上。同時(shí)Esperanto也推出了針對(duì)ET-SoC-1的通用SDK,允許開發(fā)者對(duì)1024個(gè)ET-Minion核心并行編程。但這些努力也只能算是走出了第一步而已,對(duì)于服務(wù)器這個(gè)通用性稱王的市場,如果沒辦法運(yùn)行大部分主流的AI模型,客戶借助該硬件打造應(yīng)用程序的意愿也會(huì)大大降低。
這也就是為何大部分AI初創(chuàng)公司也要建立規(guī)模不小軟件團(tuán)隊(duì)的原因,除了需要支持和優(yōu)化主流AI模型與框架外,還需要對(duì)部分服務(wù)器軟件進(jìn)行移植。跨不過這個(gè)門檻的話,始終難以邁進(jìn)主流市場。
寫在最后
最近另一家RISC-V AI芯片初創(chuàng)公司Tenstorrent,也從現(xiàn)代、起亞和三星這一眾韓國廠商那拿到了1億美元的投資。由此可以看出,AI芯片會(huì)是RISC-V開發(fā)的下一個(gè)大方向,無論是汽車芯片,還是數(shù)據(jù)中心加速器,都會(huì)進(jìn)一步推動(dòng)RISC-V在AI擴(kuò)展指令上的標(biāo)準(zhǔn)化加速。
下一代千核RISC-V處理器結(jié)合HPC和ML
ET-SoC-1作為專門用于機(jī)器學(xué)習(xí),尤其是推薦系統(tǒng)這類AI負(fù)載的RISC-V處理器,采用臺(tái)積電7nm工藝打造,集成了1092個(gè)低功耗RISC-V核心。這上千個(gè)RISC-V核心中包括1088個(gè)ET-Minion核心,用于ML應(yīng)用的計(jì)算,而另外4個(gè)ET-Maxion核心則提供更高的單線程性能,用于運(yùn)行操作系統(tǒng)等任務(wù)。
根據(jù)ET-Minion工作頻率的不同,ET-SoC-1的峰值算力在100到200TOPS之間,大多數(shù)負(fù)載下功耗甚至不會(huì)超過20W,不過單個(gè)PCIe模塊由于集成了DRAM等組件,還是會(huì)達(dá)到30多瓦的功耗,可這已經(jīng)是很優(yōu)異的表現(xiàn)了。
但ET-SoC-1畢竟從一開始就是為了ML這種低精度運(yùn)算的應(yīng)用而設(shè)計(jì)的,至于多數(shù)利用雙精度計(jì)算的HPC領(lǐng)域,ET-SoC-1是沒辦法打入這一市場的。為此,Esperanto計(jì)劃打破CPU+GPU或CPU+其他加速器的現(xiàn)狀,讓RISC-V芯片從HPC和ML兩個(gè)方向同時(shí)下手,這一解決方案正是他們尚在研發(fā)的ET-SoC-2處理器。
ET-SoC-1已經(jīng)證明了RISC-V非常適合用于機(jī)器學(xué)習(xí),而ET-SoC-2則打算同時(shí)攻克HPC計(jì)算。據(jù)Esperanto所述,ET-SoC-2的目標(biāo)是除了支持FP16/FP8外,還要引入對(duì)FP64/FP32高精度的支持,并實(shí)現(xiàn)10Tflops以上的FP64算力。
為此他們將采用更為先進(jìn)的半導(dǎo)體工藝,以及全新的HBM內(nèi)存,同時(shí)還要進(jìn)一步提高擴(kuò)展性,可以將大量芯片無縫組合在一起,共享龐大的內(nèi)存與計(jì)算資源。即便有了如此強(qiáng)勁的性能,Esperanto依然將低功耗作為設(shè)計(jì)目標(biāo)之一,其表示未來五年內(nèi),基于RISC-V的超算系統(tǒng)一定會(huì)在Green500這一能效榜單上名列前茅。
軟件生態(tài)仍需努力
即便芯片設(shè)計(jì)中RISC-V在算力上能與其他GPU、AI加速器媲美,但沒有軟件生態(tài)的支持是遠(yuǎn)遠(yuǎn)不夠的。屆時(shí)必將面臨絕大多數(shù)新AI芯片橫亙?cè)谘矍暗膯栴},那就是開發(fā)者更愿意去選擇軟件生態(tài)成熟度更高的GPU。
所以Esperanto也已經(jīng)開始了加速其芯片的軟件支持,比如將Meta的LLM移植到ET-SoC-1上。同時(shí)Esperanto也推出了針對(duì)ET-SoC-1的通用SDK,允許開發(fā)者對(duì)1024個(gè)ET-Minion核心并行編程。但這些努力也只能算是走出了第一步而已,對(duì)于服務(wù)器這個(gè)通用性稱王的市場,如果沒辦法運(yùn)行大部分主流的AI模型,客戶借助該硬件打造應(yīng)用程序的意愿也會(huì)大大降低。
這也就是為何大部分AI初創(chuàng)公司也要建立規(guī)模不小軟件團(tuán)隊(duì)的原因,除了需要支持和優(yōu)化主流AI模型與框架外,還需要對(duì)部分服務(wù)器軟件進(jìn)行移植。跨不過這個(gè)門檻的話,始終難以邁進(jìn)主流市場。
寫在最后
最近另一家RISC-V AI芯片初創(chuàng)公司Tenstorrent,也從現(xiàn)代、起亞和三星這一眾韓國廠商那拿到了1億美元的投資。由此可以看出,AI芯片會(huì)是RISC-V開發(fā)的下一個(gè)大方向,無論是汽車芯片,還是數(shù)據(jù)中心加速器,都會(huì)進(jìn)一步推動(dòng)RISC-V在AI擴(kuò)展指令上的標(biāo)準(zhǔn)化加速。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
RISC-V
+關(guān)注
關(guān)注
45文章
2270瀏覽量
46127
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧
低功耗筆記本處理器。
②、RISC-V的應(yīng)用之二:服務(wù)器市場
雖然目前RISC-V的高性能市場一片空白,但
發(fā)表于 12-16 23:08
基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論
的硬件接口兼容。
平臺(tái)特性支持 :
RISC-V架構(gòu)的芯片可能具備一些特定的功能特性,如特定的節(jié)能模式、硬件加速器等。
Linux內(nèi)核需要為這些特性提供支持并編寫相應(yīng)的代碼,以確保在
發(fā)表于 11-30 17:20
《RISC-V能否復(fù)制Linux 的成功?》
型的內(nèi)核、加速器以及所需的各種模塊匯集在一起。”他表示,“RISC-V ISA在此發(fā)揮了關(guān)鍵作用,它開拓了一個(gè)創(chuàng)新的領(lǐng)域”。任何人只需下載ISA規(guī)范就可以在設(shè)計(jì)中使用內(nèi)核,而無需與任何
發(fā)表于 11-26 20:20
RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期
RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器
發(fā)表于 10-31 16:06
RISC-V擁有巨大市場潛力的原因
旬發(fā)布了第三代“香山”開源高性能RISC-V處理器核,其性能水平已進(jìn)入全球第一梯隊(duì),可廣泛應(yīng)用于服務(wù)器
發(fā)表于 09-30 14:20
RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地
RISC-V內(nèi)核+接口底層根技術(shù)”的自研體系,深度剖析了全棧研發(fā)模式在推動(dòng)RISC-V應(yīng)用落地上的原生優(yōu)勢(shì)。
青稞RISC-V將芯片技術(shù)自主進(jìn)一
發(fā)表于 08-30 17:37
2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!
掌握RISC-V芯片的應(yīng)用與開發(fā),電子發(fā)燒友作為緊密合作伙伴,依托650萬+開發(fā)者用戶,全力構(gòu)建包含RISC-V開發(fā)者社區(qū)、RISC-V技術(shù)商業(yè)生態(tài)圈及
發(fā)表于 08-26 16:46
RISC-V在中國的發(fā)展機(jī)遇有哪些場景?
。RISC-V結(jié)合AI加速器,可以在AI領(lǐng)域提供高效的計(jì)算解決方案。
定制化需求:RISC-V允許添加專門的加速器或協(xié)處理器來處理特定任務(wù),
發(fā)表于 07-29 17:14
為什么要有RISC-V
RISC-V(“RISC five”)的目標(biāo)是成為一個(gè)通用的指令集架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入式控制器,到最快的高性能計(jì)算機(jī)等各種規(guī)模的處理
發(fā)表于 07-27 15:05
RISC-V的MCU與ARM對(duì)比
擴(kuò)展,實(shí)現(xiàn)特定功能或加速器。
性能與功耗
RISC-V :RISC-V適合用于高效設(shè)計(jì)實(shí)現(xiàn),其全部RISC-V指令不超過50個(gè),因此其內(nèi)核面積更小,相應(yīng)的功耗更低。此外,
發(fā)表于 05-27 15:58
RISC-V在服務(wù)器方面應(yīng)用與發(fā)展前景
RISC-V在服務(wù)器方面的應(yīng)用與發(fā)展前景十分廣闊。作為一種開源、開放、簡潔、靈活的指令集,RISC-V近年來在芯片產(chǎn)業(yè)中發(fā)展迅速,并逐漸引領(lǐng)
發(fā)表于 04-28 09:04
RISC-V在服務(wù)器方面的應(yīng)用與發(fā)展前景如何?剛畢業(yè)的學(xué)生才開始學(xué)來的及嗎?
RISC-V在服務(wù)器方面的應(yīng)用與發(fā)展前景十分廣闊。作為一種開源、開放、簡潔、靈活的指令集,RISC-V近年來在芯片產(chǎn)業(yè)中發(fā)展迅速,并逐漸引領(lǐng)
發(fā)表于 04-28 08:49
Rivos完成2.5億美元A輪融資,用于研發(fā)AI工作負(fù)載 RISC-V計(jì)算加速
Rivos創(chuàng)立于2021年,總部設(shè)于美國加利福尼亞州,專注于設(shè)計(jì)和生產(chǎn)RISC-V芯片。盡管在A輪融資后未披露芯片詳細(xì)架構(gòu),但據(jù)稱其結(jié)合了高性能RISC-V CPU和數(shù)據(jù)并行
新思科技如何助力RISC-V SoCs性能“超級(jí)加倍”?
近日,新思科技作為玄鐵的重要生態(tài)合作伙伴,受邀參加了2024玄鐵RISC-V生態(tài)大會(huì)。與眾多合作伙伴共同探討如何讓RISC-V SoCs設(shè)計(jì)受益,為產(chǎn)品上市時(shí)間和部署下一代技術(shù)樹立全新標(biāo)準(zhǔn)。
【RISC-V開放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】 RISC-V設(shè)計(jì)必備之案頭小冊(cè)
。在書中,特別提到了匯編器對(duì)于RISC-V中的作用,包括當(dāng)講寄存器硬連線為0時(shí),可以使用偽指令來簡化常規(guī)操作,如跳轉(zhuǎn)、返回和等于零時(shí)分支等。
浮點(diǎn)運(yùn)算和壓縮指令數(shù)據(jù)集的知識(shí)則是放在下一
發(fā)表于 01-22 16:24
評(píng)論