色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何利用 FPGA SoC 實現安全和互聯的硬實時系統

海闊天空的專欄 ? 來源:Jeff Shepard ? 作者:Jeff Shepard ? 2023-10-03 18:24 ? 次閱讀

作者:Jeff Shepard

現場可編程門陣列 (FPGA)、支持 LinuxRISC-V 微控制器單元 (MCU)子系統、先進的存儲器架構和高性能通信接口,是設計人員的重要工具。對于安全互聯系統、安全關鍵型系統,以及人工智能AI) 和機器學習 (ML)等各種硬實時確定性系統的設計人員,更是如此。

然而,將這些不同要素整合成一個安全、互聯且具確定性的系統可能極具挑戰性且非常耗時,為各種系統要素布設高速互連器件也是一樣。設計人員需要提供存儲器管理單元、存儲器保護單元、安全啟動能力以及用于高速連接的千兆級收發器。設計將需要活動和靜態功率管理以及涌流控制。一些設計要求能夠在
0°C 至 +100°C 結溫 (TJ) 的擴展商用溫度范圍內工作,而工業環境中的系統需要在 -40°C 至 +100°C 的 TJ 內工作。

為了應對這些和其他挑戰,設計人員可以借助 FPGA 片上系統 (SoC)器件,這種器件具備低功耗、熱效率和國防級安全等特點,可實現智能、互聯、確定性的系統。

本文回顧了此類 FPGA SoC 的架構,以及它如何支持高效設計互聯確定性系統。隨后,本文簡要介紹了 EEMBC CoreMark-Pro處理能力與功耗基準的關系,并考察了一款代表性 FPGA SoC 的基準性能。本文探討了如何將安全性植入這些 FPGA SoC,并詳細介紹了 MicrochipTechnology 的典范 FPGA SoC,以及能加速設計過程的開發平臺。最后,文中簡要列出了 MikroElektronika的擴展板,這些擴展板可用于實現一系列通信接口和全球衛星導航系統 (GNSS) 定位能力。

用 FPGA 結構構建的 SoC

該 SoC 的“芯片”是 FPGA 結構,包含各種系統要素:從 FPGA 到用強化 FPGA 邏輯構建的 RISC-V MCU 子系統。MCU子系統包括一個四核 RISC-V MCU 集群、一個 RISC-V 監視核心、一個系統控制器和一個確定性 2 級 (L2) 存儲器子系統。這些 SoC 中的FPGA 包含多達 460 K 的邏輯元件、高達 12.7 Gbps 的收發器以及其他輸入/輸出 (I/O) 模塊,包括通用 I/O (GPIO)和外設快速互連標準 (PCIe) 2 模塊。整體架構設計可靠。其包括用于所有存儲器的單錯誤校正和雙錯誤檢測 (SECDED)、差分功率分析(DPA)、物理存儲器保護以及 128 Kb 閃存啟動存儲器(圖 1)。

1.png

Microchip 提供由第三方工具和設計資源組成的 Mi-V(發音為“my five”)生態系統,以支持 RISC-V
系統的實現。該生態系統的建立是為了加快 RISC-V 指令集架構 (ISA) 在強化 RISC-V 內核和 RISC-V 軟內核中的應用。Mi-V生態系統的要素包括:

知識產權 (IP) 許可證

硬件

操作系統和中間件

調試器、編譯器和設計服務

FPGA SoC 中的強化 RISC-V MCU 包括多種調試功能,如無源運行時可配置的高級可擴展接口 (AXI) 和指令跟蹤。通過AXI,設計人員可以監控寫入各種存儲器或從中讀取的數據,并知道數據被寫入或讀取的時間。

RISC-V MCU 子系統采用 5 級單發射有序流水線。此流水線不易受到 Spectre 或 Meltdown漏洞(可能會導致亂序架構遭受攻擊)的影響。所有 5 個 MCU 與存儲器子系統相一致,支持各種確定性非對稱多處理 (AMP) 模式實時系統和Linux。RISC-V 子系統的功能包括(圖 2):

運行 Linux 和硬實時操作

將 L1 和 L2 配置為確定性存儲器

DDR4 存儲器子系統

禁用/啟用分支預測器

有序流水線操作

2.png

以更低能耗提供更強大處理能力

這些 FPGA SoC 除了系統運行優勢(包括支持硬實時處理)之外,還具有非常高的能效。EEMBC CoreMark-PRO 基準測試是比較嵌入式系統中MCU 的效率和性能的一種行業標準,專門設計用來衡量硬件性能,并取代 Dhrystone 基準。

CoreMark-PRO 工作負載包括 4 種浮點工作負載和 5 種流行的整數工作負載,其性能特點、指令級并行和存儲器利用率各不相同。浮點工作負載包括源自LINPACK 的線性代數例程、快速傅里葉變換、用于模式評估的神經網絡算法以及改進版的 Livermore 循環基準測試。JPEG 壓縮、XML 解析器、ZIP壓縮和 256 位安全哈希函數算法 (SHA-256) 構成整數工作負載的基礎。

這些 SoC FPGA 的 MPFSO95T 模型,如 MPFS095TL-FCSG536E,可在 1.3 W 下實現高達 6500
Coremarks(圖 3)。

3.png

安全考慮

這些 FPGA SoC 的安全關鍵型和硬實時應用除了需要高能效和強大的處理能力外,還需要強大的安全性。這些 FPGA SoC的基本安全功能包括防差分功率分析 (DPA) 的位流編程、真隨機數發生器 (TRNG) 和物理不可克隆功能(PUF)。安全功能還包括:標準和用戶自定義的安全啟動;物理存儲器保護,其提供與機器的特權狀態相關的存儲器訪問限制,包括機器、超級用戶或用戶模式;以及免受Meltdown 和 Spectre 攻擊的能力。

安全始于安全的供應鏈管理,包括在晶圓測試和封裝期間使用硬件安全模塊 (HSM)。每個 FPGA SoC 中都嵌入了 768 字節的數字簽名 x.509FPGA 證書,以增強供應鏈的安全保證。

這些 FPGA SoC中包含許多片上防篡改檢測器,以確保其安全可靠地運行。如果檢測到篡改,就會發出一個篡改標志信號,使系統能夠根據需要作出響應。提供的一些防篡改檢測器包括:

電壓監控器

溫度傳感器

時鐘毛刺和時鐘頻率檢測器

JTAG 主動檢測器

Mesh 主動檢測器

256 位高級加密標準 (AES-256) 對稱分組密碼相關性功耗攻擊 (CPA) 防范措施、確保數據完整性的集成加密摘要功能、用于密鑰存儲的集成PUF,以及用于 FPGA 結構和所有片上存儲器的歸零功能,進一步確保了安全性。

FPGA SoC 實例

Microchip Technology 將這些能力和技術整合到其 PolarFire FPGA SoC 中,這些 SoC提供多種速度等級、溫度等級和不同封裝尺寸,以支持設計人員對 25 K 至 460 K 邏輯元件的廣泛解決方案需求。有 4 個溫度等級可供選擇(均為 TJ額定值):0°C 至 +100°C 的擴展商用范圍、-40°C 至 +100°C 的工業范圍、-40°C 至 +125°C 的汽車范圍和 -55°C 至+125°C 的軍用范圍。

設計人員可以選擇標準速度等級的器件,或選擇速度快 15% 的 -1 速度級器件。這些 FPGA SoC 可以在 1.0 V電壓下工作以實現最低功耗,或者在 1.05 V 電壓下工作以獲得更高性能。它們提供一系列封裝尺寸,包括 11 x 11 mm、16 x 16 mm 和 19 x19 mm。

對于需要擴展商用溫度范圍、標準速度、254 K 邏輯元件和 19 x 19 mm 封裝的應用,設計人員可以使用
MPFS250T-FCVG484EES。對于需要 23 K 邏輯元件的更簡單解決方案,設計人員可以使用 MPFS025T-FCVG484E,該元件采用 19 x19 mm 封裝,也能在擴展商用溫度范圍內以標準速度工作。具有 254 K 邏輯元件的 MPFS250T-1FCSG536T2專為高性能汽車系統而設計,其工作溫度范圍為 -40 至 125°C,速度等級為 -1,時鐘速度快 15%,采用緊湊型 16 x 16 mm 封裝,焊球數為536,間距為 0.5 mm(圖 4)。

4.png

FPGA SoC 開發平臺

為了加快采用 PolarFire FPGA SoC 的系統設計,Microchip 提供 MPFS-ICICLE-KIT-ES PolarFire SoC
Icicle 套件,其支持探索低功耗實時執行、可運行 Linux 的五核 RISC-V 微處理器子系統。該套件包括一個免費的 Libero Silver許可證,能滿足評估設計需要。它支持單一語言編程和調試功能。

這些 FPGA SoC 在 VectorBlox 加速器軟件開發工具包 (SDK) 的支持下,可以實現低功耗、小尺寸的 AI/ML應用。該工具包旨在簡化設計過程,設計人員事先無需具備 FPGA 設計經驗。VectorBlox 加速器 SDK 使開發人員可以使用 C/C++語言對高能效神經網絡進行編程。Icicle 套件提供一個全面的開發環境,具備眾多功能,包括:監視各種功率域的多軌功率傳感器系統,PCIe 根端口,用于運行Linux 和 Raspberry Pi 的板載存儲器(包括 LPDDR4、QSPI 和 eMMC 閃存),用于一系列有線和無線連接選項的 mikroBUS擴展端口,以及 GNSS 定位能力等功能擴展(圖 5)。

5.png

擴展板

mikroBUS 擴展板的幾個例子包括:

MIKROE-986,使用串行外設接口 (SPI) 增加 CAN 總線連接。

MIKROE-1582,用于 MCU 和 RS-232 總線之間的接口。

MIKROE-989,用于與 RS422/485 通信總線連接。

MIKROE-3144,支持 LTE Cat M1 和 NB1 技術,實現與 3GPP 物聯網設備的可靠簡單連接。

MIKROE-2670,支持 GNSS 功能,可同時接收 GPS 和 Galileo 信號以及北斗或 GLONASS
信號,在城市峽谷中信號較弱或有干擾的情況下也能實現高定位精度。

總結

開發互聯、安全關鍵型和硬實時確定性系統時,設計人員可以采用 FPGA SoC。FPGA SoC 提供諸多系統要素,包括 FPGA 結構、帶有高性能存儲器的RISC-V MCU子系統、高速通信接口和眾多安全功能。為了幫助設計人員開始工作,相關廠商提供了包含所有必要元件的開發板和環境,包括可用于實現廣泛通信和定位功能的擴展板。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21748

    瀏覽量

    603977
  • mcu
    mcu
    +關注

    關注

    146

    文章

    17171

    瀏覽量

    351512
  • soc
    soc
    +關注

    關注

    38

    文章

    4173

    瀏覽量

    218424
  • RISC-V
    +關注

    關注

    45

    文章

    2292

    瀏覽量

    46210
收藏 人收藏

    評論

    相關推薦

    基于PowerPC405的MP3實時解碼系統設計與實現

    文章介紹了一種在FPGA上用PowerPC405實現MP3實時解碼SoC系統的方法。通過使用IP核搭建S
    發表于 05-28 13:42

    基于閃存工藝的SoC FPGA器件實現安全啟動設計

    無論用做獨立的處理單元,或者與輔助處理器聯合使用,SoC FPGA器件均可以改善嵌入式處理的安全性。雖然可以利用專用安全器件來構建嵌入式處理
    發表于 06-19 06:57

    如何利用FPGA和嵌入式系統設計遠程監控系統?

    系統立足于利用Intemet實現核環境信息的遠程采集。告訴大家,如何利用FPGA和嵌入式系統
    發表于 08-02 08:07

    請問freertos是硬實時操作系統嗎?

    freertos是硬實時操作系統嗎?都有哪些硬實時操作系統???
    發表于 06-13 09:00

    如何實現SoC系統內部的實時可視性?

    如何實現SoC系統內部的實時可視性?如何在不影響系統性能的情況下采集和上載數據點?增加SoC可視
    發表于 04-15 06:03

    如何利用FPGA實現智能傳感器系統的設計

    利用FPGA具有擴展靈活實現片上系統SoC),同時具有多種IP核可供使用等優點,設計了能夠控制多路模擬開關、A/D轉換、快速數據處理與傳輸
    發表于 05-06 09:36

    Microchip FPGA 和基于 SoC 的 RISC-V 生態系統簡介

    PolarFire SoC FPGA 以及相關的 IP 和庫,用于簡化高速接口、數字信號處理、存儲器、電機控制甚至嵌入式視覺的實現,以加快解決方案的開發。對實時 Linux 的支持是
    發表于 09-07 17:59

    硬實時RTlinux系統配置

    更多技術干貨,歡迎掃碼關注博主微信公眾號:HowieXue,一起學習探討軟硬件技術知識經驗,關注就有海量學習資料免費領哦:硬實時RTlinux系統配置1. Linux內核下載2. 下載與Linux
    發表于 09-14 06:43

    實時系統和非實時系統區別的幾個顯著特征

    【本帖是安富萊電子原創貼】RTOS三要素,實時性,可靠性,安全性。這次我們分享下實時系統中的硬實時性。
    發表于 01-10 06:53

    為了實現硬實時中斷減少關閉臨界代碼的延時會有哪些不良的影響?

    為了實現硬實時中斷,減少關閉臨界代碼的延時。修改臨界代碼關中斷配置,允許許定時器中斷執行。會有哪些不良的影響?編碼需要注意哪些地方?需要做哪些測試?
    發表于 04-03 14:25

    基于RTlinux的硬實時性研究

    L inux若作為一個操作系統,它無法滿足實時系統嚴格的實時性要求。RTlinux是在L inux內核的下層實現所得的一個簡單的
    發表于 04-24 10:30 ?10次下載

    基于RTAI的嵌入式Linux硬實時性能的研究與實現

    嵌入式Linux 系統由于不支持硬實時任務,限制了其在電能質量監控系統等高實時性領域中的應用。本文介紹了嵌入式Linux 系統
    發表于 05-25 14:48 ?27次下載

    一種嵌入式硬實時內核的實現

    設計了一個實用的嵌入式硬實時內核uHRT,描述了其中實現硬實時的關鍵設計。uHRT可在具有類似特征的應用環境中得到推廣應用,具有一定的實用價值。在一些復雜的嵌入式系
    發表于 08-13 09:10 ?10次下載

    利用FPGA軟硬件協同系統驗證SoC系統的過程和方法

    設計了一種基于FPGA的驗證平臺及有效的SoC驗證方法,介紹了此FPGA驗證軟硬件平臺及軟硬件協同驗證架構,討論和分析了利用FPGA軟硬件
    發表于 11-17 03:06 ?4406次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>軟硬件協同<b class='flag-5'>系統</b>驗證<b class='flag-5'>SoC</b><b class='flag-5'>系統</b>的過程和方法

    DSP硬實時操作系統用戶手冊下載

    DSP硬實時操作系統用戶手冊下載
    發表于 07-14 09:54 ?30次下載
    主站蜘蛛池模板: 色男人综合| 99re久久热最新地址一| 男同志vdieos免费| 人禽l交视频在线播放 视频| 无限资源在线完整高清观看1| 亚洲AV福利天堂一区二区三| 一二三四在线观看高清电视剧| 中文字幕亚洲乱码熟女在线萌芽 | 国产福利视频第一导航| 久久精品国产96精品亚洲| 日本熟妇乱妇熟色A片蜜桃| 亚洲最大在线视频| 被男按摩师添的好爽在线直播| 国产精品爽爽久久久久久竹菊| 绿巨人www在线观看| 忘忧草下载| 99精品热视频30在线热视频| 国产午夜福利100集发布| 男人狂躁进女人免费视频公交| 中文字幕午夜乱理片| 辣文肉高h粗暴| 亚洲欧美精品一中文字幕| 插我一区二区在线观看| 欧美午夜精品一区区电影| 中文字幕无码A片久久| 久久一本综合| 97视频在线观看免费播放| 青青草国产精品久久| 7m凹凸国产刺激在线视频| 狠狠色丁香久久婷婷综合_中| 日韩欧美一区二区三区在线视频| 最近中文字幕在线看免费完整版 | 毛片免费在线播放| CHINA末成年VIDEO学生| 久久影院毛片一区二区| 999国产高清在线精品| 日韩精品特黄毛片免费看| 国产精品久久精品视| 肉色无边(高h)| 国产亚洲精品成人AV久久| 在线看片韩国免费人成视频|