Codasip Labs 致力于創(chuàng)新并深耕于創(chuàng)新的商業(yè)化落地。隨著人工智能(AI)和機(jī)器學(xué)習(xí)(ML)的興起,這些領(lǐng)域已經(jīng)成為Codasip關(guān)注的重點(diǎn)。2023 年初Codasip加入了歐洲新地平線項(xiàng)目 SYCLOPS(基于 OPen 標(biāo)準(zhǔn)的跨架構(gòu)訪問擴(kuò)展極端分析技術(shù))。該項(xiàng)目旨在推進(jìn)人工智能和數(shù)據(jù)挖掘,以處理極其龐大和多樣化的數(shù)據(jù)。該項(xiàng)目同時(shí)也匯集了八家歐洲領(lǐng)先的機(jī)構(gòu),目標(biāo)是通過完全開放的人工智能加速技術(shù),在極端數(shù)據(jù)分析的可擴(kuò)展性方面取得突破性進(jìn)展。Codasip在該項(xiàng)目中的職責(zé)是開發(fā)基于RISC-V矢量擴(kuò)展(RVV)的領(lǐng)域?qū)S眉铀倨鳌N覀儗⒗迷O(shè)計(jì)自動(dòng)化工具 Codasip Studio 和 CodAL 處理器描述語言完成這項(xiàng)工作。
大數(shù)據(jù)對(duì)硬件加速器的需求日益增長(zhǎng)
人工智能的廣泛應(yīng)用催生了可高效處理人工智能工作負(fù)載的新型硬件加速器市場(chǎng)。然而,目前所有流行的人工智能加速器都使用專有的硬件和軟件堆棧。這導(dǎo)致少數(shù)幾家大型行業(yè)公司壟斷了加速器市場(chǎng)。SYCLOPS旨在于打破這種壟斷,通過使用基于開放標(biāo)準(zhǔn)的人工智能加速器,在極端數(shù)據(jù)分析的性能和可擴(kuò)展性方面取得突破性進(jìn)展。開放標(biāo)準(zhǔn) RISC-V(指令集架構(gòu))和 SYCL(跨供應(yīng)商、跨架構(gòu)、數(shù)據(jù)并行編程模型)將首次結(jié)合在一起。這樣做的目的是將在 SYCLOPS 中獲得的經(jīng)驗(yàn)反饋給 RISC-V 和 SYCL 社區(qū)。這將簡(jiǎn)化代碼設(shè)計(jì),實(shí)現(xiàn)更廣闊的人工智能加速器設(shè)計(jì)空間和更豐富的生態(tài)系統(tǒng)。
利用 RISC-V 向量擴(kuò)展實(shí)現(xiàn)領(lǐng)域?qū)S眉铀倨?/strong>
Codasip Labs團(tuán)隊(duì)將使用 CodAL 處理器架構(gòu)描述語言和 Codasip Studio API 擴(kuò)展來實(shí)現(xiàn)領(lǐng)域?qū)S玫?RISC-V Vector 擴(kuò)展加速器設(shè)計(jì)。此外,該團(tuán)隊(duì)還將利用這些工具開發(fā)基于 RISC-V 向量擴(kuò)展的加速器。
Codasip Studio 是一套獨(dú)特的工具集合,用于快速、輕松地設(shè)計(jì)或修改處理器。CodAL 是 Codasip 開發(fā)的一種專有架構(gòu)描述語言。這種語言類似于 C 語言,但它是專門為簡(jiǎn)化在高抽象層次上描述和定制處理器架構(gòu)的過程而設(shè)計(jì)的。該語言包含一組緊湊的結(jié)構(gòu)來描述某些處理器模塊。其中包括寄存器文件、接口、緩存、緊耦合存儲(chǔ)器、總線等。與 Verilog 等通用硬件描述語言相比,這些緊湊的結(jié)構(gòu)使使用者能以更小的代碼量創(chuàng)建設(shè)計(jì)。
通過 CodAL 描述這一單一來源,可以輕松生成評(píng)估處理器所需的全套工具,而不僅僅是包含編譯器、調(diào)試器、鏈接器、模擬器和剖析器的軟件工具鏈。此外,還包括相應(yīng)的 RTL 描述和 UVM 環(huán)境的硬件工具包。Codasip Studio 可根據(jù) CodAL 模型自動(dòng)生成這些工具。
造福人工智能加速器生態(tài)系統(tǒng)
SYCLOPS 聯(lián)盟的合作伙伴擁有多個(gè)領(lǐng)域的專業(yè)知識(shí),包括計(jì)算機(jī)架構(gòu)、編程語言、系統(tǒng)和運(yùn)行、大數(shù)據(jù)和高性能計(jì)算等。這一合作將為人工智能加速領(lǐng)域的新進(jìn)展做出貢獻(xiàn)。項(xiàng)目成員將重點(diǎn)關(guān)注自主系統(tǒng)、高能物理和精準(zhǔn)腫瘤學(xué)中的三個(gè)具體用例。更廣泛地說,SYCLOPS 取得的進(jìn)展將促進(jìn)歐洲和全球基于 SYCL 和 RISC-V 標(biāo)準(zhǔn)的人工智能加速解決方案生態(tài)系統(tǒng)的開放。除 Codasip 之外,SYCLOPS 項(xiàng)目的合作伙伴還包括 AccelOM、歐洲核子研究中心、Codeplay、EURECOM、INESC-ID、海德堡大學(xué)和 HIRO-MicroDataCenters。這些合作伙伴在這些開放標(biāo)準(zhǔn)的形成過程中發(fā)揮了關(guān)鍵作用,并完全有能力為簡(jiǎn)單、快速、經(jīng)濟(jì)高效地定制 RISC-V 加速器提供基礎(chǔ)架構(gòu)工具,以及基于開放標(biāo)準(zhǔn)的平臺(tái)和應(yīng)用工具。
Codasip Labs作為我們的創(chuàng)新中心。在該項(xiàng)目框架下,Codasip將繼續(xù)探索新技術(shù)領(lǐng)域,努力為未來技術(shù)做出貢獻(xiàn)。關(guān)于Codasip Labs的那些炫黑科技項(xiàng)目,可查看神經(jīng)形態(tài)視覺3D芯片和聆聽未來數(shù)字耳朵等項(xiàng)目。
該項(xiàng)目得到了歐盟高等教育研究與創(chuàng)新計(jì)劃的資助,資助協(xié)議編號(hào)為 101092877。
關(guān)于Codasip
Codasip作為領(lǐng)先的處理器解決方案供應(yīng)商,支持系統(tǒng)級(jí)芯片(SoC)開發(fā)人員設(shè)計(jì)出差異化的產(chǎn)品,從而獲得競(jìng)爭(zhēng)優(yōu)勢(shì)。客戶可使用Codasip Studio設(shè)計(jì)自動(dòng)化工具, 開放的架構(gòu)許可以及可定制的RISC-V處理器IP系列,通過定制計(jì)算,充分解鎖RISC-V的無限潛力。Codasip總部位于歐洲,同時(shí)服務(wù)于全球市場(chǎng),目前已實(shí)現(xiàn)在數(shù)十億顆芯片中布局。
審核編輯:湯梓紅
-
加速器
+關(guān)注
關(guān)注
2文章
799瀏覽量
37855 -
AI
+關(guān)注
關(guān)注
87文章
30815瀏覽量
268966 -
人工智能
+關(guān)注
關(guān)注
1791文章
47237瀏覽量
238352 -
RISC-V
+關(guān)注
關(guān)注
45文章
2275瀏覽量
46142
原文標(biāo)題:歐盟通過SYCLOPS項(xiàng)目,實(shí)現(xiàn)人工智能(AL)加速器民主化進(jìn)程。
文章出處:【微信號(hào):Codasip 科達(dá)希普,微信公眾號(hào):Codasip 科達(dá)希普】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論