色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何減少PCB板內的串擾

jf_pJlTbmA9 ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2023-11-24 17:13 ? 次閱讀

本文轉載自: 韜略科技EMC微信公眾號

隨著科技發展和人們消費需求,現今電子設備小型化的趨勢越來越突出,印制電路板(PCB)越做越小。這導致PCB板內信號走線之間容易產生無意間耦合,這種耦合現象被稱為串擾(如圖1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

圖1.平行走線相互串擾

以下列舉一些減少串擾的PCB布線規則。

規則 1:關鍵信號遠離I/O信號

需要重點關注I/O連接口附近的關鍵布線,因為噪聲很容易通過這些 I/O 口以輻射或者傳導的形式離開或進入電路板。如I/O口直連的信號線與關鍵信號線靠太近,會產生耦合效應(見圖 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

圖2.關鍵信號與I/O口走線圖示

噪聲會通過I/O連接線進入,并通過PCB內部I/O連接線耦合到關鍵信號上(時鐘或敏感信號),模型如圖3a。同樣的,關鍵信號(時鐘或高速信號)會將噪聲耦合到PCB內部的I/O信號走線,并通過I/O連接線往外輻射,模型如圖3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

圖3.關鍵信號與I/O信號靠太近會引起潛在的EMC問題

規則2:高速信號走線盡量短

在高速PCB(> 100MHz)上,高頻信號波長較短,輻射效率高,以至高速信號本身走線形成天線效應,特別是當走線放在頂層或底層時。這種不必要的輻射可以耦合到相鄰的走線甚至是附近接口連接線。我們建議將高速信號走線畫在PCB中間層,如圖4b所示。這有助于控制來高速信號產生的電磁場,避免出現串擾或電磁干擾形式的非預期耦合。如果高速走線走在表層,則應使走線盡量短,當走線小于電小尺寸(1/10波長)時,天線效應會大大減少。如圖4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

圖4. a.信號走表層 b.信號走中間層

規則3:差分網絡匹配

理論上,差分對傳輸的信號大小相等,極性相反,因此差分對產生的EMI會相互抵消或者忽略。但是,只有在差分對走線長度相等并且盡可能對稱地靠近彼此時才有效。圖5展示了幾種不同情況的差分對走線。

wKgaomVddKSAensjAAJV0u9heao989.png

圖5.差分走線優劣對比圖

為了對比差分信號走線好壞的輻射情況,作如下電路仿真,圖6a和圖6b分別是兩組對稱和非對稱走線,走線左端輸入高頻差分信號,右端端接負載。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

圖6. a.對稱走線 b.非對稱走線

我們對以上兩種情況做近場分析,噪聲仿真如圖7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

圖7.a對稱差分走線仿真圖 b非對稱差分走線仿真圖

在1m距離情況下,對比測試輻射發射情況。30MHz-1GHz的頻段下,對稱走線比非對稱走線噪聲值小8-10db,如圖8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

圖8. 1m距離輻射對比數據

總的來說,在電子設備的設計中,電路前期設計的重要性不容忽視。良好的EMC設計可以確保設備的正常運行,避免電磁干擾對其他設備的影響,并提高產品自身的可靠性。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1447

    瀏覽量

    51610
  • 信號
    +關注

    關注

    11

    文章

    2789

    瀏覽量

    76730
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26943
收藏 人收藏

    評論

    相關推薦

    高頻電路設計中的問題

    在高頻電路的精密布局中,信號線的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生的不期望噪聲信號,它如同電路中的隱形干擾源,
    的頭像 發表于 09-25 16:04 ?251次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號主要
    的頭像 發表于 09-12 08:08 ?1198次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。
    的頭像 發表于 04-26 16:11 ?382次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發中引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導體的有風險的區域最小化、相鄰層走線時傳輸線互相彼此垂直
    發表于 03-07 09:30 ?1836次閱讀
    嵌入式開發中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設計中的是什么意思?如何減少PCB設計中的呢?

    幾乎所有電子設備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。在以前,通常選用的都是有焊料,但是目前,最受歡迎的應該是無鉛焊料。
    的頭像 發表于 02-27 17:29 ?1848次閱讀
    <b class='flag-5'>PCB</b>設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    PCB布局相關的注意事項

    在設計印刷電路PCB)時,確保信號完整性和最小化噪聲是至關重要的。和地線反彈噪聲是兩種常見的問題,它們可以影響電路的性能和穩定性。以下是一些與
    的頭像 發表于 02-05 10:59 ?522次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b>布局相關的注意事項

    產生的原因是什么

    ,也稱為串音干擾,是指由于線路之間的電磁耦合導致的信號和噪聲的傳播。可以引起信號質量下降、數據錯誤和系統性能受限,因此在高速數字設計和高密度電路布局中需要特別關注和管理。 在通
    的頭像 發表于 02-04 18:17 ?1867次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>產生的原因是什么

    PCB設計中,如何避免

    PCB設計中,如何避免? 在PCB設計中,避免是至關重要的,因為
    的頭像 發表于 02-02 15:40 ?1778次閱讀

    PCB產生的原因及解決方法

    PCB產生的原因及解決方法? PCB(印刷電路)是電子產品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。在
    的頭像 發表于 01-18 11:21 ?2027次閱讀

    減少的方法有哪些

    一些方法盡量降低的影響。那么減少的方法有哪些呢? 檢查靠近 I/O 網絡的關鍵網絡 檢查與I/O線相關的關鍵網絡的布線非常重要,因為
    的頭像 發表于 01-17 15:02 ?1831次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    pcb中的機制是什么

    PCB設計過程中,(Crosstalk)是一個需要重點關注的問題,因為它會導致信號質量下降,甚至可能導致數據丟失。本文將詳細介紹PCB中的
    的頭像 發表于 01-17 14:33 ?462次閱讀
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機制是什么

    EMC之PCB設計技巧

    降低EMI的一個重要途徑是設計PCB接地層。步是使PCB電路總面積的接地面積盡可能大,這樣可以減少發射、
    發表于 01-16 15:17 ?384次閱讀
    EMC之<b class='flag-5'>PCB</b>設計技巧

    如何使用SigXplorer進行的仿真

    (Crosstalk)是信號完整性(SignalIntegrity)中的核心問題之一,尤其在當今的高密度電路設計中,其影響愈發顯著。當電路上的走線密度增大時,各線路間的電磁耦合
    的頭像 發表于 01-06 08:12 ?2405次閱讀
    如何使用SigXplorer進行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真

    7點建議:如何避免PCB電磁問題?

    降低EMI的一個重要途徑是設計PCB接地層。步是使PCB電路總面積的接地面積盡可能大,這樣可以減少發射、
    發表于 01-02 15:29 ?247次閱讀

    怎么樣抑制PCB設計中的

    空間中耦合的電磁場可以提取為無數耦合電容和耦合電感的集合,其中由耦合電容產生的信號在受害網絡上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產生的
    發表于 12-28 16:14 ?331次閱讀
    怎么樣抑制<b class='flag-5'>PCB</b>設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>
    主站蜘蛛池模板: 成人在线免费| 扒开老师大腿猛进AAA片| yellow高清免费观看日本| 国产精品人成在线播放新网站| 黄色天堂网站| 牛和人交videos欧美| 天堂so导航| 87.6在线收听| 国产精品久久国产三级国不卡顿| 久久国产精品人妻中文| 日韩精品人成在线播放| 野花香HD免费高清版6高清版| qvod电影在线观看| 精品无码一区二区三区不卡| 日本亚洲电影| 一个人看的HD免费高清视频| 成人AV精品视频| 久久亚洲国产精品亚洲| 无码内射成人免费喷射| 97人人看碰人免费公开视频| 国产日韩精品一区二区在线观看| 免费可以看污动画软件| 亚洲乱码日产精品BD在线下载| 波多结衣一区二区三区| 久久视频在线视频| 亚洲AV无码乱码国产精品品麻豆| 在线高清电影理论片4399| 久久九九日本韩国精品| 神电影院午夜dy888我不卡| 中文字幕亚洲综合小综合在线| 国产精品国产三级国产an| 女人操男人| 又黄又猛又爽大片免费| 国产午夜AV无码无片久久96 | 欧美 另类 美腿 亚洲 无码| 亚洲二区电影| 俄罗斯美女z0z0z0在线| 欧美91精品久久久久网免费| 在线观看中文字幕国产| 果冻传媒在线观看高清完整免费| 深爱激情站|