什么是DRE觸發(fā)器?
FF_DRE是一個(gè)具有異步設(shè)置(SET)和重置(RST)輸入的邊緣觸發(fā)的D觸發(fā)器(D Flip-Flop)
在任意時(shí)刻,當(dāng)SET或RST為TRUE時(shí)會忽略CLK信號而設(shè)置或重置Q信號,RST比SET具有優(yōu)先權(quán),即RST和SET同為TRUE時(shí),Q被重置為0。
時(shí)間圖如下:
特征表如下:
其中: CLK:時(shí)鐘, RST:重置, SET: 設(shè)置 , D:輸入 , Q:輸出
- 假設(shè)最初 輸入都為0,輸出 Q = 0;
- 在t1處,RST=SET=0,D=1 ,輸出Q=1;
- 在t2處,RST=SET=0,D=1 ,輸出Q=1;
- 在t3處,RST=SET=0,D=0 ,輸出Q=0;
- 在t4處,RST=SET=0,D=1 ,輸出Q=1;
- 在t5處,RST=1 ,盡管D=1,但輸出Q=0;
- 在t6處,RST=0,SET=1,輸出Q=1;
- 在t7處,RST=SET=1,RST具有優(yōu)先權(quán),輸出Q=0;
- 在t8處,RST=1,盡管CLK上升沿,但輸出Q=0;
源代碼如下:
FUNCTION_BLOCK "FF_DRE"
TITLE = 'FF_DRE'
{ S7_Optimized_Access := 'TRUE' }
VERSION : 0.1
VAR_INPUT
SET : Bool;
D : Bool;
CLK : Bool;
RST : Bool;
END_VAR
VAR_OUTPUT
Q : Bool;
END_VAR
VAR
edge : Bool;
END_VAR
BEGIN
IF #RST OR #SET THEN
#Q := NOT #RST;
ELSIF #CLK AND NOT #edge THEN
#Q := #D;
END_IF;
#edge := #CLK;
END_FUNCTION_BLOCK
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
-
D觸發(fā)器
+關(guān)注
關(guān)注
3文章
164瀏覽量
47902 -
DRE
+關(guān)注
關(guān)注
0文章
4瀏覽量
6624 -
RST
+關(guān)注
關(guān)注
0文章
31瀏覽量
7394 -
CLK
+關(guān)注
關(guān)注
0文章
127瀏覽量
17158
發(fā)布評論請先 登錄
相關(guān)推薦
D觸發(fā)器Verilog描述
,呵呵。。。上半年,由于Boss項(xiàng)目,學(xué)習(xí)了FPGA,學(xué)的有點(diǎn)急,也斷斷續(xù)續(xù)的,才過幾個(gè)月,似乎知識已經(jīng)遠(yuǎn)去,打開電腦,速覽以前的資料,記憶又回來了。。。簡單記錄下這道題,權(quán)當(dāng)回憶。。。//基本D
發(fā)表于 02-22 13:54
D觸發(fā)器/J-K觸發(fā)器的功能測試及其應(yīng)用
D觸發(fā)器的功能測試74LS74型雙D觸發(fā)器芯片引腳圖,D觸發(fā)器功能測試的引腳連線圖,
發(fā)表于 02-14 15:27
?0次下載
JK觸發(fā)器 D觸發(fā)器 RS觸發(fā)器 T觸發(fā)器 真值表
D觸發(fā)器真值表分析:
1. D 觸發(fā)器真值表
Dn
發(fā)表于 09-11 23:15
?2w次閱讀
D觸發(fā)器工作原理是什么?
D觸發(fā)器工作原理是什么?
邊沿D 觸發(fā)器:
負(fù)跳沿觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加
發(fā)表于 03-08 13:56
?7w次閱讀
D觸發(fā)器組成T和J-K觸發(fā)器電路圖
圖中所示是用CMOS電路D觸發(fā)器組成T型觸發(fā)器和J-K觸發(fā)器線路。圖示線路將D觸發(fā)器的Q端與
發(fā)表于 09-20 03:31
?2.1w次閱讀
J-K觸發(fā)器組成D觸發(fā)器電路圖
圖中所示是用J-K觸發(fā)器組成的D觸發(fā)器電路。
從J-K觸發(fā)器的邏輯圖已知在D觸發(fā)器端增
發(fā)表于 09-24 00:21
?8466次閱讀
D觸發(fā)器不同應(yīng)用下的電路圖詳解
D 觸發(fā)器或數(shù)據(jù)觸發(fā)器是一種觸發(fā)器,它只有一個(gè)數(shù)據(jù)輸入“D”和一個(gè)時(shí)鐘脈沖輸入, 這種觸發(fā)器也稱
什么是D觸發(fā)器,D觸發(fā)器如何工作的?
鎖存器和觸發(fā)器有時(shí)組合在一起,因?yàn)樗鼈兌伎梢栽谄漭敵錾洗鎯σ晃唬?或0)。與鎖存器相比,觸發(fā)器是需要時(shí)鐘信號(Clk)的同步電路。D
d觸發(fā)器有幾個(gè)穩(wěn)態(tài) d觸發(fā)器和rs觸發(fā)器的區(qū)別
D觸發(fā)器的穩(wěn)態(tài) D觸發(fā)器是數(shù)字電路中常用的一種存儲元件,它有兩種穩(wěn)態(tài),即低電平穩(wěn)態(tài)和高電平穩(wěn)態(tài)。當(dāng)輸入D為低電平時(shí),輸出Q保持為低電平;當(dāng)輸
d觸發(fā)器的邏輯功能 d觸發(fā)器sd和rd作用
D觸發(fā)器是一種常見的數(shù)字邏輯電路,它在數(shù)字系統(tǒng)和計(jì)算機(jī)中扮演著重要的角色。本文將詳細(xì)探討D觸發(fā)器的邏輯功能、工作原理以及RD(Reset-D
d觸發(fā)器是電平觸發(fā)還是邊沿觸發(fā)
D觸發(fā)器(Data Flip-Flop)是一種常見的數(shù)字邏輯電路元件,主要用于存儲一位二進(jìn)制數(shù)據(jù)。D觸發(fā)器可以是電平觸發(fā)的,也可以是邊沿
t觸發(fā)器變?yōu)?b class='flag-5'>d觸發(fā)器的條件
在數(shù)字電路設(shè)計(jì)中,觸發(fā)器是一種非常重要的存儲元件,用于存儲一位二進(jìn)制信息。觸發(fā)器的種類很多,其中最為常見的有JK觸發(fā)器、D觸發(fā)器和T
d觸發(fā)器和jk觸發(fā)器的區(qū)別是什么
,可以存儲一位二進(jìn)制信息。觸發(fā)器的輸出狀態(tài)取決于輸入信號和觸發(fā)器的當(dāng)前狀態(tài)。觸發(fā)器的分類主要有D觸發(fā)器、JK
評論