色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

對(duì)話國產(chǎn)EDA和IP廠商,如何攻克大規(guī)模數(shù)字電路設(shè)計(jì)挑戰(zhàn)?

思爾芯S2C ? 2023-12-28 08:23 ? 次閱讀


隨著先進(jìn)制程不斷推進(jìn),以及AI、大數(shù)據(jù)、云計(jì)算等一系列新技術(shù)的快速發(fā)展,數(shù)字電路的處理能力越來越強(qiáng),電路規(guī)模越來越大,對(duì)大規(guī)模數(shù)字芯片的需求也越來越多。因此,如何加速大規(guī)模數(shù)字電路設(shè)計(jì)就成為了業(yè)內(nèi)芯片設(shè)計(jì)企業(yè)關(guān)注的焦點(diǎn)。


作為芯片產(chǎn)業(yè)的根技術(shù)和硬科技,EDA和IP在大規(guī)模數(shù)字電路設(shè)計(jì)中發(fā)揮著不可替代的作用,也是集成電路技術(shù)發(fā)展的重要助推器。其運(yùn)用的好壞,決定著一個(gè)芯片設(shè)計(jì)公司的開發(fā)效率,還影響著產(chǎn)品質(zhì)量和最終性能,因此優(yōu)秀的芯片公司與EDA和IP企業(yè)之間相互成就,彼此激勵(lì)。


因此,在大規(guī)模數(shù)字電路設(shè)計(jì)面臨挑戰(zhàn)的當(dāng)下,EDA和IP如何協(xié)同發(fā)力才能更好地滿足芯片設(shè)計(jì)企業(yè)面對(duì)新應(yīng)用、新市場(chǎng)和新技術(shù)時(shí)的復(fù)雜需求,持續(xù)為本土芯片產(chǎn)業(yè)升級(jí)提供強(qiáng)大動(dòng)力呢?帶著這個(gè)問題,半導(dǎo)體行業(yè)觀察采訪了兩位資深的行業(yè)老兵——思爾芯董事長兼CEO林俊雄先生和芯動(dòng)科技董事長兼CEO敖海先生,和大家暢談加速大規(guī)模數(shù)字電路設(shè)計(jì)的那些事兒。

4a232dd6-a517-11ee-9ee2-92fbcf53809c.png

林俊雄

思爾芯董事長兼CEO

林俊雄先生于2003年創(chuàng)立思爾芯,曾就職于美國的Altera和Aptix公司。林先生擁有美國康奈爾大學(xué)電氣工程學(xué)士學(xué)位,及中歐國際商學(xué)院的高級(jí)管理人員工商管理碩士學(xué)位。作為一位資深的電子設(shè)計(jì)自動(dòng)化(EDA)專家和經(jīng)驗(yàn)豐富的企業(yè)管理人士,他成功引領(lǐng)思爾芯成長為行業(yè)內(nèi)的佼佼者。4a278958-a517-11ee-9ee2-92fbcf53809c.png

敖海

芯動(dòng)科技董事長兼CEO

敖海先生于2006年從海外歸國創(chuàng)辦芯動(dòng)科技,17年來,他帶領(lǐng)芯動(dòng)團(tuán)隊(duì)攻關(guān)克難,成長為國內(nèi)一站式IP和芯片定制的生態(tài)賦能型領(lǐng)軍企業(yè)。芯動(dòng)是國內(nèi)唯一獲得全球6大晶元代工廠簽約支持的IP供應(yīng)商,在14nm到3nm的FinFET工藝上成果卓著,超100億顆國內(nèi)外知名公司的主流芯片背后有芯動(dòng)IP。作為國家級(jí)特聘專家,他擁有數(shù)十項(xiàng)中美發(fā)明專利。他本科畢業(yè)于華中科技大學(xué)、并在多倫多大學(xué)電器與計(jì)算機(jī)工程、斯坦福大學(xué)EE等研究生院深造。以下為采訪實(shí)錄

Q1

在大規(guī)模數(shù)字電路設(shè)計(jì)中,EDA 和 IP 分別扮演什么角色?他們之間相互的關(guān)系和互動(dòng)是如何影響整個(gè)芯片設(shè)計(jì)過程的?

林俊雄:EDA和IP的目的都是一樣的,幫助客戶開發(fā)出更高效能、更低功耗、更低成本、更有競(jìng)爭(zhēng)力的芯片產(chǎn)品。區(qū)別在于實(shí)現(xiàn)方式,EDA工具是通過自動(dòng)化以及更好的算法來達(dá)到優(yōu)化 PPA 的目的,而 IP 通常是利用設(shè)計(jì)模塊的復(fù)用性來幫助客戶縮短設(shè)計(jì)時(shí)間。EDA + IP可以達(dá)到更好的效果。以搭積木舉例,常規(guī)的芯片設(shè)計(jì)就像用小積木搭建小的建筑,而利用EDA+IP像用更大的積木來蓋更大的房子。同時(shí),這個(gè)大積木的質(zhì)量已經(jīng)做過充分驗(yàn)證,搭出來的房子不僅規(guī)模大,品質(zhì)也更有保障。
敖海:芯片設(shè)計(jì)搭積木的過程中,EDA是提前進(jìn)行數(shù)字化驗(yàn)證的平臺(tái)工具,而IP就是其中的可復(fù)用模塊組件。通過EDA工具+IP組件的自由組合,客戶能夠?qū)崿F(xiàn)工具的流程化、驗(yàn)證自動(dòng)化和設(shè)計(jì)自動(dòng)化。EDA和IP供應(yīng)商的共同點(diǎn)就在于賦能客戶盡快把產(chǎn)品做出來,區(qū)別就是術(shù)業(yè)有專攻。像思爾芯這樣的EDA 公司,除了提供原型驗(yàn)證、硬仿等快速敏捷開發(fā)平臺(tái)和工具之外,還可以搭配外部子卡,構(gòu)建客戶真實(shí)使用場(chǎng)景。芯動(dòng)科技則是提供DDRUSB、HDMI等各種和先進(jìn)工藝綁定的高速接口IP,一部分?jǐn)?shù)字邏輯放在思爾芯的原型驗(yàn)證系統(tǒng)上,一部分非數(shù)字邏輯可以作為物理接口、物理芯片,和思爾芯的整體方案搭配,并在仿真過程中提供完整的庫作為支持。
理論上,EDA和IP是兩個(gè)不同的供應(yīng)商,擁有不同的技能,但從大型數(shù)字電路設(shè)計(jì)的角度來說,適應(yīng)客戶對(duì)完整技術(shù)支持服務(wù)的需求,我們打造的這種生態(tài)合作關(guān)系就提前給客戶做了適配,幫助客戶少走彎路,并且通過分享我們的經(jīng)驗(yàn)來幫助客戶縮短開發(fā)周期,提高生產(chǎn)力。對(duì)于大規(guī)模數(shù)字設(shè)計(jì)來說,我相信這是一個(gè)非常好的組合,也相信未來這樣的組合必要性會(huì)越來越高。

Q2

從目前的行業(yè)現(xiàn)狀來看,市場(chǎng)上有的公司提供EDA+IP的綜合性服務(wù),也有很多公司專注于單一的領(lǐng)域,僅提供EDA或者IP,那么這兩種商業(yè)模式在實(shí)際應(yīng)用中各有什么優(yōu)勢(shì)和限制呢?

敖海:正如我前面所提到的,EDA和IP公司的共同點(diǎn)就是服務(wù)同一類客戶,我們的專業(yè)能力基本上能做到無縫對(duì)接。有些公司的業(yè)務(wù)能覆蓋兩者,其耦合點(diǎn)也是在于能共同服務(wù)一類客戶。所以我認(rèn)為EDA公司、IP公司是獨(dú)立的還是綜合在一起的,并不是那么重要,重要的是雙方有沒有協(xié)同性,有沒有經(jīng)驗(yàn)和能力真正幫到客戶。

Q3

思爾芯作為國內(nèi)首家數(shù)字 EDA 供應(yīng)商,如今即將迎來成立20周年,公司目前的發(fā)展現(xiàn)狀和主要成就有哪些?以及在數(shù)字EDA領(lǐng)域思爾芯在哪些技術(shù)和服務(wù)方面展現(xiàn)出了特別的專業(yè)性和創(chuàng)新性?

林俊雄:思爾芯早期是從單點(diǎn)工具原型驗(yàn)證起家,從3、4年前開始,通過自主研發(fā)、重大政府項(xiàng)目的成果轉(zhuǎn)化,以及并購、技術(shù)引進(jìn)等方式,目前已經(jīng)組成了一個(gè)非常強(qiáng)大的研發(fā)團(tuán)隊(duì),也完成了前端設(shè)計(jì)和驗(yàn)證工具的主要工具鏈,包括架構(gòu)設(shè)計(jì)、軟件仿真、硬件仿真、原型驗(yàn)證、數(shù)字調(diào)試,還有 EDA 上云相關(guān)的一些工具和服務(wù)等等。我們?cè)谌驌碛?00多家客戶,這個(gè)數(shù)量應(yīng)該是國內(nèi)第一的,我們的國外客戶包括Intel、索尼、三星等,國內(nèi)前十的半導(dǎo)體設(shè)計(jì)公司中也有7家是我們的客戶。
我們的工具可以按照不同的組合滿足客戶項(xiàng)目在不同設(shè)計(jì)階段的需求,包含從 IP 開發(fā)開始,到 SoC 集成、軟硬件集成、軟件開發(fā)、系統(tǒng)調(diào)試、系統(tǒng)驗(yàn)證等。通過使用我們的通用數(shù)字電路調(diào)試軟件和豐富的驗(yàn)證 IP 以及外置應(yīng)用庫,我們可以建立統(tǒng)一的設(shè)計(jì)驗(yàn)證與調(diào)試環(huán)境,確保在同一個(gè)芯片項(xiàng)目中,不同的團(tuán)隊(duì)都能夠高效地協(xié)作,提高整體開發(fā)的效率。

Q4

芯動(dòng)科技作為一家一站式IP和GPU領(lǐng)軍企業(yè),也已擁有17年的行業(yè)經(jīng)驗(yàn),芯動(dòng)在IP領(lǐng)域的主要研發(fā)方向有哪些?主要關(guān)注哪些特定的賽道和市場(chǎng)需求?

敖海:芯動(dòng)科技成立至今已經(jīng)和包括臺(tái)積電、三星、中芯國際、華力、Global Foundries、UMC等在內(nèi)的主流晶圓廠都建立了密切合作,創(chuàng)造了200多次流片紀(jì)錄。在接口領(lǐng)域我們擁有一系列具有競(jìng)爭(zhēng)優(yōu)勢(shì)的IP組合,諸如全球唯一的高端HBM2E/HBM3組合以及GDDR6X/GDDR6高帶寬設(shè)計(jì),LPDDR5X/ LPDDR5 Combo也達(dá)到了10Gbps的速度,DDR系列產(chǎn)品實(shí)現(xiàn)了全球最高性能和最全覆蓋,做到全球領(lǐng)軍;再如我們的高性能計(jì)算IP三件套,不僅做到了從最高24Gbps的GDDR6X到最低端的DDR全面覆蓋,還擁有PCIe5.0、PCIe4.0以及其他各種標(biāo)準(zhǔn)32-56G SerDes;芯動(dòng)科技還是全球第一家發(fā)布Chiplet的公司,我們?cè)赨CIe發(fā)布協(xié)議之前就已經(jīng)和Intel有兩年的合作了?,F(xiàn)在我們也支持中國標(biāo)準(zhǔn)的Chiplet,已經(jīng)在思爾芯平臺(tái)上得到過驗(yàn)證,并且實(shí)現(xiàn)了大規(guī)模量產(chǎn),也應(yīng)用在了我們自研的風(fēng)華GPU上。芯動(dòng)的Chiplet優(yōu)勢(shì)明顯,一是密度高,我們通過DDR技術(shù),只傳時(shí)鐘不傳數(shù)據(jù)進(jìn)行同步,PPA 比競(jìng)品好20%以上;二是低延遲,Chiplet在做整體的總線延伸過程中,低延遲也是非常關(guān)鍵的啟動(dòng)性能。針對(duì)消費(fèi)電子領(lǐng)域,我們還有通用的USB3.0、HDMI/eDP TX/RX等,而且大部分IP都有PHY和控制器的完整組合。除了能夠給客戶提供相關(guān)的IP驗(yàn)證模型外,還提供系統(tǒng)模型、驅(qū)動(dòng)驗(yàn)證模型,并且提供全流程的定制服務(wù),幫助客戶解決更多問題。
此外,我們聚焦高性能計(jì)算、多媒體&汽車電子、IoT物聯(lián)網(wǎng)4大平臺(tái)提供全套IP和芯片定制服務(wù),可進(jìn)行原型驗(yàn)證、EDA仿真以及測(cè)試片,并且提供IP兜底。這些產(chǎn)品和能力結(jié)合思爾芯完整的平臺(tái)功能,基于雙方十多年的成功經(jīng)驗(yàn),將為客戶提供端到端的保障。而且芯動(dòng)科技一直都很專注于先進(jìn)工藝的發(fā)展,具備全球14nm到3nm的IP搭建能力和覆蓋能力,累計(jì)服務(wù)客戶超過300家,囊括了高通、亞馬遜AMD、微軟等國際知名公司,以及本土前十的設(shè)計(jì)企業(yè),使用芯動(dòng)IP成功流片的高端SoC超過100億顆。這足以證明我們的能力完全能夠服務(wù)現(xiàn)代產(chǎn)品線的發(fā)展,是我們行業(yè)地位和技術(shù)先進(jìn)性的佐證,也是我們“客戶的成功就是我們的成功”理念的體現(xiàn)。
總而言之,芯動(dòng)科技是先進(jìn)工藝一站式的IP提供商,我們希望為客戶提供各種硬化服務(wù),提供一站式IP以及各種封裝、驅(qū)動(dòng)、驗(yàn)證和系統(tǒng)量產(chǎn)解決方案,幫助客戶加速設(shè)計(jì)流程。整套服務(wù)體系過程中,我們跟思爾芯有非常強(qiáng)的無縫對(duì)接,一旦客戶使用了思爾芯的平臺(tái)+芯動(dòng)的IP,我們能提供測(cè)試片、測(cè)試板和相關(guān)的解決方案來讓我們雙方的EDA、IP和FPGA組合達(dá)到便捷開發(fā)的能力。未來,我們也會(huì)加強(qiáng)在先進(jìn)工藝大芯片上的投入,為客戶提供更加完整高效的服務(wù)體系。

Q5

思爾芯和芯動(dòng)科技為何選擇生態(tài)合作?在面對(duì)各自領(lǐng)域的強(qiáng)勢(shì)地位時(shí),這種合作帶來的相互增值和市場(chǎng)優(yōu)勢(shì)有哪些?

林俊雄:我們雙方合作的主要原因還是有大量的客戶重疊,例如君正,他們利用我們的 EDA + IP組合,大大縮短了整個(gè)驗(yàn)證周期,提高了整體效率。那我們合作可以分成幾個(gè)層面:
第一個(gè)層面是單個(gè) IP 的部分,主要是接口 IP,比如PCIe,Memory等,芯動(dòng)的這些IP大部分已經(jīng)在思爾芯的工具上驗(yàn)證過了,并且在我們的原型驗(yàn)證系統(tǒng)上也都有參考設(shè)計(jì)。所以當(dāng)客戶使用時(shí),不需要從零開始,只需要關(guān)注如何跟自己的設(shè)計(jì)做整合。國內(nèi)的大部分芯片設(shè)計(jì)公司已經(jīng)采用了思爾芯的原型驗(yàn)證,,這時(shí)候接入芯動(dòng)的IP,銜接就非???。舉個(gè)例子,最近有家自動(dòng)駕駛的客戶,他們?cè)谶xIP的時(shí)候,PHY和Controller部分的兼容性問題困擾了他們非常久,最后我們?cè)谠万?yàn)證平臺(tái)上為客戶提供參考設(shè)計(jì),為客戶解決了適配問題,從而節(jié)省了很多時(shí)間。
第二個(gè)層面是在應(yīng)用領(lǐng)域,比如說IoT,客戶可以根據(jù)自己的需求,組合我們的產(chǎn)品,然后自己重新設(shè)計(jì),在很短時(shí)間內(nèi)就可以重新搭建,利用我們?cè)瓉淼尿?yàn)證架構(gòu),就可以完成充分的驗(yàn)證,并開始開發(fā)軟件,做系統(tǒng)的整合,這方面我們也有非常多的客戶案例。
第三個(gè)層面是在設(shè)計(jì)的更前端,比如在架構(gòu)設(shè)計(jì)的時(shí)候,因?yàn)楝F(xiàn)在大規(guī)模設(shè)計(jì)的復(fù)雜度非常高,在還沒有做RTL設(shè)計(jì)之前,客戶就需要做大量的性能評(píng)估、器件和IP選型。我們的工具中已經(jīng)整合了很多芯動(dòng)科技的IP,讓客戶在很早期就能模擬搭建SoC的過程。思爾芯的架構(gòu)設(shè)計(jì)工具還可以和我們其他驗(yàn)證工具整合,在設(shè)計(jì)過程中幫助客戶從高階的模型一步一步移植到軟仿,最后移植到原型驗(yàn)證中,在投片之前就可以把整套系統(tǒng)級(jí)的設(shè)計(jì)全部做完。
敖海:林總介紹的非常全面,我再補(bǔ)充幾點(diǎn):
第一,FPGA大型芯片的開發(fā)需要確保敏捷開發(fā)平臺(tái)有非常高的逼真度,在軟硬件方面都要能夠和真實(shí)的流片對(duì)齊。芯動(dòng)有大量的成功流片經(jīng)驗(yàn),思爾芯有大量軟仿、硬仿的驗(yàn)證接口,把雙方的工具庫和產(chǎn)品庫搭配在一起,能夠形成更加完整的經(jīng)驗(yàn),以應(yīng)對(duì)芯片功能和接口的復(fù)雜化,幫助客戶少走彎路。
第二,我們積累的大量經(jīng)驗(yàn)?zāi)軒椭蛻艨s短開發(fā)周期,更快完成芯片集成、系統(tǒng)驗(yàn)證。以傳統(tǒng)流程體系為例,芯片設(shè)計(jì)企業(yè)買一個(gè)IP,回去看datasheet,然后把它玩轉(zhuǎn),最后量產(chǎn)、封裝,完成這一套工作需要很多的人力和時(shí)間,并且不是百分百成功的。而通過我們IP和EDA合作的一站式服務(wù),在軟硬件配置過程中搭好敏捷開發(fā)平臺(tái),打通大家交流的窗口,賦予客戶更強(qiáng)的經(jīng)驗(yàn)值,并且給客戶充分的試錯(cuò)機(jī)會(huì),從而開發(fā)出來更有競(jìng)爭(zhēng)力的產(chǎn)品。
第三,國產(chǎn)生態(tài)以前是比較弱的,現(xiàn)在我們服務(wù)客戶的核心就是要積極解決客戶的痛點(diǎn),比如把所有IP處理器和相關(guān)復(fù)雜系統(tǒng)打包提供給客戶,并且把我們的原型驗(yàn)證平臺(tái)用軟件/硬件、IP硬核/軟核的模式呈現(xiàn)給他們。對(duì)此,我們提前做了大量的適配,這些經(jīng)驗(yàn)對(duì)于客戶會(huì)非常有價(jià)值。未來,我們希望這種生態(tài)合作的體系能夠越來越大,比如思爾芯把平臺(tái)的極限開拓到64個(gè)甚至128個(gè)FPGA的組合,實(shí)際上這個(gè)組合我們已經(jīng)在合作過程之中了,將對(duì)未來GPU、NPU、CPU開發(fā)有巨大的助力。

Q6

針對(duì)Chiplet這個(gè)特定的應(yīng)用領(lǐng)域,思爾芯和芯動(dòng)是如何協(xié)作的?雙方的合作給整個(gè)芯片產(chǎn)業(yè)帶來了哪些顯著影響?


林俊雄:我們和芯動(dòng)在Chiplet方面的合作優(yōu)勢(shì)主要有兩點(diǎn):第一點(diǎn)是架構(gòu)設(shè)計(jì)上,Chiplet是復(fù)雜性很高,在設(shè)計(jì)早期就要提前做架構(gòu)設(shè)計(jì)、后端設(shè)計(jì)、物理實(shí)現(xiàn)等方面的考量。在這方面,我們的架構(gòu)設(shè)計(jì)工具跟芯動(dòng)的UCIe等IP可以很好地組合成為設(shè)計(jì)方法學(xué),幫助客戶在早期判斷他的設(shè)計(jì)是否適合其應(yīng)用場(chǎng)景。
第二點(diǎn),Chiplet本身的設(shè)計(jì)也是需要充分驗(yàn)證的。其實(shí)Chiplet可以理解為一個(gè)更大的IP,如果我們剛剛講的EDA + IP是用小積木來搭建房子,那EDA+Chiplet就是用大積木來搭建房子了。在這方面,我們跟芯動(dòng)的合作帶來的諸多優(yōu)勢(shì)和好處又得到了進(jìn)一步放大,比如剛剛提到的原型驗(yàn)證平臺(tái),客戶不需要從零開始,而是可以很快完成他的設(shè)計(jì)。
敖海:正如林總所說,Chiplet是一個(gè)大積木,需要去組合。在設(shè)計(jì)過程中我們不能盲人摸象,而是要從系統(tǒng)架構(gòu)的角度和硬件評(píng)估的角度把Chiplet 的組合提前適配好。芯動(dòng)的UCIe Chiplet采用了DDR模式,端到端連線可以直接通過GPIO在FPGA上進(jìn)行互聯(lián),只需要調(diào)整頻率就可以完成整個(gè)Chiplet在總線整體協(xié)議方面的全套仿真、驗(yàn)證和硬仿的工作,因此功耗很低。而且我們?cè)谒紶栃镜腇PGA里面,已經(jīng)實(shí)施了Chiplet的硬化模塊,通過FPGA與FPGA互聯(lián),能夠完整的仿真整個(gè)Chiplet的總線功能。同時(shí)我們還有另外一個(gè)模式,就是兩套平臺(tái)之間可以通過Chiplet PHY芯片進(jìn)行互聯(lián),可以是低速模式的FPGA與FPGA,也可以是高速模式的FPGA體系與FPGA體系,這套體系都可以通過思爾芯的EDA工具進(jìn)行集成。在Chiplet領(lǐng)域,我們不但提供多種互聯(lián)方式,也給客戶提供大量互聯(lián)的可定制化協(xié)議能力,并且已有很多成功經(jīng)驗(yàn)?zāi)軒椭酱蠹野研酒M合的風(fēng)險(xiǎn)降到最低。
舉個(gè)例子,在做GPU等大型芯片的過程之中,可能涉及到很多內(nèi)核的數(shù)據(jù)交換,期間出現(xiàn)卡頓或者相關(guān)協(xié)議方面的性能問題會(huì)影響整體的性能評(píng)估。通過傳統(tǒng)的仿真可能需要很多時(shí)間,但通過我們和思爾芯共同打造的這個(gè)平臺(tái)可以快速實(shí)現(xiàn)這一步的跨越,這種可組合的Chiplet和可組合的平臺(tái)放在一起就給客戶提供了大量敏捷開發(fā)的能力和domain knowledge的深度,并且得到相對(duì)應(yīng)的服務(wù)兜底,無需擔(dān)心Chiplet理解和風(fēng)險(xiǎn)問題。
我們很高興看到,Chiplet未來將會(huì)成為我們雙方組合的強(qiáng)大優(yōu)勢(shì),Chiplet和大型芯片、大型FPGA組合的綁定也是未來的市場(chǎng)趨勢(shì)。

Q7

最后,兩位嘉賓可否分別展望一下,鑒于目前的技術(shù)發(fā)展和市場(chǎng)的趨勢(shì),數(shù)字電路涉及領(lǐng)域的未來發(fā)展是怎樣的?

林俊雄:毫無疑問,未來芯片發(fā)展的復(fù)雜度會(huì)呈幾何式上升。我們可以看到,不管是 AI、ChatGPT還是大模型等需要大量的算力,也就需要大量高端的芯片作為支撐。本土市場(chǎng)又具有需求多元化、接近應(yīng)用端的特點(diǎn),所以對(duì)芯片產(chǎn)品的迭代速度也提出了更高要求。芯片產(chǎn)業(yè)鏈的整體能力決定了國內(nèi)的半導(dǎo)體產(chǎn)業(yè)發(fā)展速度。在與國際市場(chǎng)的競(jìng)爭(zhēng)中,我們?nèi)绾尾拍苓_(dá)到這樣的水平呢?除了EDA+IP之外,還有很多關(guān)鍵技術(shù),比如剛剛提到的Chiplet,需要大家齊心協(xié)力,加強(qiáng)合作去創(chuàng)建一個(gè)共贏的生態(tài),我相信硅谷之所以成功,也是因?yàn)楫?dāng)初他們建立了很好的生態(tài)鏈。
我覺得現(xiàn)在其實(shí)是國內(nèi)產(chǎn)業(yè)發(fā)展的好機(jī)會(huì),雖然我們也遭遇了一些阻礙,但是我相信在像思爾芯合芯動(dòng)這樣優(yōu)秀的國產(chǎn)公司的共同努力下,一步一個(gè)腳印,一定能夠取得新的進(jìn)展和成果。同時(shí)也希望可以有更多的產(chǎn)業(yè)鏈伙伴加入我們,不僅是企業(yè),也包括高校、政府等,我們?cè)缛兆叱鲇兄袊厣陌雽?dǎo)體產(chǎn)業(yè)道路。
敖海:關(guān)于數(shù)字電路的發(fā)展趨勢(shì),我認(rèn)為有幾點(diǎn):
一是芯片在突破先進(jìn)工藝的極限之后會(huì)轉(zhuǎn)向Chiplet組合的趨勢(shì)。當(dāng)前,國際工藝已經(jīng)發(fā)展到3nm,但國內(nèi)先進(jìn)工藝受限,我們更多地需要在成熟工藝上進(jìn)行組合。想要做大規(guī)模芯片,就要考慮新的架構(gòu)、新的組合,包括I/O die、存儲(chǔ)die、邏輯die,還有相關(guān)的高速互聯(lián)、高速大帶寬的設(shè)計(jì)組合,這其中就會(huì)用到更多的IP和更多的芯片進(jìn)行復(fù)雜的軟硬件組合,也必然會(huì)要求有更加強(qiáng)大的EDA工具和強(qiáng)大的IP兜底能力作為基礎(chǔ)。
二是市場(chǎng)會(huì)越來越卷。我們都知道近幾年成立了上萬家集成電路公司,但是從需求的角度來說市場(chǎng)在下行,同時(shí)又出現(xiàn)了像ChatGPT這樣的智能化爆發(fā),在這樣的環(huán)境下,只有那些跑得快,更貼近市場(chǎng)的企業(yè)才能獲得成功。這就是為什么我們強(qiáng)調(diào)國產(chǎn)生態(tài)要有好的服務(wù)能力、支持體系和兜底能力,要能支持客戶把做芯片做的又快又好,同時(shí)還要減少開支,才能提高在市場(chǎng)上的生命力。
三是對(duì)國產(chǎn)化的支持。傳統(tǒng)印象里,大家可能都認(rèn)為國外的IP或EDA更好,但從發(fā)展的角度來看,國內(nèi)也有很多耕耘了十幾年的企業(yè),他們服務(wù)了大量國內(nèi)外客戶,足以證明其能力是具有競(jìng)爭(zhēng)力的。而且我們也在腳踏實(shí)地為國產(chǎn)市場(chǎng)服務(wù)、為國產(chǎn)生態(tài)賦能,并在過程中不斷成長,不斷優(yōu)化產(chǎn)品和服務(wù)。所以我希望大家相信國產(chǎn),相信國產(chǎn)生態(tài)一定會(huì)發(fā)展的枝繁葉茂。
所以結(jié)合這三個(gè)趨勢(shì),我認(rèn)為未來兩年也是屬于大模型,從端到云到車遍地開花的時(shí)代。對(duì)此,我們期待能夠和更多的同行一起建設(shè)國產(chǎn)生態(tài),合作共贏。

結(jié)語大規(guī)模數(shù)字電路設(shè)計(jì)是一個(gè)集高精尖于一體的復(fù)雜系統(tǒng)工程,需要的是一個(gè)能夠提供全面解決方案的生態(tài)系統(tǒng),以支持更復(fù)雜的設(shè)計(jì)和更快的開發(fā)周期。國內(nèi)EDA和IP供應(yīng)商能聚焦在各自專長領(lǐng)域結(jié)合自身優(yōu)勢(shì),提供更加全面和協(xié)同的解決方案,才能更好地滿足芯片設(shè)計(jì)企業(yè)面對(duì)新應(yīng)用、新市場(chǎng)和新技術(shù)時(shí)的復(fù)雜需求,持續(xù)為本土芯片產(chǎn)業(yè)升級(jí)提供強(qiáng)大動(dòng)力。國產(chǎn)生態(tài)體系的建設(shè),對(duì)于行業(yè)進(jìn)步具有重大意義,也離不開產(chǎn)業(yè)各界的大力支持。
轉(zhuǎn)載自半導(dǎo)體行業(yè)觀察公眾號(hào)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51568

    瀏覽量

    429787
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28012

    瀏覽量

    225474
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2813

    瀏覽量

    174565
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1631

    瀏覽量

    81078
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    偉創(chuàng)力如何應(yīng)對(duì)超大規(guī)模數(shù)據(jù)中心建設(shè)挑戰(zhàn)

    在當(dāng)今瞬息萬變的數(shù)字世界中,數(shù)據(jù)中心正面臨著前所未有的挑戰(zhàn)。隨著人工智能(AI)的迅速崛起,傳統(tǒng)的數(shù)據(jù)中心設(shè)計(jì)與運(yùn)營模式遭遇了巨大壓力。偉創(chuàng)力通信、企業(yè)和云業(yè)務(wù)總裁Rob Campbell 指出,超大規(guī)模數(shù)據(jù)中心建設(shè)面臨獨(dú)特
    的頭像 發(fā)表于 03-06 13:58 ?143次閱讀

    EDA2俠客島難題挑戰(zhàn)·2025已正式開啟

    ,完成模擬、數(shù)字、制造等國產(chǎn)EDA工具解決方案的串聯(lián),以及國產(chǎn)計(jì)算生態(tài)的推廣。基于漢擎底座的Pattern Matching算法可以充分利用漢擎底座的能力。 賽題3:面向
    發(fā)表于 03-05 21:30

    數(shù)字電路設(shè)計(jì)中:前端與后端的差異解析

    本文介紹了數(shù)字電路設(shè)計(jì)中“前端”和“后端”的區(qū)別。 數(shù)字電路設(shè)計(jì)中“前端”和“后端”整個(gè)過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進(jìn)行功能和布局的抽象設(shè)計(jì),后端則是工程隊(duì)把圖紙變成實(shí)體建筑的過程
    的頭像 發(fā)表于 02-12 10:09 ?159次閱讀

    數(shù)字電路與控制系統(tǒng)關(guān)系

    在現(xiàn)代技術(shù)領(lǐng)域,數(shù)字電路和控制系統(tǒng)是兩個(gè)不可或缺的組成部分。數(shù)字電路作為電子技術(shù)的基礎(chǔ),為控制系統(tǒng)提供了必要的硬件支持。而控制系統(tǒng)則是利用這些硬件來實(shí)現(xiàn)對(duì)各種機(jī)械設(shè)備或過程的精確控制。 數(shù)字電路
    的頭像 發(fā)表于 01-24 09:43 ?238次閱讀

    數(shù)字電路編程語言介紹

    文本形式描述電路的行為和結(jié)構(gòu)。 并行性和并發(fā)性 :數(shù)字電路編程語言支持并行和并發(fā)操作的描述,這是數(shù)字電路設(shè)計(jì)中的基本特性。 模塊化 :這些語言支持模塊化設(shè)計(jì),允許設(shè)計(jì)師將復(fù)雜的電路分解
    的頭像 發(fā)表于 01-24 09:39 ?263次閱讀

    數(shù)字電路與模擬電路的區(qū)別

    在電子工程領(lǐng)域,數(shù)字電路和模擬電路是兩種截然不同的技術(shù)。它們?cè)谔幚硇盘?hào)、設(shè)計(jì)方法、應(yīng)用領(lǐng)域以及性能特點(diǎn)上有著明顯的差異。 一、信號(hào)處理方式 1.1 模擬電路 模擬電路處理的是連續(xù)變化的
    的頭像 發(fā)表于 01-24 09:36 ?358次閱讀

    模擬電路數(shù)字電路的區(qū)別

    在現(xiàn)代電子技術(shù)中,模擬電路數(shù)字電路是兩種截然不同的電路類型,它們各自有著獨(dú)特的特點(diǎn)和應(yīng)用場(chǎng)景。 一、信號(hào)處理方式 模擬電路: 模擬電路處理
    的頭像 發(fā)表于 01-24 09:22 ?330次閱讀

    如何使用 Verilog 進(jìn)行數(shù)字電路設(shè)計(jì)

    使用Verilog進(jìn)行數(shù)字電路設(shè)計(jì)是一個(gè)復(fù)雜但有序的過程,它涉及從概念設(shè)計(jì)到實(shí)現(xiàn)、驗(yàn)證和優(yōu)化的多個(gè)階段。以下是一個(gè)基本的步驟指南,幫助你理解如何使用Verilog來設(shè)計(jì)數(shù)字電路: 1. 明確設(shè)計(jì)需求
    的頭像 發(fā)表于 12-17 09:47 ?594次閱讀

    如何提升EDA設(shè)計(jì)效率

    EDA設(shè)計(jì)效率的有效方法: 一、選擇合適的EDA工具 根據(jù)需求選擇工具 :不同的EDA工具適用于不同的硬件設(shè)計(jì)任務(wù),如數(shù)字電路設(shè)計(jì)、模擬電路設(shè)計(jì)
    的頭像 發(fā)表于 11-08 14:23 ?684次閱讀

    AI助力國產(chǎn)EDA,挑戰(zhàn)與機(jī)遇并存

    是以大規(guī)模集成電路設(shè)計(jì)為應(yīng)用目標(biāo)的專用型軟件技術(shù),是集成電路產(chǎn)業(yè)領(lǐng)域內(nèi)的重要技術(shù)之一,利用?EDA?工具進(jìn)行集成電路設(shè)計(jì)可以極大地提高設(shè)計(jì)效率,是集成
    的頭像 發(fā)表于 11-01 11:04 ?893次閱讀
    AI助力<b class='flag-5'>國產(chǎn)</b><b class='flag-5'>EDA</b>,<b class='flag-5'>挑戰(zhàn)</b>與機(jī)遇并存

    數(shù)字電路是對(duì)什么信號(hào)進(jìn)行傳輸?shù)?/a>

    數(shù)字電路是一種電子系統(tǒng),它使用數(shù)字信號(hào)進(jìn)行信息傳輸和處理。數(shù)字信號(hào)是由離散的電壓水平或電流水平表示的信號(hào),通常用二進(jìn)制代碼表示。與模擬電路不同,數(shù)字
    的頭像 發(fā)表于 08-11 11:00 ?1078次閱讀

    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)賽!

    全新的挑戰(zhàn)。今年的賽題,我們更加聚焦于數(shù)字集成電路設(shè)計(jì)的核心領(lǐng)域,直擊當(dāng)前超大規(guī)模設(shè)計(jì)下硬件仿真的技術(shù)難點(diǎn):設(shè)計(jì)并優(yōu)化一種高效的超圖分割算法。該技術(shù)可以加速設(shè)計(jì)驗(yàn)
    的頭像 發(fā)表于 08-03 08:24 ?833次閱讀
    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)<b class='flag-5'>EDA</b>精英<b class='flag-5'>挑戰(zhàn)</b>賽!

    數(shù)字EDA賦能RISC-V落地演進(jìn)技術(shù)研討會(huì)成功舉辦

    ,主題為《數(shù)字異構(gòu)驗(yàn)證方案應(yīng)對(duì)數(shù)字電路設(shè)計(jì)的新挑戰(zhàn)》。梁琪介紹了當(dāng)前數(shù)字芯片設(shè)計(jì)中的挑戰(zhàn),特別是RISC-V架構(gòu)的碎片化特征。她指出,這種特
    的頭像 發(fā)表于 06-21 08:24 ?479次閱讀
    <b class='flag-5'>數(shù)字</b><b class='flag-5'>EDA</b>賦能RISC-V落地演進(jìn)技術(shù)研討會(huì)成功舉辦

    數(shù)字電路和模擬電路的區(qū)別與聯(lián)系

    數(shù)字電路和模擬電路是電子電路的兩個(gè)主要分支,它們?cè)陔娮蛹夹g(shù)中具有不同的應(yīng)用和工作原理。本文將詳細(xì)討論數(shù)字電路和模擬電路的區(qū)別與聯(lián)系。 首先,
    的頭像 發(fā)表于 04-21 10:29 ?3280次閱讀

    數(shù)字電路仿真元件符號(hào)是什么

    數(shù)字電路仿真元件通常用符號(hào)來表示。這些符號(hào)是通過簡潔和易于理解的圖形來表示元件的特性和功能。符號(hào)是數(shù)字電路設(shè)計(jì)和仿真過程中非常重要的一部分,幫助工程師和設(shè)計(jì)者有效地溝通和理解電路的功能。在本文
    的頭像 發(fā)表于 04-21 09:20 ?2715次閱讀
    主站蜘蛛池模板: 久久国产欧美 | 在线亚洲黄色 | 国产精品热久久高潮AV袁孑怡 | 国产成人高清亚洲一区app | 欧美xxxx印度 | 欧美性情video sexo视频 | 一本之道高清在线观看免费 | 欧美日本高清动作片www网站 | 永久免费看mv网站入口 | 精品无码三级在线观看视频 | 一线高清视频在线播放 | 国产麻豆剧果冻传媒免费网站 | 有人有片的观看免费视频 | 1234成人网| 国产成人h在线视频 | 北岛玲手机在线观看视频观看 | 亚洲高清毛片一区二区 | 日本精品久久久久中文字幕 | 精品国产福利一区二区在线 | 国产三级影院 | 午夜AV国产欧美亚洲高清在线 | yy8090理论三级在线看 | xiao77唯美清纯 | 欧美日韩一区在线观看 | 暖暖日本在线手机免费完整版 | 国产精品美女久久久网站动漫 | 精品国产免费观看久久久 | yellow免费观看完整版直播 | 全彩黄漫火影忍者纲手无遮挡 | 性做久久久久久久久浪潮 | 精品亚洲国产成AV人片传媒 | 亚洲裸舞 hd | 国内国外精品影片无人区 | 火影小南被爆羞羞网站 | 国产第一页浮力影院 | 网红主播 国产精品 开放90后 | 最近韩国HD免费观看国语 | 免费看美女的网站 | 性888xxxx入欧美| bl高h肉文 | 色偷偷超碰97人人澡人人 |