近日,賽昉科技憑借RISC-V超大規模總線技術突破,一舉斬獲CRVA 2023年度“IP先鋒獎”。
隨著RISC-V向數據中心等高性能場景邁進,“眾核”的要求被提上日程。與傳統架構相同,由于內存墻(Memory Wall)的限制,RISC-V處理器性能很難隨著核心數量的提升線性增長。在單核性能達標的前提下,高帶寬、低時延的超大規模互聯總線技術能有效突破“內存墻”瓶頸,實現RISC-V處理器各個功能模塊之間的高效通信,從而提升眾核處理器整體性能。
2023年11月,賽昉科技重磅發布自主研發的片上一致性互聯IP——昉·星鏈-700(StarLink-700),填補了RISC-V領域超大規模總線技術的空白。StarLink-700是國內首款Mesh架構互聯總線IP,具有高可擴展性、高帶寬、低時延、低功耗、高可靠性的特點。StarLink-700支持最大144個節點,單節點可連接設備數2-5個,可連接的CPU數量高達256個;支持IO設備Cache一致性,支持Snoop Filter,支持CHI協議,可實現高效的數據交換。
基于StarLink-700和賽昉科技自主研發的高性能RISC-V CPU IP——昉·天樞-90(Dubhe-90),賽昉科技構建高性能、高帶寬、低延遲的RISC-V眾核子系統IP平臺。該平臺還包括:RISC-V Debug Module調試接口、RISC-V中斷控制器(PLIC、CLINT)、功耗管理、安全性、虛擬化、IO一致性(IO Coherency)和內存子系統。該RISC-V眾核子系統IP平臺可廣泛應用于服務器、DPU、計算存儲、網絡通信、AI等領域。
StarLink-700 RISC-V眾核子系統IP平臺
高性能內核和互聯總線技術是設計高性能芯片的關鍵,通過掌握這些核心技術,賽昉科技有能力設計各種高性能場景下的RISC-V芯片,達到PPA的完美平衡,在RISC-V芯片的商業化落地進程中所向披靡。除了上文提到的眾核方案,在2023 RISC-V中國峰會期間,基于昉·天樞-90(高性能核)、昉·天樞-80(高能效核)、昉·星鏈-500(一致性互聯總線IP),賽昉科技推出全球首款RISC-V大小核子系統IP平臺(多核方案),能夠根據需求靈活配置大小核數量。該方案可被廣泛應用于PC、筆記本電腦、移動設備、瘦客戶機、NAS、工控機及各類行業終端的主控芯片設計。
賽昉科技IP產品矩陣
未來,賽昉科技將依托自研CPU Core IP、Interconnect Fabric IP等核心產品和技術,不斷推出滿足不同應用場景的高性能RISC-V芯片系統解決方案,實現RISC-V在高性能應用場景的全方位覆蓋, 為客戶創造更多價值。
-
芯片
+關注
關注
455文章
50714瀏覽量
423136 -
RISC-V
+關注
關注
45文章
2270瀏覽量
46128 -
賽昉科技
+關注
關注
3文章
152瀏覽量
14275
發布評論請先 登錄
相關推薦
評論