色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

實測52.4MB/s!全國產ARM+FPGA的CSI通信案例分享!

Tronlong創龍科技 ? 來源:Tronlong創龍科技 ? 作者:Tronlong創龍科技 ? 2024-03-28 09:03 ? 次閱讀

CSI總線介紹與優勢

CSI(CMOS sensor parallel interfaces)總線是一種用于連接圖像傳感器處理器的并行通信接口,應用于工業自動化、能源電力、智慧醫療等領域,CSI總線接口示意圖如下所示(以全志科技T3處理器的CSI0為例)。


wKgZomYEwWWAYuHjAAP2d5pYowE610.png

圖1

高帶寬:CSI總線支持高速數據傳輸,可以滿足多通道高速AD數據的傳輸需求。


開發難度低:CSI總線采用并行數據和控制信號分離方式,時序簡單,FPGA接口開發難度低。


低成本:CSI總線采用并行傳輸方式,FPGA端使用資源少,對FPGA器件資源要求低。

國產ARM+FPGA架構介紹與優勢

近年來,隨著中國新基建、中國制造2025規劃的持續推進,單ARM處理器越來越難勝任工業現場的功能要求,特別是如今能源電力、工業控制、智慧醫療等行業,往往更需要ARM + FPGA架構的處理器平臺來實現例如多路/高速AD采集、多路網口、多路串口、多路/高速并行DI/DO、高速數據并行處理等特定功能,因此ARM + FPGA架構處理器平臺愈發受市場歡迎。


圖2


創龍科技SOM-TLT3F是一款基于全志科技T3四核ARM Cortex-A7處理器 + 紫光同創Logos PGL25G/PGL50G FPGA設計的異構多核全國產工業核心板,ARM Cortex-A7處理單元主頻高達 1.2GHz。核心板ARM、FPGA、ROMRAM電源、晶振、連接器等所有元器件均采用國產工業級方案,國產化率100%。


全志T3為準車規級芯片,四核ARM Cortex-A7架構,主頻高達1.2GHz,支持雙路網口、八路UARTSATA大容量存儲接口,同時支持4路顯示、GPU以及1080P H.264視頻硬件編解碼。另外,創龍科技已在T3平臺適配國產嵌入式系統翼輝SylixOS,真正實現軟硬件國產化。


紫光同創Logos PGL25G/PGL50G FPGA在工業領域應用廣泛,邏輯資源分別為27072/51360,與國外友商產品pin to pin兼容,主要用于多通道/高速AD采集或接口拓展。因其價格低、質量穩定、開發環境易用等優點,受到工業用戶的廣泛好評。


國產ARM+FPGA的CSI通信案例介紹

本章節主要介紹全志科技T3與紫光同創Logos基于CSI的ARM + FPGA通信方案,使用的硬件平臺為:創龍科技TLT3F-EVM工業評估板。


為了簡化描述,正文僅摘錄方案功能描述與測試結果,詳細開發文檔請掃描文末二維碼下載


該案例實現T3(ARM Cortex-A7)與FPGA的CSI通信功能。案例使用的CSI0總線,最高支持分辨率為1080P@30fps,數據位寬為8bit,如下圖所示。CSI0理論傳輸帶寬為:1920 x 1080 x 8bit x 30fps ≈ 59MB/s。


wKgaomYEwY6AGfbeAAElKFYwc3c011.png

圖4


功能框圖與程序流程圖,如下圖所示。


wKgZomYEwZKAKj0jAABOXxRnkzk567.png

圖5 功能框圖


wKgaomYEwZaAZkfpAAAdagxWkxI296.png

圖6ARM程序流程圖

ARM端案例csi_test案例說明


ARM端案例csi_test主要功能如下:(1)基于Linux子系統V4L2;(2)通過CSI總線,采集指定幀數數據;(3)計算總耗時;(4)打印平均采集速率,并校驗最后一幀圖像的數據。

FPGA端案例parallel_csi_tx案例說明


FPGA端案例parallel_csi_tx主要功能如下:

(1)將測試數據(0x00~0xFF)寫入FIFO;

(2)從FIFO讀出數據,按行與幀的方式、1024x512的分辨率,通過CSI總線發送至ARM端。


案例測試演示


FPGA程序將CSI_PCLK設置為65MHz,測試數據寫入FIFO的時鐘FIFO_WR_CLK設置為59MHz。由于FPGA端需將數據寫入FIFO再從FIFO讀出后發送,每一行與每一幀之間的間隔時間會受FIFO寫入的速率影響,因此CSI通信的實際理論傳輸帶寬應為:(59MHz x 8bit / 8)MB/s = 59MB/s。從上圖可知,本次實測傳輸速率約為52.4MB/s,誤碼率為0,接近理論通信速率。


wKgZomYEwaCAEVQ2AABldgWVOT4665.png

圖7

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602986
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9084

    瀏覽量

    367381
  • CSI
    CSI
    +關注

    關注

    1

    文章

    36

    瀏覽量

    50982
收藏 人收藏

    評論

    相關推薦

    紫光同創聯合舉辦全國高校國產FPGA產學研融合研討會

    隨著全球半導體市場的飛速發展,國產FPGA正逐步在各行業嶄露頭角,成為推動技術創新與產業升級的重要力量。為促進技術交流,推動國產FPGA在科研與高校中的廣泛應用,南京大學電子信息專業國
    的頭像 發表于 12-06 09:29 ?279次閱讀

    3568F-ARM+FPGA通信案例開發手冊

    Cortex-A55處理器 + 紫光同創Logos-2 PG2L50H/PG2L100H FPGA設計的異構多核國產工業評估板,由核心板和評估底板組成,ARM Cortex-A55處理單元主頻高達1.8GHz
    發表于 07-25 15:12

    實測52.4MB/s全國產ARM+FPGACSI通信案例分享!

    FIFO讀出后發送,每一行與每一幀之間的間隔時間會受FIFO寫入的速率影響,因此CSI通信的實際理論傳輸帶寬應為:(59MHz x 8bit / 8)MB/s = 59
    發表于 07-17 11:25

    全國產T3+FPGA的SPI與I2C通信方案分享

    通過SPI總線寫入1KByte隨機數據至FPGA DRAM,然后讀出數據、進行數據校驗,同時打印SPI總線讀寫速率和誤碼率,最終實測寫速率為2.405MB/s,讀速率為2.405
    發表于 07-17 10:52

    國產RK3568J基于FSPI的ARM+FPGA通信方案分享

    優勢,亦可相互協作處理更復雜的問題。 ARM + FPGA常見的通信方式有PCIe、FSPI、I2C、SDIO、CSI等,今天主要介紹基于FSPI的
    發表于 07-17 10:50

    全國產RK3568J + FPGA的PCIe、FSPI通信實測數據分享!

    測試數據匯總 ? 案例 時鐘頻率 理論速率 測試結果 FSPI通信案例 150MHz 71.53MB/s 讀速率:67.452MB/s 寫速
    的頭像 發表于 05-30 11:00 ?901次閱讀
    <b class='flag-5'>全國產</b>RK3568J + <b class='flag-5'>FPGA</b>的PCIe、FSPI<b class='flag-5'>通信實測</b>數據分享!

    全國產RK3568J + FPGA的PCIe、FSPI通信實測數據分享!

    測試數據匯總案例時鐘頻率理論速率測試結果FSPI通信案例150MHz71.53MB/s讀速率:67.452MB/s寫速率:52.638
    的頭像 發表于 05-30 08:05 ?431次閱讀
    <b class='flag-5'>全國產</b>RK3568J + <b class='flag-5'>FPGA</b>的PCIe、FSPI<b class='flag-5'>通信實測</b>數據分享!

    國產ARM + FPGACSI通信案例介紹

    CSI總線是一項用于將圖像傳感器與處理器連接的并行通信接口,在工業自動化、能源電力、智慧醫療等領域得到廣泛應用,具備了高帶寬,開發難度低和低成本優點。
    的頭像 發表于 04-26 11:41 ?807次閱讀
    <b class='flag-5'>國產</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的<b class='flag-5'>CSI</b><b class='flag-5'>通信</b>案例介紹

    實測52.4MB/s!全志T3+FPGACSI通信案例分享!

    CSI通信的實際理論傳輸帶寬應為:(59MHz x 8bit / 8)MB/s = 59MB/s
    發表于 04-18 10:53

    國產FPGA+OMAPL138開發板體驗】(原創)4.FPGA的GPMC通信ARM)EDMA

    OMAP-L138(定點/浮點DSP C674x+ARM9)+ FPGA處理器的開發板。編寫TI OMAP-L138與FPGA之間的通信驅動涉及到多個復雜步驟。我將為大家提供一個簡化
    發表于 02-06 14:18

    全國產T3+FPGA的SPI與I2C通信方案分享

    實現例如多路/高速AD采集、多路網口、多路串口、多路/高速并行DI/DO、高速數據并行處理等特定功能,因此ARM + FPGA架構處理器平臺愈發受市場歡迎。 ? 因此,創龍科技一年前正式推出了國產化率100%的
    的頭像 發表于 02-06 10:05 ?4612次閱讀
    <b class='flag-5'>全國產</b>T3+<b class='flag-5'>FPGA</b>的SPI與I2C<b class='flag-5'>通信</b>方案分享

    國產FPGA+OMAPL138開發板體驗】(原創)3.手把手玩轉ARMFPGA通信

    OMAP-L138(定點/浮點DSP C674x+ARM9)+ FPGA處理器的開發板。編寫TI OMAP-L138與FPGA之間的通信驅動涉及到多個復雜步驟。我將為大家提供一個簡化
    發表于 02-03 20:48

    國產RK3568J基于FSPI的ARM+FPGA通信方案分享

    近年來,隨著中國新基建、中國制造 2025 規劃的持續推進,單 ARM 處理器越來越難勝任工業現場的功能要求,特別是如今能源電力、工業控制、智慧醫療等行業,往往更需要 ARM + FPGA 架構
    的頭像 發表于 01-29 15:13 ?2448次閱讀
    <b class='flag-5'>國產</b>RK3568J基于FSPI的<b class='flag-5'>ARM+FPGA</b><b class='flag-5'>通信</b>方案分享

    TLT507-ARM + FPGA通信案例

    TLT507-ARM + FPGA通信案例
    的頭像 發表于 01-26 11:05 ?1052次閱讀
    TLT507-<b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b><b class='flag-5'>通信</b>案例

    RK3568-ARM+FPGA通信案例開發手冊 (一)

    RK3568-ARM+FPGA通信案例開發手冊 (一)
    的頭像 發表于 01-19 10:31 ?1128次閱讀
    RK3568-<b class='flag-5'>ARM+FPGA</b><b class='flag-5'>通信</b>案例開發手冊 (一)
    主站蜘蛛池模板: 亚洲欧洲日本无在线码播放| ankha成人| 国产成人综合在线视频| 老师的蕾丝小内内湿透了| 午夜片无码区在线观看| WWW污污污抽搐喷潮COM| 久久精视频| 亚洲AV精品一区二区三区不卡| 99视频精品全部免费观看| 久久精品动漫99精品动漫| 我与旗袍老师疯狂床震| japanesen女同| 久久香蕉国产免费天天| 无止侵犯高H1V3无止侵犯| WWW亚洲精品久久久无码| 么公在浴室了我的奶| 亚洲免费久久| 国产精品青草久久福利不卡| 人妻天天爽夜夜爽三区麻豆A片| 中文字幕成人在线观看| 久99re视频9在线观看| 性做久久久久久久久浪潮| 叮当成人社区| 欧美又粗又长又大AAAA片| 最近2018年手机中文字幕| 黄桃AV无码免费一区二区三区| 手机看片国产免费| 吃胸亲吻吃奶摸下面免费视频| 男人的天堂黄色片| 中文字幕亚洲综合小综合在线| 交换邻居波多野结衣中文字幕| 亚洲 欧美 日韩 国产 视频| 调教玩弄奶头乳夹开乳震动器| 青青国产在线观看视频| 999精品国产人妻无码系列| 久青草国产97香蕉在线视频| 一区二区三区内射美女毛片| 激情男女高潮射精AV免费| 亚洲男女羞羞无遮挡久久丫| 国产精品一区二区免费| 午夜射精日本三级|