近日,兆松科技與芯來科技共同宣布達成戰(zhàn)略合作,攜手促進RISC-V產(chǎn)業(yè)與生態(tài)發(fā)展。
芯來科技作為國內(nèi)領(lǐng)先的RISC-V CPU IP和解決方案供應(yīng)商,其CPU IP應(yīng)用領(lǐng)域廣泛,覆蓋從低功耗到高性能的各種應(yīng)用需求。兆松科技近期發(fā)布的ZCC工具鏈已全面支持芯來科技RISC-V處理器內(nèi)核,包括芯來科技自定義擴展指令集Xxldsp(n1/n2/n3) 和 Xxlcz,為芯來科技及其合作伙伴提供更多的選擇,以達到更高的代碼密度和性能,從而滿足更加廣泛的市場應(yīng)用需求。
根據(jù)Benchmark測試結(jié)果,ZCC工具鏈在芯來科技的全系列RISC-V處理器內(nèi)核上均能實現(xiàn)不同程度的性能提升,其中CoreMark最高實現(xiàn)9.38%性能提升(O3優(yōu)化),以及最高20.78%代碼密度優(yōu)化(Os優(yōu)化)。
Dhrystone基準(zhǔn)性能(ground)最高提升9.17%;最佳性能(best)最高提升19.24%(O3優(yōu)化)。Dhrystone代碼密度優(yōu)化最高達18.13%(Os優(yōu)化)。
Whetstone單精度浮點測試結(jié)果最高提升25.90%;雙精度浮點測試結(jié)果全面提升80%以上,最高實現(xiàn)88.52%性能提升(O3優(yōu)化)。Whetstone代碼密度優(yōu)化最高達26.97%(Os優(yōu)化)。
目前,兆松科技的ZStudio IDE已支持芯來科技SDK的導(dǎo)入,極大方便用戶在ZStudio中針對芯來RISC-V處理器進行嵌入式開發(fā)。
同時,芯來科技的Nuclei SDK已添加ZCC工具鏈的完整支持,用戶也可直接基于Nuclei SDK進行開發(fā)。
為更加方便用戶的使用,芯來科技將在下一版本的Nuclei Studio中集成ZCC工具鏈。
此次戰(zhàn)略合作的建立發(fā)揮了雙方各自的優(yōu)勢,高性能RISC-V IP結(jié)合高性能RISC-V工具鏈,為客戶帶來更好選擇和更強的市場競爭力。兆松科技與芯來科技的緊密合作將為RISC-V用戶提供更加全面、高效的解決方案,為RISC-V架構(gòu)在各個應(yīng)用領(lǐng)域的推廣和發(fā)展注入新的動力。
審核編輯:劉清
-
處理器
+關(guān)注
關(guān)注
68文章
19265瀏覽量
229674 -
嵌入式開發(fā)
+關(guān)注
關(guān)注
18文章
1028瀏覽量
47564 -
RISC-V
+關(guān)注
關(guān)注
45文章
2271瀏覽量
46134 -
芯來科技
+關(guān)注
關(guān)注
0文章
59瀏覽量
2998
原文標(biāo)題:軟硬協(xié)同 | 芯來RISC-V IP引入兆松ZCC工具鏈,進一步豐富軟件生態(tài)
文章出處:【微信號:nucleisys,微信公眾號:芯來科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論