電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)第四屆滴水湖中國(guó)RISC-V產(chǎn)業(yè)論壇上,北京大學(xué)講席教授、RISC-V國(guó)際基金會(huì)人工智能與機(jī)器學(xué)習(xí)專委會(huì)主席謝濤教授進(jìn)行了題為《萬(wàn)物智聯(lián)時(shí)代的RISC-V+AI算力之路》的主題演講。在演講中,他提到了基于RISC-V構(gòu)建AI算力的優(yōu)勢(shì),以及實(shí)現(xiàn)RISC-V AI芯片的兩種主要模式。
謝濤表示,目前計(jì)算技術(shù)體系共有三種模式。第一個(gè)是A體系,也可稱為是“高鐵模式”,在高性能計(jì)算時(shí)就需要加入CUDA陣營(yíng)(璧仞/阿里平頭哥等),研發(fā)永遠(yuǎn)處于“跟隨”狀態(tài),被人牽著鼻子走難以繞過的大量專利,只能靠開源的編譯器規(guī)避訴訟。這種模式雖然容易獲得客戶,但是反而加強(qiáng)了CUDA生態(tài),永遠(yuǎn)無(wú)法實(shí)現(xiàn)超越。
第二個(gè)是B體系,也可稱為是“北斗模式”,強(qiáng)調(diào)“全自主”,以龍芯和申威為代表,因?yàn)椴桓袌?chǎng)主流兼容,所以生態(tài)弱。這種模式成本高昂,各公司需維護(hù)一整套軟件工程團(tuán)隊(duì),積累數(shù)十年研發(fā)投入。
第三個(gè)是C體系,也可稱為是“5G模式”,比如RISC-V,走“全開放”的道路,全世界一起來(lái)建生態(tài)。
因此,謝濤認(rèn)為,基于RISC-V構(gòu)建AI算力是必然趨勢(shì),也是全球共識(shí)。基于RISC-V構(gòu)建AI算力有很多優(yōu)勢(shì),包括:
? 開放與靈活性
AI工作負(fù)載變化快,需要特定的優(yōu)化才能達(dá)到最佳性能;RISC-V開放免費(fèi)的特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。
? 高度可擴(kuò)展性
RISC-V的指令集精簡(jiǎn)且高度可擴(kuò)展;設(shè)計(jì)者可以根據(jù)需要添加自定義指令集擴(kuò)展,以增強(qiáng)AI計(jì)算的性能和效率。例如,可以增加向量擴(kuò)展或其他專用于AI的指令集,從而提升計(jì)算速度和能效。
? 功耗和效率優(yōu)勢(shì)
RISC-V架構(gòu)通過簡(jiǎn)潔設(shè)計(jì)和定制化擴(kuò)展,可實(shí)現(xiàn)高效的能量使用;RISC-V架構(gòu)能夠通過小型且高效的處理單元,減少等待數(shù)據(jù)傳輸?shù)臅r(shí)間,提升整體計(jì)算效率。
? 生態(tài)系統(tǒng)和社區(qū)支持
RISC-V生態(tài)的多樣性和開放性吸引了全球大量開發(fā)者和企業(yè)加入,為RISC-V的發(fā)展提供了強(qiáng)大的推動(dòng)力和豐富的軟件及IP資源,在RISC-V+AI領(lǐng)域具備了良好的發(fā)展前景。
在基于RISC-V構(gòu)建AI算力方向上,謝濤提到,這也會(huì)有兩種主要模式:Integrated 模式(緊耦合)和Attached 模式(松耦合)。其中,Integrated 模式以 CPU主干為骨架,集成在CPU內(nèi)部,共享 PC(program counter)、寄存器堆等流水線單元;只是在執(zhí)行單元部分增加了矩陣或向量單元。
Attached 模式外掛在 CPU上的,會(huì)有自己獨(dú)立的流水線、寄存器堆、緩存等。它是“協(xié)處理器”,它可以接收來(lái)自一個(gè)或多個(gè)CPU的指令;異步地執(zhí)行不同CPU提交過來(lái)的任務(wù)。
在這兩大模式下,謝濤認(rèn)為,國(guó)產(chǎn)RISC-V要在AI算力方面實(shí)現(xiàn)突破,需要做到國(guó)際標(biāo)準(zhǔn)+開源社區(qū)兩手抓,以推動(dòng)RISC-V國(guó)際標(biāo)準(zhǔn)為抓手到國(guó)際借力,以共建國(guó)際開源軟件生態(tài)為抓手到國(guó)際借力。
謝濤表示,目前計(jì)算技術(shù)體系共有三種模式。第一個(gè)是A體系,也可稱為是“高鐵模式”,在高性能計(jì)算時(shí)就需要加入CUDA陣營(yíng)(璧仞/阿里平頭哥等),研發(fā)永遠(yuǎn)處于“跟隨”狀態(tài),被人牽著鼻子走難以繞過的大量專利,只能靠開源的編譯器規(guī)避訴訟。這種模式雖然容易獲得客戶,但是反而加強(qiáng)了CUDA生態(tài),永遠(yuǎn)無(wú)法實(shí)現(xiàn)超越。
第二個(gè)是B體系,也可稱為是“北斗模式”,強(qiáng)調(diào)“全自主”,以龍芯和申威為代表,因?yàn)椴桓袌?chǎng)主流兼容,所以生態(tài)弱。這種模式成本高昂,各公司需維護(hù)一整套軟件工程團(tuán)隊(duì),積累數(shù)十年研發(fā)投入。
第三個(gè)是C體系,也可稱為是“5G模式”,比如RISC-V,走“全開放”的道路,全世界一起來(lái)建生態(tài)。
因此,謝濤認(rèn)為,基于RISC-V構(gòu)建AI算力是必然趨勢(shì),也是全球共識(shí)。基于RISC-V構(gòu)建AI算力有很多優(yōu)勢(shì),包括:
? 開放與靈活性
AI工作負(fù)載變化快,需要特定的優(yōu)化才能達(dá)到最佳性能;RISC-V開放免費(fèi)的特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。
? 高度可擴(kuò)展性
RISC-V的指令集精簡(jiǎn)且高度可擴(kuò)展;設(shè)計(jì)者可以根據(jù)需要添加自定義指令集擴(kuò)展,以增強(qiáng)AI計(jì)算的性能和效率。例如,可以增加向量擴(kuò)展或其他專用于AI的指令集,從而提升計(jì)算速度和能效。
? 功耗和效率優(yōu)勢(shì)
RISC-V架構(gòu)通過簡(jiǎn)潔設(shè)計(jì)和定制化擴(kuò)展,可實(shí)現(xiàn)高效的能量使用;RISC-V架構(gòu)能夠通過小型且高效的處理單元,減少等待數(shù)據(jù)傳輸?shù)臅r(shí)間,提升整體計(jì)算效率。
? 生態(tài)系統(tǒng)和社區(qū)支持
RISC-V生態(tài)的多樣性和開放性吸引了全球大量開發(fā)者和企業(yè)加入,為RISC-V的發(fā)展提供了強(qiáng)大的推動(dòng)力和豐富的軟件及IP資源,在RISC-V+AI領(lǐng)域具備了良好的發(fā)展前景。
在基于RISC-V構(gòu)建AI算力方向上,謝濤提到,這也會(huì)有兩種主要模式:Integrated 模式(緊耦合)和Attached 模式(松耦合)。其中,Integrated 模式以 CPU主干為骨架,集成在CPU內(nèi)部,共享 PC(program counter)、寄存器堆等流水線單元;只是在執(zhí)行單元部分增加了矩陣或向量單元。
Attached 模式外掛在 CPU上的,會(huì)有自己獨(dú)立的流水線、寄存器堆、緩存等。它是“協(xié)處理器”,它可以接收來(lái)自一個(gè)或多個(gè)CPU的指令;異步地執(zhí)行不同CPU提交過來(lái)的任務(wù)。
在這兩大模式下,謝濤認(rèn)為,國(guó)產(chǎn)RISC-V要在AI算力方面實(shí)現(xiàn)突破,需要做到國(guó)際標(biāo)準(zhǔn)+開源社區(qū)兩手抓,以推動(dòng)RISC-V國(guó)際標(biāo)準(zhǔn)為抓手到國(guó)際借力,以共建國(guó)際開源軟件生態(tài)為抓手到國(guó)際借力。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
RISC-V
+關(guān)注
關(guān)注
45文章
2270瀏覽量
46129 -
AI算力
+關(guān)注
關(guān)注
0文章
72瀏覽量
8652 -
算力
+關(guān)注
關(guān)注
1文章
964瀏覽量
14793 -
RISC-V處理器
+關(guān)注
關(guān)注
0文章
80瀏覽量
10001
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
直播預(yù)約 |開源芯片系列講座第24期:SRAM存算一體:賦能高能效RISC-V計(jì)算
RISC-V計(jì)算報(bào)告簡(jiǎn)介存算一體是一種先進(jìn)的計(jì)算架構(gòu)技術(shù),以克服傳統(tǒng)馮諾依曼架構(gòu)中計(jì)算單元與存儲(chǔ)單元分離導(dǎo)致的“內(nèi)存墻”問題。北京大學(xué)集成電路學(xué)院團(tuán)隊(duì)多年來(lái)深耕SRA
RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期
RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器
發(fā)表于 10-31 16:06
預(yù)售啟動(dòng)!昉·星光 2 AI套件正式發(fā)布,基于RISC-V構(gòu)建AI算力
10月24日,昉·星光2(VisionFive2)AI套件正式開啟預(yù)售。該套件由中國(guó)RISC-V軟硬件生態(tài)領(lǐng)導(dǎo)者賽昉科技攜手邊緣人工智能(AI)處理器的領(lǐng)先芯片制造商Hailo共同推出,旨在為邊緣
RISC-V AI技術(shù)正式納入北京大學(xué)研究生課程
希姆計(jì)算與北京大學(xué)達(dá)成SOC課程合作2024年10月14日,希姆計(jì)算的范福杰博士走進(jìn)北京大學(xué)集成電路學(xué)院的研究生課堂,為同學(xué)們講授了一節(jié)生動(dòng)的《現(xiàn)代SoC芯片架構(gòu)設(shè)計(jì)實(shí)驗(yàn)課程》。RISC-V走進(jìn)北大
萬(wàn)物智聯(lián)時(shí)代,RISC-V與AI的融合之路該如何走?
在全球科技飛速發(fā)展的背景下,RISC-V與人工智能(AI)的結(jié)合成為了業(yè)內(nèi)關(guān)注的焦點(diǎn),今天,第四屆滴水湖中國(guó)RISC-V產(chǎn)業(yè)論壇在上海臨港滴水湖畔召開,北京大學(xué)講席教授、
RISC-V最重要的方向是AI,但如何構(gòu)建RISC-V+AI生態(tài)系統(tǒng)?
普遍認(rèn)為RISC-V+AI是未來(lái)的大方向。在第四屆滴水湖中國(guó)RISC-V產(chǎn)業(yè)論壇上,圓桌論壇環(huán)節(jié)也著重聊到了RISC-V+AI這個(gè)話題。 ? 隨著AI落地的深入,應(yīng)用方面遇到的挑戰(zhàn)也隨
RISC-V在中國(guó)的發(fā)展機(jī)遇有哪些場(chǎng)景?
聯(lián)網(wǎng)市場(chǎng)的重要參與者,擁有龐大的用戶基數(shù)和豐富的應(yīng)用場(chǎng)景。RISC-V在中國(guó)的發(fā)展將受益于這一市場(chǎng)需求的增長(zhǎng)。
2. 人工智能(AI)
AI算力
發(fā)表于 07-29 17:14
從多核到眾核, 賽昉科技RISC-V+NoC IP子系統(tǒng)為算力芯片賦能
全球算力產(chǎn)業(yè)已然邁入新一輪的快速發(fā)展階段,RISC-V具備開源開放、模塊化等獨(dú)特優(yōu)勢(shì),使我國(guó)能夠獨(dú)立開發(fā)、部署滿足特定安全需求的算
科華數(shù)據(jù)攜手希姆計(jì)算,推動(dòng)國(guó)產(chǎn)RISC-V開源AI算力快速發(fā)展
的AI服務(wù),滿足各行各業(yè)對(duì)AI算力和AI解決方案的需求。同時(shí),基于希姆計(jì)算的開源RISC-V
淺析RISC-V領(lǐng)先ARM的優(yōu)勢(shì)
RISC-V的開源特性和定制化能力使其在某些特定領(lǐng)域具有更強(qiáng)的競(jìng)爭(zhēng)力。
綜上所述,RISC-V相對(duì)于ARM的優(yōu)勢(shì)主要體現(xiàn)在開源與免費(fèi)、定制化能力強(qiáng)、生態(tài)系統(tǒng)的快速發(fā)展、安全性與可靠性以
發(fā)表于 06-27 08:45
科華數(shù)據(jù)攜手希姆計(jì)算,推動(dòng)國(guó)產(chǎn)RISC-V開源AI算力快速發(fā)展
的AI服務(wù),滿足各行各業(yè)對(duì)AI算力和AI解決方案的需求。同時(shí),基于希姆計(jì)算的開源RISC-V
潤(rùn)石科技董事長(zhǎng)參加北京大學(xué)集成電路學(xué)院“未名·芯”論壇
2024年5月5日,在紀(jì)念五四運(yùn)動(dòng)105周年,也是北京大學(xué)建校126周年之際,潤(rùn)石科技董事長(zhǎng)張明先生受北京大學(xué)集成電路學(xué)院校友返校、共敘情誼活動(dòng)邀請(qǐng)
北京大學(xué)-知存科技存算一體聯(lián)合實(shí)驗(yàn)室揭牌,開啟知存科技產(chǎn)學(xué)研融合戰(zhàn)略新升級(jí)
5月5日,“北京大學(xué)-知存科技存算一體技術(shù)聯(lián)合實(shí)驗(yàn)室”在北京大學(xué)微納電子大廈正式揭牌,北京大學(xué)集成電路學(xué)院院長(zhǎng)蔡一茂、北京大學(xué)集成電路學(xué)院副
risc-v多核芯片在AI方面的應(yīng)用
得RISC-V多核芯片能夠更好地適應(yīng)AI算法的不同需求,包括深度學(xué)習(xí)、神經(jīng)網(wǎng)絡(luò)等,從而提高芯片的性能和效率,降低成本,使AI邊緣計(jì)算晶片更具競(jìng)爭(zhēng)力。
再者,
發(fā)表于 04-28 09:20
北京大學(xué)高性能計(jì)算綜合能力競(jìng)賽圓滿結(jié)束
近日,第一屆北京大學(xué)高性能計(jì)算綜合能力競(jìng)賽(HPCGame)舉辦了閉幕式暨頒獎(jiǎng)典禮。在全體參賽選手的積極參與和精彩角逐下,本屆共有來(lái)自87所高校,890名選手報(bào)名參賽。RISC-V新架構(gòu)獎(jiǎng)獲獎(jiǎng)選手共
評(píng)論