色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ddr3及ddr4的差異對比

GReq_mcu168 ? 來源:互聯網 ? 作者:佚名 ? 2017-11-07 10:48 ? 次閱讀

(Double Data Rate Fourth SDRAM):DDR4提供比DDR3/ DDR2更低的供電電壓1.2V以及更高的帶寬,DDR4的傳輸速率目前可達2133~3200MT/s。DDR4 新增了4 個Bank Group 數據組的設計,各個Bank Group具備獨立啟動操作讀、寫等動作特性,Bank Group 數據組可套用多任務的觀念來想象,亦可解釋為DDR4 在同一頻率工作周期內,至多可以處理4 筆數據,效率明顯好過于DDR3。 另外DDR4增加了DBI(Data Bus Inversion)、CRC(Cyclic Redundancy Check)、CA parity等功能,讓DDR4內存在更快速與更省電的同時亦能夠增強信號的完整性、改善數據傳輸及儲存的可靠性。

以下兩張圖可以清晰對比DDR3以及DDR4的參數差異:

POD SSTL的比較

POD作為DDR4新的驅動標準,最大的區別在于接收端的終端電壓等于VDDQ,而DDR3所采用的SSTL接收端的終端電壓為VDDQ/2。這樣做可以降低寄生引腳電容和I/O終端功耗,并且即使在VDD電壓降低的情況下也能穩定工作。其等效電路如圖1(DDR4), 圖2(DDR3)。

圖1 POD ((Pseudo Open Drain)

圖2 SSTL(Stub Series Terminated Logic)

這樣修改的優點是:

可以看出,當DRAM在低電平的狀態時,SSTL和POD都有電流流動

圖3 DDR4

圖4 DDR3

而當DRAM為高電平的狀態時,SSTL繼續有電流流動,而POD由于兩端電壓相等,所以沒有電流流動。這也是DDR4更省電的原因

圖5 DDR4

圖6 DDR3

BG設計原因

到了DDR4的時代,JESD組織認為,數據預取的增加變得更為困難,所以推出了Bank Group的設計。

Bank Group架構是什么樣的,有何優勢呢?具體來說就是每個Bank Group可以獨立讀寫數據,這樣一來內部的數據吞吐量大幅度提升,可以同時讀取大量的數據,內存的等效頻率在這種設置下也得到巨大的提升。DDR4架構上采用了8n預取的Bank Group分組,包括使用兩個或者四個可選擇的Bank Group分組,這將使得DDR4內存的每個Bank Group分組都有獨立的激活、讀取、寫入和刷新操作,從而改進內存的整體效率和帶寬。如此一來如果內存內部設計了兩個獨立的Bank Group,相當于每次操作16bit的數據,變相地將內存預取值提高到了16n;如果是四個獨立的Bank Group,則變相的預取值提高到了32n

DDR3 Multi-drop bus DDR4 Point to Point

DDR3內存上,內存和內存控制器之間的連接采用是通過多點分支總線來實現。這種總線允許在一個接口上掛接許多同樣規格的芯片。我們都知道目前主板上往往為雙通道設計四根內存插槽,但每個通道在物理結構上只允許擴展更大容量。這種設計的特點就是當數據傳輸量一旦超過通道的承載能力,無論你怎么增加內存容量,性能都不見的提升多少。這種設計就好比在一條主管道可以有多個注水管,但受制于主管道的大小,即便你可以增加注水管來提升容量,但總的送水率并沒有提升。因此在這種情況下可能2GB增加到4GB你會感覺性能提升明顯,但是再繼續盲目增加容量并沒有什么意義了,所以多點分支總線的好處是擴展內存更容易,但卻浪費了內存的位寬。(通過這個理解帶寬)

數據總線倒置 (DBI)

如上面描述,根據POD的特性,當數據為高電平時,沒有電流流動,所以降低DDR4功耗的一個方法就是讓高電平盡可能多,這就是DBI技術的核心。舉例來說,如果在一組8-bit的信號中,有至少5-bit是低電平的話,那么對所有的信號進行反轉,就有至少5-bit信號是高電平了。DBI信號變為低表示所有信號已經翻轉過(DBI信號為高表示原數據沒有翻轉)。這種情況下,一組9根信號(8個DQ信號和1個DBI信號)中,至少有五個狀態為高,從而有效降低功耗。

圖7 DBI Example

參考電壓Vref

眾所周知,DDR信號一般通過比較輸入信號和另外一個參考信號(Vref)來決定信號為高或者低,然而在DDR4中,一個Vref卻不見了,先來看看下面兩種設計,可以看出來,在DDR4的設計中,VREFCA和DDR3相同,使用外置的分壓電阻或者電源控制芯片來產生,然而VREFDQ在設計中卻沒有了,改為由芯片內部產生,這樣既節省了設計費用,也增加了Routing空間。

圖9 DDR3設計

圖10 DDR4設計

DRAM內部VREFDQ通過寄存器(MR6)來調節,主要參數有Voltage range, step size, VREF step time, VREF full step time ,如下表所示。

表4 參考電壓

每次開機的時候,DRAM Controller都會通過一系列的校準來調整DRMA端輸入數據信號的VREFDQ,優化Timing和電壓的Margin,也就是說,VREFDQ 不僅僅取決于VDD, 而且和傳輸線特性,接收端芯片特性都會有關系,所以每次Power Up的時候,VREFDQ的值都可能會有差異。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    283

    瀏覽量

    43002
  • DDR4
    +關注

    關注

    12

    文章

    330

    瀏覽量

    41598
  • DBI
    DBI
    +關注

    關注

    0

    文章

    6

    瀏覽量

    7046

原文標題:DDR4總結純干貨分享

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 5人收藏
  • efans_0018181
  • 方晓伟1
  • 张民_5311

評論

相關推薦
熱點推薦

DDR4DDR3的不同之處 DDR4設計與仿真案例

相對于DDR3, DDR4首先在外表上就有一些變化,比如DDR4將內存下部設計為中間稍微突出,邊緣變矮的形狀,在中央的高點和兩端的低點以平滑曲線過渡,這樣的設計可以保證金手指和內存插槽有足夠的接觸面
發表于 09-19 14:49 ?4930次閱讀
<b class='flag-5'>DDR4</b>與<b class='flag-5'>DDR3</b>的不同之處 <b class='flag-5'>DDR4</b>設計與仿真案例

DDR3DDR4地址布線

DDR3DDR
電子學習
發布于 :2022年12月07日 22:59:23

DDR4相比DDR3的相關變更點

Detection;1 電源變化DDR3DDR4的96 Ball封裝pin定義對比如圖1所示,DDR3中存在VDD、VDDQ、VREFDQ、VREFCA四種電源,其中VDD=VDD
發表于 11-12 12:40

DDR4,DDR3,DDR2,DDR1及SDRAM有什么不同之處?

DDR4,DDR3,DDR2,DDR1及SDRAM有什么不同之處?
發表于 03-12 06:22

詳解DDR4DDR3的區別在哪里?

DDR4DDR3的區別在哪里?DDR4內存與DDR3內存相比,有哪些優勢呢?
發表于 06-18 08:58

ddr4ddr3內存的區別,可以通用嗎

雖然新一代電腦/智能手機用上了DDR4內存,但以往的產品大多還是用的DDR3內存,因此DDR3依舊是主流,DDR4今后將逐漸取代DDR3,成
發表于 11-08 15:42 ?3.2w次閱讀

SDRAM,DDR3,DDR2,DDR4,DDR1的區別對比及其特點分析

DDR3 SDRAM(Double Data Rate Three SDRAM):為雙信道三次同步動態隨機存取內存。 DDR4 SDRAM(Double Data Rate Fourth
發表于 11-17 13:15 ?2.7w次閱讀

DDR4相比DDR3的變更點

DDR4相比DDR3的相關變更點相比DDR3DDR4存在諸多變更點,其中與硬件設計直接相關的變更點主要有:? 增加Vpp電源;? VREFDQ刪除;? CMD、ADD、CTRL命令的
發表于 11-06 20:36 ?30次下載
<b class='flag-5'>DDR4</b>相比<b class='flag-5'>DDR3</b>的變更點

DDR,DDR2,DDR3,DDR4,LPDDR區別

DDR,DDR2,DDR3,DDR4,LPDDR區別作者:AirCity 2019.12.17Aircity007@sina.com 本文所有權歸作者Aircity所有1 什么是DD
發表于 11-10 09:51 ?161次下載
<b class='flag-5'>DDR</b>,<b class='flag-5'>DDR</b>2,<b class='flag-5'>DDR3</b>,<b class='flag-5'>DDR4</b>,LPDDR區別

PI2DDR3212和PI3DDR4212在DDR3/DDR4中應用

電子發燒友網站提供《PI2DDR3212和PI3DDR4212在DDR3/DDR4中應用.pdf》資料免費下載
發表于 07-24 09:50 ?3次下載
PI2<b class='flag-5'>DDR</b>3212和PI<b class='flag-5'>3DDR</b>4212在<b class='flag-5'>DDR3</b>/<b class='flag-5'>DDR4</b>中應用

DDR3DDR4的技術特性對比

摘要:本文將對DDR3DDR4兩種內存技術進行詳細的比較,分析它們的技術特性、性能差異以及適用場景。通過對比這兩種內存技術,為讀者在購買和使用內存產品時提供參考依據。
發表于 09-27 17:42 ?4586次閱讀

DDR4DDR3內存都有哪些區別?

DDR4DDR3內存都有哪些區別? 隨著計算機的日益發展,內存也越來越重要。DDR3DDR4是兩種用于計算機內存的標準。隨著DDR4內存
的頭像 發表于 10-30 09:22 ?1.2w次閱讀

如何選擇DDR內存條 DDR3DDR4內存區別

見的兩種內存類型,它們在性能、功耗、容量和兼容性等方面存在顯著差異DDR3DDR4內存的區別 1. 性能 DDR4內存條相較于DDR3
的頭像 發表于 11-20 14:24 ?5622次閱讀

DDR3DDR4DDR5的性能對比

DDR3DDR4DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬
的頭像 發表于 11-29 15:08 ?9429次閱讀

三大內存原廠或將于2025年停產DDR3/DDR4

據報道,業內人士透露,全球三大DRAM內存制造商——三星電子、SK海力士和美光,有望在2025年內正式停產已有多年歷史的DDR3DDR4兩代內存。 隨著技術的不斷進步和消費級平臺的更新換代
的頭像 發表于 02-19 11:11 ?1414次閱讀
主站蜘蛛池模板: 农民工老头在出租屋嫖老熟女 | 一区二区三区无码高清视频 | 麻豆一区二区免费播放网站 | 国产亚洲精品 在线视频 香蕉 | 国产精品乱人无码伦AV在线A | 久久精品美女 | 色欲久久综合亚洲精品蜜桃 | 日产2021免费一二三四区在线 | 久久大香萑太香蕉av | 韩国羞羞秘密教学子开车漫书 | 亚洲一区国产 | 美女被艹网站 | 欧美亚洲精品一区二三区8V | 色爱区综合激情五月综合激情 | 在线少女漫画 | 一级片mp4 | 97午夜理论片影院在线播放 | 日本阿v直播在线 | 9LPORM原创自拍达人 | 91福利在线观看 | 亚洲精品国产SUV | 国产亚洲福利精品一区 | 亚洲第一综合天堂另类专 | av老司机色爱区综合 | 国产主播AV福利精品一区 | 欧美日韩中文在线字幕视频 | 久久999视频 | 超碰最新地址 | 日本理论片午午伦夜理片2021 | 99精品视频一区在线视频免费观看 | 国精产品砖一区二区三区糖心 | 国产午夜精品久久久久婷婷 | 45分钟做受片免费观看 | 九九热在线免费观看 | 国产精品久久久久婷婷五月色 | 婷婷五月久久丁香国产综合 | 佐山爱痴汉theav | black大战chinese周晓琳 | 最近中文字幕2019国语4 | 粉嫩自拍 偷拍 亚洲 | 伊人久久青草青青综合 |

電子發燒友

中國電子工程師最喜歡的網站

  • 2931785位工程師會員交流學習
  • 獲取您個性化的科技前沿技術信息
  • 參加活動獲取豐厚的禮品