色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA軟件Efinity入門使用-v7

XL FPGA技術交流 ? 來源:XL FPGA技術交流 ? 作者:XL FPGA技術交流 ? 2024-10-21 18:55 ? 次閱讀
一、 軟件預設置二、新建工程三、添加源文件四、添加管腳約束五、添加GPIO六、PLL設置 七、IPM添加IP八、添加debug九、下載十、仿真 十一、查看軟件版本 一、軟件預設置。5845f686-8c1c-11ef-a79e-92fbcf53809c.png586b9ad0-8c1c-11ef-a79e-92fbcf53809c.png ?
選項 說明
Usereditor 一般軟件自帶的編輯器功能有限,而外部編輯器功能要強大很多。所以建議大家使用外部編輯器。在User editor中輸入編輯器的路徑。
Use user editor as default editor for all files。 如果希望每次點擊文件時是通過外部編輯器打開的,可以勾選Use user editor as default editor for all files。反之,如果希望使用自帶編輯器打開則不用勾選。
Top level project path 指定新建工程目錄。
Enable flow data integrity check
Open last project on startup 如果勾選此選擇,會打開上次關閉的工程
openfile usingdefault system application
Use lastwindow layoutsetting 使用上次軟件關閉時的窗口布局。
Auto-correct Tcl command 在tcl命令窗口中輸入命令時可以自動修改存在的錯誤。
Auto-loadPlace andRoute data 打開軟件是自動加載布局布線的數據。建議關閉。
Migrate interfacedesign withdevicechange 修改器件時,interface desiger中的配置也要修改。
EnableIP upgrades prompt on project load 用新版本打開老的軟件建的工程時,打開該選項會提示IP需要更新,如果不想更新IP可以關閉這個選項。

點擊preference,把Auto-load Place and route data前面的對勾去掉。其目的是為了防止軟件打開工程時加載時間太長。如果需要加載數據可以點擊Load Place and Route Data

588b64b4-8c1c-11ef-a79e-92fbcf53809c.png

二、新建工程

Step1:點擊設置

Step2:在Top level project path中輸入路徑

Step3:點擊File -> Open Project,路徑會指向step2中設置的路徑

注意:易靈思的工程名為.xml,而不是.peri.xml,.peri.xml用于存放interface designer中的參數設置。

58acf980-8c1c-11ef-a79e-92fbcf53809c.png

Stp1:File -->Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器件(家族)及速率等級 58d708ce-8c1c-11ef-a79e-92fbcf53809c.png輸入top module/Entity注意:如果沒有輸入top module名,軟件會自己選擇top module,編輯結果不正確。58ed7c12-8c1c-11ef-a79e-92fbcf53809c.png

把retiming和seq_opt設置為0

5915d680-8c1c-11ef-a79e-92fbcf53809c.png

點擊ok,新建工程完成。

三、添加源文件

方法1:選擇Design右擊,點擊Create方法2:自己建立文件,添加文件到工程:Stp1:選擇Design右擊,點擊Add59356590-8c1c-11ef-a79e-92fbcf53809c.png方法1:選擇Design右擊,點擊Add方法2:Project Editoràadd file Efinity還可以添加整個文件夾的文件,如圖選copy to project

5958dbc4-8c1c-11ef-a79e-92fbcf53809c.png

四、管腳約束

這里我們以一個LED點燈為例,代碼如下:

5981f770-8c1c-11ef-a79e-92fbcf53809c.png

Efinty是通過interface designer工具來設置IO等和外設相關的接口電氣屬性的。Interface designer操作界面的打開通過下面的Open Interface Desinger來實現。

59a55cc4-8c1c-11ef-a79e-92fbcf53809c.png

Core 與interface的關系

Eifinty采用的把邏輯資源和硬核資源分開的架構,代碼部分只針對邏輯資源,也就是我們這里提到的Core,而IO及其他硬核部分的配置在interface Designer工具中。下圖是interface與Core的關系,它們之間通過被稱作Siganl Interface的連線資源實現互聯。

因為習慣問題,使用者在最初一定會存在一些問題,但是習慣之后它也是有不少優勢存在的。比如說,在前期的硬件設計中,只需要在Interface Designer中添加已添加的IO及其他需要的硬件接口,并通過一鍵檢測就可以很清楚的知道與外設的連接是否合理,不需要考慮內部因為沒有完整的程序而可能被優化的風險。另外有些interface的選項在修改之后可以不需要先編譯而直接生成數據流。

59c09ad4-8c1c-11ef-a79e-92fbcf53809c.png

interface與core的關系

59d9f7d6-8c1c-11ef-a79e-92fbcf53809c.png

interface界面

Bank電壓的設置

告訴軟件FPGA目前的bank電壓,硬件電路的bank電壓要和interface中的一致,如果電壓設置不一致可能存在長時間運行致使芯片失效。設置位置在Device Setting -->I/O Banks

5a0cb216-8c1c-11ef-a79e-92fbcf53809c.png

五 添加GPIO

Step1:右鍵選擇GPIO

Step2:根據選擇的是單線還是多線來選擇Create Block還是Create Bus

Step3:編輯IO屬性,IO屬性如下:

選項

選擇

說明

Mode

Input,
output,
inout,
clkout

Input:把FPGA管腳設置為輸入;

Output:把FPGA管腳設置為輸出;

Inout:把FPGA管腳設置為雙向管腳;

Clkout:把FPGA管腳設置為時鐘輸出

Connection Type

Normal,gclk,pll_clkin,VREF

gclk走全局時鐘網線,可以驅動PLL也可以直接驅動內部邏輯

用于普通的GPIO;

PLL_CLKIN表示這個IO是用于驅動PLL的;

用于存儲器的參考管腳

Register Option

None,register

是否添加IO寄存器推薦添加。

I/O Standard

3.3v,1.8v,1.2V,1.5v

設置IO的電平

Double Data I/O Option

None,normal,resync

是否設置IO為雙延采樣

Clock

當打開IO寄存器時需要添加指定寄存器的時鐘

Drive Strength

1,2,3,4

設置輸出IO的驅動能力

Enable Slew Rate

Yes,no

是否命名能slew rate

5a268240-8c1c-11ef-a79e-92fbcf53809c.png右鍵添加GPIO 針對上面的工程我們的參數設置如下:(1)Mode 設置為input(2) I/O Standard根據所在的Bank來選擇電壓Instacne Name: clkConnection Type : pll_clkin5a51665e-8c1c-11ef-a79e-92fbcf53809c.png以arst_n為例 :Mode : inputI/O standard :根據所在bank及bank電壓設置Connection Type: normalRegister Option: none5a792f54-8c1c-11ef-a79e-92fbcf53809c.png 以4位輸出的led為例:(1)Name :o_led(3)位寬從3到0Mode: output5a9573ee-8c1c-11ef-a79e-92fbcf53809c.png對于總線信號想要再次編輯信號屬性時,需要點擊右側的Editbus property,

5ab4917a-8c1c-11ef-a79e-92fbcf53809c.png

如果單獨編輯某個信號屬性是不能編輯的。如下圖所示。

5ad92c6a-8c1c-11ef-a79e-92fbcf53809c.png

IO分配5af84c62-8c1c-11ef-a79e-92fbcf53809c.png點擊Show/Hide GPIO Resource Assigner,在Package Pin或者Resoure位置輸入管腳。

5b19d706-8c1c-11ef-a79e-92fbcf53809c.png

檢測Interface設計是否存在問題。

5b3b8194-8c1c-11ef-a79e-92fbcf53809c.png

保存設置,點擊Check Design,檢查interface是否存在問題。

再點Generate Efinity Constraint Files,我們就可以在Result --> interface下面看到生成一些文件。通過xxx_template.v復制例化接口

5b615626-8c1c-11ef-a79e-92fbcf53809c.png

六、PLL設置PLL是FPGA內部常用的配置項。Ti60F225有4個PLL,如下圖所示,分別為PLL_BL,PLL_TL,PLL_TR和PLL_BR。
Instance Name 用戶定義
PLLResourec
Output ClockInversion on,off 翻轉時鐘輸出
ConnectionType

gclk,

rclk

時鐘類型
Clock Source

External,

Dynamic,Core

External指時鐘通過IO驅動;Dynamic:支持多路時鐘選擇;Core:時鐘通參考通過core供給

Automated clock

Calculation

打開時鐘計算和設置窗口

5b839ed4-8c1c-11ef-a79e-92fbcf53809c.png

針對上面的工程,我們的參數設置如下:右擊PLL ->add BlockInstance Name:根據需要輸入PLL Resource:PL_TR0Clock Source: external,core,dynamicExternal Clock :External Clock

5bb559d8-8c1c-11ef-a79e-92fbcf53809c.png

七、通過IPM添加IP 點擊Open IP Catlog,

5bd11da8-8c1c-11ef-a79e-92fbcf53809c.png

里面有一些常用的IP,但是要注意的是這些都是軟件核的IP,所有硬核的IP都是通過 InterfaceDesigner來添加的。

5bed9ac8-8c1c-11ef-a79e-92fbcf53809c.png

八 添加約束

添加約束的目的是為了告訴FPGA你的設計指標及運行情況。在上面的生成約束之后,在Result àxx.sdc中提供約束參考(請注意該文件不能直接添加到工程中,需要熱復制到別的指定目錄),對于gclk時鐘需要手動添加約束的時鐘周期,對于PLL生成的時鐘已經約束完整。

編譯完成之后可以查看時序報告,也可以通過routing àxx.timing.rpt來查看路徑詳細延時信息如果想查看更可以通過指令來打印或者通過print_critical_path來控制打印的路徑數量 。

5c194c5e-8c1c-11ef-a79e-92fbcf53809c.png

5c3322c8-8c1c-11ef-a79e-92fbcf53809c.png

編譯

點擊dashboard中Toggle Automated Flow來設置是單步還是全程編譯(暗色是單步),下面是綜合,布局,布線,生成數據流,stop的相應按鍵。軟件左下角會的編譯進行提示編譯進程。

5c57cc90-8c1c-11ef-a79e-92fbcf53809c.png

八添加debug

8.1通過向導添加debug

點擊Open Debugger Wizard

(1)設置Buffer Depth

(2)Input Pipeline Stage

(3)Capture control

(4)JTAG USER TAP

(5)修改時鐘域

(6)Probe Type

5c76fd18-8c1c-11ef-a79e-92fbcf53809c.png

5c91fdf2-8c1c-11ef-a79e-92fbcf53809c.png

8.2手動debug

手動debug的方式就是自己一個個添加debug的信號 ,當然這種方式也可以添加 VIO,VIO可以通過JTAG產生一些控制信號。手動添加debug的方式如下。

step1:點擊OpenDebugger打開Efinity Debugger頁面,在Perpectives下面選擇Profile Editor.

5cb19324-8c1c-11ef-a79e-92fbcf53809c.png

Step2:根據需要選擇添加VIO或者LA.

5cd46c6e-8c1c-11ef-a79e-92fbcf53809c.png

Step3: 以添加LA為例,點擊右側的add_probe來添加需要的信號,然后在Name中修改信號名字,Width中指定信號位寬及Probe Trigger or Data中設置信號的觸發屬性。如果要刪除信號就點擊右側的帶“X"的remove Probe.

另外可以指定Data Depth,也就是數據采樣深度,Input Pipeline Stage對可以數據打拍,用于優化時序。

5cf2cb8c-8c1c-11ef-a79e-92fbcf53809c.png

step4 添加VIO。根據需要選擇vio界面的add source和add probe 來添加自己需要的信號。如果要刪除信號則選擇remove source/probe.

5d211dca-8c1c-11ef-a79e-92fbcf53809c.png

step5:點擊Generate,會在工程目錄下就會生成一個debug_top.v,把該文件添加到工程并例化。效果如下。

5d4f1cb6-8c1c-11ef-a79e-92fbcf53809c.png

step6.添加JTAG。打開interface Designer,右擊選擇JTAG User Tap,添加JTAG Block,并指定JTAG resource,如下圖中選擇JTAG user1.然后生成約束例化信號。

5d6bb678-8c1c-11ef-a79e-92fbcf53809c.png

5d9a51e0-8c1c-11ef-a79e-92fbcf53809c.png

注意通過向導添加Debugger和通過手動添加debuger這兩種方式不能共存。另外要注意在interface Designer中添加了User Tap之后,在添加向導時要選擇不同的User Tap號,否則會提示接口有占用。如下圖指示“ERROR: jtage resource = JTAG USER1 has been occupied"。

5dbd6536-8c1c-11ef-a79e-92fbcf53809c.png

8.3 在線調試

該步驟需要在配置FPGA之后再能操作。

觸發條件的設置

捕獲設置:

?觸發位置

?分段數量

?窗口嘗試

5dda8530-8c1c-11ef-a79e-92fbcf53809c.png

8.4 關閉debug如果調試完成,想要關閉debug可以通過Project Editor --> Debugger下面的Debugger Auto Instantiation選項,去掉勾選并點擊OK.

5e07c7de-8c1c-11ef-a79e-92fbcf53809c.png

如果關閉成功會”Debugger was disabled. Please rerun the flow start from placement"的指示框。如果沒有出現則沒關關閉成功,需要重啟Efinity軟件再次關閉一次。

5e239ce8-8c1c-11ef-a79e-92fbcf53809c.png

8.5 Gtkwave界面 有些時間我們會發現Gtkwave界面的信號不全,比如下圖,mode信號沒有添加到右側的波形窗口,這時選擇SST窗口下的top就會把所有信號列出來,選擇相應的信號,點擊insert就可以插入。

5e3fcab2-8c1c-11ef-a79e-92fbcf53809c.png

另外在2024的版本中,打開一次波界面之后可以不用關閉直接點擊Run等按鍵即可以刷新波形。

5e5ceb42-8c1c-11ef-a79e-92fbcf53809c.png

九 配置FPGA配置方式.易靈思的FPGA支持以下幾種配置方式。
主動模式(SPI Active)— AS模式 通過SPI專用插座在線燒寫FLASH,FLASH離線燒寫好了再焊接,FPGA自己主動通過從非易失性的SPI FLASH讀取bit流進行加載,支持X1 X2 X4,x8(不同的FPGA支持的位寬有區別)
被動模式(SPI Passive)— PS模式 上位機或者MCU通過SPI接口向FPGA發送bit流文件,對FPGA進行加載?支持X1 X2 X8 X16 X32
JTAG模式 上位機通過JTAG口將bit流文件發送到FPGA,對FPGA進行加載
SPI Active using JTAG bridge — Bridge模式 通過FPGA的JTAG口燒寫和FPGA連接的SPI FLASH
另外需要注意JTAG配置使用bit文件,Flash配置使用hex文件,配置過程中需要注意讀取正常的ID,燒寫flash可以勾去VerIfy After Programming節省時間5e7306b6-8c1c-11ef-a79e-92fbcf53809c.png5e89533a-8c1c-11ef-a79e-92fbcf53809c.png

十 仿真

易靈思為所有IP提供了仿真模型

以FIFO為例,在工具欄中選擇IP Catalog

Open IP Callog ->Memory ->FIFO->以默認參數生成IP找到IP生成路徑下的Testbench文件夾。把modelsim路徑轉向該文件夾(注意路徑方向“/”)運行do sim.do5eb5fae8-8c1c-11ef-a79e-92fbcf53809c.png

另外 關于interfce Designer接口的仿真模型在路徑C:Efinity2023.1ptsim_modelsVerilog下。

5ed5ea42-8c1c-11ef-a79e-92fbcf53809c.png

十一、查看軟件版本

5f0449a0-8c1c-11ef-a79e-92fbcf53809c.png

在Help ->About。打開軟件詳細版本,由于軟件存在很多補丁,所說說明版本時,要給出完整的版本號。

當軟件版本號不對應時可能不打開軟件,因為低版本不能兼容高版本。

5f284ae4-8c1c-11ef-a79e-92fbcf53809c.png

另外peri.xml里面也是有版本號的,當軟件打開不開的時候可以對比安裝的軟件版本號與工程開發用的版本號是否存在不兼容。

5f445d60-8c1c-11ef-a79e-92fbcf53809c.png

廣告時間

5f5cf654-8c1c-11ef-a79e-92fbcf53809c.png


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21759

    瀏覽量

    604361
收藏 人收藏

    評論

    相關推薦

    S2C發布最新ASIC原型驗證平臺Quad V7

    S2C Inc.今日宣布將最新的原型驗證平臺Quad V7加入其V7 TAI Logic Module系列。Quad V7 是基于Xilinx Virtex-7 2000T可編程3D
    發表于 01-23 11:28 ?2315次閱讀

    國產FPGA應用專題--易靈思Efinity軟件使用心得

    做為FPGA的集成開發環境,不同的廠家其實大同小異。很多國產廠家,如安路,高云,會在軟件上貼近Xilinx和Intel,以節省客戶的軟件使用成本。而國產廠商的易靈思的集成開發環境Efinity
    的頭像 發表于 04-23 15:38 ?2174次閱讀
    國產<b class='flag-5'>FPGA</b>應用專題--易靈思<b class='flag-5'>Efinity</b><b class='flag-5'>軟件</b>使用心得

    XILINX V7系列FPGA的的BPI FLASH程序下載問題咨詢

    各路大神你們好!我想向各位咨詢下:當采用BPI模式配置Xilinx V7系列FPGA時,程序是如何下載到BPI FLASH中去的?我看了V7的配置技術手冊,發現里面只介紹了一種間接編程方式:由
    發表于 08-26 15:34

    有沒有人用jlink v7,有沒有參考資料,淘寶上已經沒賣jlink v7的了

    有沒有人用jlink v7,有沒有參考資料,淘寶上已經沒賣jlink v7
    發表于 05-27 14:53

    卡西歐ex v7用戶使用說明書

    卡西歐ex v7用戶使用說明書
    發表于 01-14 00:01 ?33次下載
    卡西歐ex <b class='flag-5'>v7</b>用戶使用說明書

    ICC AVR V7C編譯軟件

    iccavr v7是一款很不錯的AVR單片機C編譯軟件,很適合初學者學習和使用。
    發表于 07-15 15:32 ?139次下載

    V919 AIR V7版本刷機教程_For_Android

    V919 AIR V7版本刷機教程_For_Android是一個不可多得的東東。希望這文件對朋友有作用,謝謝了。
    發表于 11-13 11:48 ?0次下載

    QuadE V7快速原型驗證產品系列

    加利福尼亞州,圣何塞 - 2014年2月25日 - 業界領先的SoC/ASIC快速原型解決方案提供商S2C Inc.于今日宣布,在其基于FPGA的原型平臺V7 TAI Logic Module系列
    的頭像 發表于 02-11 14:27 ?3611次閱讀

    驍龍845助力美圖V7驚艷亮相

    6月份美圖T9在頤和園的驚艷亮相,俘獲了眾多明星、自拍達人的心。今天,美圖手機的新產品——美圖V7,會讓你再次愛上美圖手機!
    的頭像 發表于 12-23 10:24 ?3282次閱讀

    美圖V7全新配色花園粉蝶正式上架搭載了驍龍845頂級移動芯片

    在此之前,美圖V7僅有赤霞橙光、綠境之夢兩款配色版本(8GB+128GB),售價4799元,少女們喜歡的粉色卻遲遲沒有推出。而紅白相間配色的美圖V7托尼洛蘭博基尼限量版(8GB+256GB)售價高達6799元,此次美圖V7花園粉
    發表于 02-12 16:48 ?1572次閱讀

    美圖V7手機體驗評測 性能最強的美圖手機

    美圖V7怎么樣?美圖手機在2018年底曾推出了旗下V系列的最新產品“美圖V7”,這也是美圖獨立研發的最后一款手機產品。那么,美圖V7究竟怎么樣?美圖
    的頭像 發表于 07-22 14:58 ?9013次閱讀

    美圖V7全面評測 一款沒有任何妥協的產品

    美圖V7評測:早在去年11月份,就和小米“聯姻”。作為最后一款美圖自研的產品,能帶給我們哪些驚喜呢?美圖V7在自拍美顏方面的優化怎么樣?
    的頭像 發表于 07-11 11:54 ?4344次閱讀

    lvgl 庫 V7版本相關應用

    在使用 lvgl 庫的時候,筆者使用的 V7 版本的庫,使用過程中發現網上關于 V7 版本的資料非常少,官網有文檔介紹其如何使用,但有些方面...
    發表于 01-26 17:06 ?0次下載
    lvgl 庫 <b class='flag-5'>V7</b>版本相關應用

    ANO匿名上位機V7協議&STM32

    ANO匿名上位機V7協議&STM32 說明:以下程序為自己編寫,若有誤歡迎各位指出。 基于ANO匿名V7上位機的通信協議編寫的代碼文章目錄ANO匿名上位機V7協議&STM32 前言 一、Ano
    發表于 05-09 11:08 ?15次下載
    ANO匿名上位機<b class='flag-5'>V7</b>協議&STM32

    Efinity軟件安裝-v5

    的Microsoft Visual C++。 原文標題:Efinity軟件安裝-v
    的頭像 發表于 11-01 11:06 ?301次閱讀
    主站蜘蛛池模板: 伦理片在线线手机版韩国免费观看| 欧美ⅹxxxx18性欧美| 国产美女影院| 果冻传媒剧情在线观看| 狠狠狠色丁香婷婷综合久久| 久久久96| 欧美成a人片免费看久久| 色色色999| 亚洲精品午夜VA久久成人| 在线观看中文| wwwxxc| 国产精品JK白丝AV网站| 交换邻居波多野结衣中文字幕 | 亚洲日本天堂在线| 嘴巴舔着她的私处插| jiizzyou欧美喷液| 国产精品无码麻豆放荡AV| 久久99热狠狠色一区二区| 欧美人与动牲交XXXXBBBB免费| 特黄特黄aaaa级毛片免费看| 亚洲无遮挡| bbw美女与zooxx| 国产麻豆精品久久一二三| 久热久热精品在线观看| 日韩a在线看免费观看视频| 亚洲精品www久久久久久久软件| 91嫩草视频在线观看| 国产精品国产三级国AV在线观看 | 豆奶视频在线高清观看| 娇女的呻吟亲女禁忌h16| 欧美牲交视频免费观看K8经典| 无人区乱码区1卡2卡三卡在线| 在线观看免费av网站| 成人无码国产AV免费看直播| 交换娇妻呻吟声不停中文字幕 | 国产精品日本不卡一区二区| 久久亚洲成a人片| 撕开美女的衣服2| 2012中文字幕手机在线| 国产喷水1区2区3区咪咪爱AV| 蜜臀AV浪潮99国产麻豆|