色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

分層 DFT 流程及步驟介紹

電子工程師 ? 來源:網絡整理 ? 作者:Ron Press,明導 ? 2018-01-31 07:06 ? 次閱讀

傳統的全芯片 ATPG 正日漸衰退,對于許多現有的和未來的集成芯片器件來說,一項主要挑戰就是如何為龐大數量的設計創建測試圖案。對于有百萬門甚至數億門的設計,傳統上等到設計完成再創建測試圖案的方法是不切實際的,產生所有這些圖案需要龐大的計算能力和相當多的時間。分層可測試性設計通過在區塊或內核上完成了 DFT 插入和圖案生成解決了這個問題。這大大減少了圖案生成時間和所需的計算資源。它還能讓你在設計過程中提前完成大部分 DFT 和圖案生成,從而大幅提高可預測性并降低風險。本文將介紹分層 DFT 流程的:插入掃描包裝器 (Wrapper)、為內核生成灰盒圖像,將內核級圖案重定向到集成芯片頂層的簡單映射步驟。

二、為什么即插即用是合理的?

即插即用這種方法帶來的一個重要好處就是,在設計過程中你可以在內核層面提前完成所有工作。這降低了許多類型的風險,因為任何問題都可以提前解決,讓最終芯片測試架構和結果變得更可預見。在內核層面做更多的測試工作還能讓各單獨的開發團隊獨立工作,然后向做芯片集成工作的同事交付標準的 DFT 操作和測試圖案等數據。此外,一旦設計和圖案數據完成,同樣的數據可以被重新用于任何使用該內核的芯片設計。即插即用方法同樣非常靈活。如果設計出現問題,需要進行工程更改(ECO),那么只需要對進行ECO的內核重新生成測試圖案。

三、使用包裝器鏈打造獨立內核

分層和內核的即插即用方法的基本要求之一是,確保每個內核可以獨立進行測試。DFT 工具可以從內核IO開始,并橫穿內核邏輯直到找到第一個寄存器,然后將其包括在包裝器鏈中。這些單元由于同時執行功能性任務和測試任務,因而被稱為共享包裝器單元。許多設計包含寄存器IO,這樣進出內核的信號的時序能得到很好地確定。這使包裝器插入變得非常簡單。

包裝器鏈同時還支持頂層IC建模和規則檢查。一旦包裝器鏈被插入,DFT 工具程序可以分析任何內核,并找出IO和包裝器鏈之間存在什么樣的邏輯。利用該邏輯,內核的部分圖像被寫出,我們稱之為灰盒(圖1)。灰盒被用來驗證內核在頂層的連接是否正確(設計規則檢查),同時也被用來創建各種內核之間的簡單互連測試。

圖1:當掃描鏈插入內核,包裝器鏈的結構允許將內核隔離為一個完整的包裝器內核,如左圖所示。右圖顯示了一個灰盒模型,其中頂層測試只需要內核IO和包裝器鏈之間的邏輯。

圖1:當掃描鏈插入內核,包裝器鏈的結構允許將內核隔離為一個完整的包裝器內核,如左圖所示。右圖顯示了一個灰盒模型,其中頂層測試只需要內核IO和包裝器鏈之間的邏輯。

四、內核層面的模式生成

分層DFT的優點是,內核DFT和 ATPG 的進行能夠完全獨立于其他內核(圖2)。即便 IO 值未知,包裝器鏈也能使 ATPG 實現高覆蓋率。ATPG 工具只需要得到測試圖形將重定向的指示,這樣未知值就可以通過IO賦值,同時恰當的數據被存出來,這些恰當的數據包括需要在IC頂層驗證的任何時鐘或被約束引腳。

圖2:利用分層測試方法,所有區塊的 ATPG 工作可以在各內核上獨立完成。

五、將內核測試圖案重定向并整合到頂層

分層 DFT 方法可以便捷地實現頂層IC的測試圖案整合。第一步是執行一些基本的DFT設計規則檢查(DRC)。完成這一步只需要有頂層網表和所有內核的灰盒模型(圖3)。分層DFT方法常常使用IC 層測試訪問機制(TAM),將芯片的IO定向到需要測試的特殊區塊或區塊組。它既可以簡單到只需要幾個多路復用器,也可以復雜得多。復用的內核通常有并聯廣播到所有內核的輸入信道,這樣從一套輸入信道就得到同樣的測試。我們比較建議將TAM建立在 IJTAG 的基礎上,因為IJTAG是一個非常廣泛而靈活的標準,也最適用于即插即用。

圖3:模式重定向需要獨立生成的內核測試圖案,并對其進行重新定向,使之可以從IC層執行。這張圖顯示了被重定向并整合的三個內核測試圖案,使其并行執行。對于一個典型的 IC來講,會有一些區塊的測試圖案被整合,而另一部分區塊需要被放到另一階段進行測試。

圖3:模式重定向需要獨立生成的內核測試圖案,并對其進行重新定向,使之可以從IC層執行。這張圖顯示了被重定向并整合的三個內核測試圖案,使其并行執行。對于一個典型的 IC來講,會有一些區塊的測試圖案被整合,而另一部分區塊需要被放到另一階段進行測試。

分層方法的最后一步是生成測試各內核之間互連的IC層測試圖案。灰盒模型在這里被應用。它是設計后期的 ATPG 步驟,因為所有內核設計和 TAM 首先必須在此之前完成。

六、下一步是什么?

分層 DFT的掃描和包裝器插入、灰盒生成和測試圖案重定向等基本特性為許多設計提供了一個顯著優勢。但是選擇哪些模塊并行測試,哪些串行測試,使測試效率得到優化還需要很多做很多工作。有效的頂層規劃要求一些內核測試圖案信息必須是有效的。與幫助確定最佳壓縮配置的壓縮分析的功能類似,頂層TAM規劃在內核設計可用時更為高效。針對這個問題正在開發的方法之一是將IC信道帶寬動態分配給各個內核。這樣的話,在設計TAM前就不需要知道內核測試圖案的性質。此外,動態分配掃描信道將減少整個測試圖案集的大小。

七、報告總結

分層DFT方法正在被許多設計所采用,它顯著加快了 ATPG 的速度,降低了工作站的規模。這對于數億門或以上的超大規模設計來說至關重要。分層DFT 的另一大優點是它很大程度上改進了工序,帶來了即插即用的便利。因此,只要內核設計完成,那么更多的DFT和 ATPG 工作可以在設計周期的更早階段進行,這些都有利于降低風險、提高可預見性、以及后期的 ECO。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • IC設計
    +關注

    關注

    38

    文章

    1295

    瀏覽量

    103918
  • DFT
    DFT
    +關注

    關注

    2

    文章

    231

    瀏覽量

    22713
收藏 人收藏

    評論

    相關推薦

    什么是DFT,DFT是什么意思

    DFT:數字電路(fpga/asic)設計入門之可測試設計與可測性分析,離散傅里葉變換,(DFT)Direct Fouriet Transformer 可測試性技術(Design For Testability-
    發表于 06-07 11:00 ?3.1w次閱讀

    DFT的快速算法-FFT

    DFT在數字信號處理中有很重要的作用,如頻譜分析、FIR DF的實現、線性卷積等。一個重要的原因是DFT有高效算法。 為了了解高效算法的重要以及實現高效算法的思路,先介紹DFT的運算特
    發表于 09-07 23:59 ?58次下載

    DFT_DFT設計概述

    本內容介紹DFT可測試性設計的相關知識,并列舉了3中常見的可測性技術供大家學習
    發表于 05-30 16:42 ?7403次閱讀

    明導:轉向使用即插即用的分層DFT

    上海2013年10月24日電 /美通社/ -- 電子設計自動化技術的領導廠商 Mentor Graphics近日發布一份題為《轉向使用即插即用的分層 DFT 的好處》的研究報告。 一、背景 傳統的全
    發表于 12-04 11:21 ?0次下載
    明導:轉向使用即插即用的<b class='flag-5'>分層</b><b class='flag-5'>DFT</b>

    利用PADS可測試性設計優化PCB測試點和DFT審核

    PADS 可測試性設計 (DFT) 審核可以縮短上市時間。了解如何盡早在設計流程中利用 PCB 測試點和 DFT 審核優化設計。
    的頭像 發表于 05-14 06:26 ?3612次閱讀
    利用PADS可測試性設計優化PCB測試點和<b class='flag-5'>DFT</b>審核

    采購業務處理流程步驟教程下載

    采購業務處理流程步驟教程下載
    發表于 09-09 10:21 ?4次下載

    芯片制造工藝流程步驟

    芯片制造工藝流程步驟:芯片一般是指集成電路的載體,芯片制造工藝流程步驟相對來說較為復雜,芯片設計門檻高。芯片相比于傳統封裝占用較大的體積,下面小編為大家
    的頭像 發表于 12-15 10:37 ?4.4w次閱讀

    HAB boot的啟動流程與實現步驟

    在《深扒HAB boot 啟動安全性》中,小編介紹了HAB boot的啟動流程(如圖1所示),其中的1、2、3驗證步驟本質上就是驗簽過程。
    的頭像 發表于 08-12 09:39 ?1543次閱讀

    一個典型設計的DFT組件

    在本篇白皮書中,我們介紹了一個典型設計的 DFT 組件,并提出了多種可大幅改善 DFT 項目進度的智能 DFT 方法。我們展示了如何將結構化 DFT
    的頭像 發表于 11-30 10:15 ?929次閱讀

    DFT數字設計流程介紹

    相信很多ICer們在Light芯片的過程中無論前后端都聽過DFT設計測試,DFT全稱Design for Test(即可靠性設計),眾所周知,測試的目的是為了保證芯片成品的質量以及功能邏輯的可靠性的必須 措施。
    的頭像 發表于 03-06 14:45 ?3611次閱讀

    fft和dft的區別聯系

    葉級數的基本原理。雖然FFT算法通過高效的技術大大提高了計算速度,但它們與DFT之間仍然存在一些重要的區別。本文將詳細介紹FFT和DFT之間的聯系和區別。 DFT和FFT的定義
    的頭像 發表于 09-07 16:43 ?6974次閱讀

    DFT的簡單介紹(上)

    DFT全稱為Design for Test,可測性設計。就是說我們設計好一個芯片后,在仿真時可能99%的用例都通過了,怎么保證流片出來的實際芯片也能正常工作呢?
    的頭像 發表于 12-06 15:02 ?1539次閱讀

    pcb設計一般流程步驟

    pcb設計一般流程步驟
    的頭像 發表于 12-13 17:30 ?4028次閱讀

    DFT在信號處理中的應用 DFT與FFT的區別

    DFT在信號處理中的應用 離散傅里葉變換(Discrete Fourier Transform,DFT)是信號處理中一個非常重要的工具。它允許我們將信號從時域轉換到頻域,從而分析信號的頻率成分。以下
    的頭像 發表于 12-20 09:13 ?221次閱讀

    如何使用DFT進行頻譜分析

    使用離散傅里葉變換(DFT)進行頻譜分析是一個將信號從時域轉換到頻域,并分析信號在頻域上的特性的過程。以下是使用DFT進行頻譜分析的基本步驟: 一、理解DFT的基本概念 定義 :離散傅
    的頭像 發表于 12-20 09:16 ?172次閱讀
    主站蜘蛛池模板: 迈开腿让我看下你的小草莓声音| 性欧美video| 97人人添人人澡人人澡人人澡| 國產日韓亞洲精品AV| 少妇高潮久久久久7777| 99久久免费精品国产免费| 久久久久久久久性潮| 亚洲欧美中文在线一区| 国产女合集第六部| 我们日本在线观看免费动漫下载| 成人国内精品久久久久影| 欧美多毛的大隂道| 91女神娇喘| 久久久久久九九| 中文视频在线| 天天色天天干天天| 欧美亚洲另类图片| 亚洲伊人久久综合影院2021| 国产在线一区二区AV视频| 性欧美videos俄罗斯| 国产精品亚洲第一区二区三区| 久久香蕉国产线看观看| 一本大道无码AV天堂欧美| 久久大胆视频| 午夜精品国产自在现线拍| 国产白丝JK被疯狂输出视频| 色戒无删减流畅完整版| 国产69精品麻豆久久久久| 女人18毛片| a视频免费在线观看| 欧美视频毛片在线播放| 亚洲视频无码高清在线| 精品无码国产污污污免费网站2 | 2022年国产精品久久久久| 鲁一鲁亚洲无线码| 97视频免费上传播放| 女侠含泪巨臀迎合79| 爱爱好爽好大好紧视频| 日日夜夜噜噜| 国产精品嫩草免费视频| 亚洲福利网站|