XQR5VFX130-1CN1752V概述:
高性能空間級Virtex?-5QV FPGA將無與倫比的密度、性能和抗輻射能力與可重新配置的靈活性結合在一起,而無需承擔 ASIC 的高風險。
豐富的系列級塊:可滿足各種高級邏輯設計和許多專用系統級塊的需求。包括功能強大的36 Kb塊RAM和FIFO(先進先出隊列)、第二代25x18DSP片、以及內置數字控制阻抗的SelectIO?技術。
高級時鐘管理:集成數字時鐘管理器 (DCM)、鎖相環 (PLL) 時鐘發生器和高級配置選項。
連接選項:兼容 PCI Express? 的集成端點塊和三模以太網媒體訪問控制器 (MAC)。這些功能使高級邏輯設計人員能夠在其基于FPGA的系統中構建高級別的連接性和性能。
關于XQR5VFX130-1CN1752V特性:
封裝:BGA
嵌入式內存:10728 kbit
分布式RAM:1580 kbit
蕞大工作頻率:450 MHz
蕞小工作溫度:-55°C
蕞大工作溫度:+125°C
數據速率:4.25 Gb/s
工作電源電壓:1V
自適應邏輯模塊 - ALM:20480 ALM
輸入/輸出端數量:836 I/O
邏輯元件數量?:131072 LE(邏輯單元)?
邏輯數組塊數量——LAB:10240 LAB
收發器數量:18 Transceiver
安裝風格:SMD/SMT(表面貼裝技術)
關于現場可編程邏輯器件概述:
現場可編程邏輯器件(Field - Programmable Logic Device, FPLD)是一種可以由用戶在現場對其進行編程,以實現特定邏輯功能的數字集成電路。
一、主要類型
簡單可編程邏輯器件(SPLD)
包括可編程只讀存儲器(PROM)、可編程邏輯陣列(PLA)、可編程陣列邏輯(PAL)等。
例如,PROM 主要用于存儲固定的數據或程序,它的基本原理是通過在芯片制造過程中設置熔絲來存儲二進制信息。當熔絲熔斷或未熔斷時,代表不同的二進制值,從而實現數據存儲功能。PAL 在結構上比 PROM 更靈活,它的與陣列是可編程的,而或陣列是固定的,這種結構使得它在實現組合邏輯電路時更加方便。
復雜可編程邏輯器件(CPLD)
CPLD 是在 SPLD 的基礎上發展起來的,它的內部結構比較復雜,通常包含多個邏輯陣列塊(LAB),每個 LAB 又包含多個宏單元。
例如,Altera 公司的 MAX 系列 CPLD,它的 LAB 之間通過可編程互聯陣列(PIA)相互連接。這種結構使得 CPLD 可以實現更復雜的邏輯功能,如計數器、狀態機等。而且 CPLD 的編程方式相對靈活,可以通過下載電纜在系統編程(ISP),方便用戶對設計進行修改。
現場可編程門陣列(FPGA)
FPGA 是目前應用非常廣泛的一種可編程邏輯器件,它主要由可編程邏輯單元(CLB)、輸入 / 輸出單元(IOB)和可編程互連資源(IR)組成。
例如,Xilinx 公司的 Virtex 系列 FPGA,其 CLB 包含了查找表(LUT)和寄存器等基本邏輯單元。LUT 本質上是一個可以實現任意組合邏輯函數的存儲器,通過對其內容的編程,可以實現不同的邏輯功能。FPGA 的靈活性更高,能夠實現非常復雜的數字系統,如高速數據采集系統、圖像處理系統等。
審核編輯 黃宇
-
FPGA
+關注
關注
1630文章
21796瀏覽量
605259 -
芯片
+關注
關注
456文章
51155瀏覽量
426349
發布評論請先 登錄
相關推薦
評論