在快節奏的現代社會,時間變得越來越寶貴。對于時鐘的電子設計,高精度且低功耗逐漸成為主流。筆者就有一個汽車顯示屏的時鐘顯示項目,要求時鐘一天的誤差控制在1s以內。要想達到此要求,則必須滿足晶振的頻率偏差PPM《1/60/60/24*1000*1000=11.574ppm。世強團隊明確了如此的高要求后,推薦我們采用EPSON的車載實時時鐘RA8900CE,并全程為提供技術支持服務,給我們的研發縮減了不少時間。
RA8900CE符合AEC-Q200認證標準,是一顆集成32.768KHz晶體單元的高精度DTCXO,全溫度范圍頻率偏差為5ppm,工作電流十分低,僅為0.7uA/3V(Typ.)。而且,RA8900CE支持高達400KHz的IIC通信,接口電壓支持2.5V~5.5V。最主要RA8900CE的封裝僅為2.5mm*3.2mm,小封裝有利于PCB走線,方便我們把RA8900CE放置在MCU附近,大大降低了PCB布線難度。因此,其既滿足晶振要求又降低了PCB布線難度,可謂是一舉兩得。下面我圍繞項目研發設計過程中的關于RA8900CE使用情況及問題解決做了詳細介紹。
問題總攬
增加RA8900CE芯片后,我們發現樣品初次上電后,DAB芯片無法和MCU正常通信。樣品的電路框圖如下圖所示:
圖1:汽車顯示屏的時鐘顯示電路框圖
問題分析及解決
樣品初次上電,DAB芯片無法和MCU正常通信。這是個富有挑戰的問題,為了探究原因,我們采用排除法的思考方式,分析如下:
圖2:問題分析
首先,要鎖定導致問題的模塊。我們先確認DAB上電時序,如圖3所示,DAB芯片對上電時序有要求,即接口電源DVDDIO一定要在主電源VBAT之后上電。可是,我們測試后發現DVDDIO提前于VBAT上電,進而導致DAB通信異常。導致DAB通信異常的原因找到了,但是,究竟為何上電時序會不滿足?
我們設計的DAB電源如圖3所示,通過MCU控制5VSW和3.3VSW,保證5VSW提前與3.3VSW上電,理論設計完全滿足DAB上電時序要求。但是,為何實際情況和理論設計的情況相差甚遠?
圖3:DAB上電時序
通過測量電源時序,最終我們發現是由于追加的RA8900CE芯片,在初始上電階段導致電源串電,3.3VSW電源跟隨3.3VMEM提前上電,導致不符合DAB上電時序要求。RA8900CE的內部電路如圖4所示,為了防止3.3VSW沒電時,發生串電現象,我們設置RA8900的寄存器地址為:VDETOFF,SWOFF=(1.1),這樣設置是保證RA8900CE內部VDD和VBAT之間的開關永遠保持關斷狀態。但是機器第一次上電的時候,RA8900CE的寄存器為默認值,而我們的軟件只有在MCU起來后才可以設置RA8900CE的寄存器地址為:VDETOFF,SWOFF=(1.1)。這樣,就會導致有一段時間VBAT和VDD直連,導致3.3VSW電源跟隨3.3VMEM提前上電,進而導致DAB和MCU通信異常。
圖4:RA8900CE的內部電路
知道了問題的根本原因,找到解決方案就變得很容易。由于RA8900CE工作時VDD電源消耗的最大電流是1.45uA,電流消耗非常小,因此我們決定采用VDD和VBAT共用一個電源的方案,即都使用3.3VMEM電源。如此一來就根本的解決了串電問題,進而保證了DAB的上電時序,解決了DAB和MCU無法通信的問題。
問題總結
簡而言之,忽略了RA8900CE的寄存器設置條件,導致初始上電時DAB上電時序異常,最終導致DAB無法通信。雖然我們解決了此問題,但是如果從設計源頭開始就注意RA8900CE寄存器的設置條件,則會從根本上杜絕此類問題的發生。電子設計容不得一點馬虎,常常差之毫厘謬以千里,希望我的經歷能給使用RA8900CE芯片的小伙伴們提供幫助,防微杜漸,不要讓類似的問題再次發生。
世強作為全球最大的晶體時鐘產品提供商EPSON官方指定代理商,全線代理EPSON旗下的晶體、晶振、實時時鐘等芯片,在汽車車身、底盤、動力系統、車載、ADAS、安全系統,以及新能源汽車上都能提供成熟的解決方案、Demo支持和技術服務等。
作者:Ivan wu
-
顯示屏
+關注
關注
28文章
4483瀏覽量
74239 -
時鐘芯片
+關注
關注
2文章
249瀏覽量
39878 -
世強
+關注
關注
3文章
211瀏覽量
32553
發布評論請先 登錄
相關推薦
評論