色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe總線(xiàn)基本概念,高速串行總線(xiàn)取代傳統(tǒng)并行總線(xiàn)是一個(gè)大的趨勢(shì)

SwM2_ChinaAET ? 來(lái)源:未知 ? 作者:李倩 ? 2018-04-19 09:20 ? 次閱讀

PCIe總線(xiàn) - - -

PCIe總線(xiàn)的提出可以算是代表著傳統(tǒng)并行總線(xiàn)向高速串行總線(xiàn)發(fā)展的時(shí)代的到來(lái)。實(shí)際上,不僅是PCI總線(xiàn)到PCIe總線(xiàn),高速串行總線(xiàn)取代傳統(tǒng)并行總線(xiàn)是一個(gè)大的趨勢(shì)。如ATA到SATA,SCSIUSB等……

不過(guò),為了兼容之前的PCI總線(xiàn)設(shè)備,雖然PCIe是一種串行總線(xiàn),無(wú)法再物理層上兼容PCI總線(xiàn),但是在軟件層上面卻是兼容PCI總線(xiàn)的。

和很多的串行總線(xiàn)一樣,PCIe采用了全雙工的傳輸設(shè)計(jì),即允許在同一時(shí)刻,同時(shí)進(jìn)行發(fā)送和接收數(shù)據(jù)。如下圖所示,設(shè)備A和設(shè)備B之間通過(guò)雙向的Link相連接,每個(gè)Link支持1到32個(gè)通道(Lane)。由于是串行總線(xiàn),因此所有的數(shù)據(jù)(包括配置信息等)都是以數(shù)據(jù)包為單位進(jìn)行發(fā)送的。

與絕大部分的高速連接一樣,PCIe采用了差分對(duì)進(jìn)行收發(fā),以提高總線(xiàn)的性能。一個(gè)PCIe Lane的例子如下圖所示:

除了差分總線(xiàn),PCIe還引入了嵌入式時(shí)鐘的技術(shù)(Embedded Clock),即發(fā)送端不再向接收端發(fā)送時(shí)鐘,但是接收端可以通過(guò)8b/10b的編碼從數(shù)據(jù)Lane中恢復(fù)出時(shí)鐘。一個(gè)簡(jiǎn)單的時(shí)鐘恢復(fù)電路模型如下圖所示:

注:PCie Gen3以及之后的版本采用了128b/130b的編碼方式。

PCIe相對(duì)于PCI總線(xiàn)的另一個(gè)大的優(yōu)勢(shì)是其的Scalable Performance,即可以根據(jù)應(yīng)用的需要來(lái)調(diào)整PCIe設(shè)備的帶寬。如需要很高的帶寬,則采用多個(gè)Lane(比如顯卡);如果并不需要特別高的帶寬,則只需要一個(gè)Lane就可以了(比如說(shuō)網(wǎng)卡等)。

和PCI-X總線(xiàn)一樣,由于非常高的傳輸速度,PCIe是一種點(diǎn)對(duì)點(diǎn)連接的總線(xiàn),而不像PCI那樣的共享總線(xiàn)。但是PCIe總線(xiàn)系統(tǒng)可以通過(guò)Switch連接多個(gè)PCIe設(shè)備,也可以通過(guò)PCIe橋連接傳統(tǒng)的PCI和PCI-X設(shè)備。一個(gè)簡(jiǎn)單的PCIe總線(xiàn)系統(tǒng)的拓?fù)浣Y(jié)構(gòu)圖如下所示:

注:這里的Switch實(shí)際上包含了多個(gè)類(lèi)似于PCI總線(xiàn)中橋的概念。

圖中的Root Complex經(jīng)常被稱(chēng)為RC或者Root。在PCIe的Spec中,并沒(méi)有特別詳細(xì)的關(guān)于Root Complex的定義,從實(shí)際的角度來(lái)講,可以把Root Complex理解為CPU與PCIe總線(xiàn)系統(tǒng)通信的媒介。Endpoint處于PCIe總線(xiàn)系統(tǒng)拓?fù)浣Y(jié)構(gòu)中的最末端,一般作為總線(xiàn)操作的發(fā)起者(initiator,類(lèi)似于PCI總線(xiàn)中的主機(jī))或者終結(jié)者(Completers,類(lèi)似于PCI總線(xiàn)中的從機(jī))。顯然,Endpoint只能接受來(lái)自上級(jí)拓?fù)涞臄?shù)據(jù)包或者想上級(jí)拓?fù)浒l(fā)送數(shù)據(jù)包。

所謂Lagacy PCIe Endpoint是指那些原本準(zhǔn)備設(shè)計(jì)為PCI-X總線(xiàn)接口的設(shè)備,但是卻被改為PCIe接口的設(shè)備。而Native PCIe Endpoint則是標(biāo)準(zhǔn)的PCIe設(shè)備。其中,Lagacy PCIe Endpoint可以使用一些在Native PCIe Endpoint禁止使用的操作,如IO Space和Locked Request等。Native PCIe Endpoint則全部通過(guò)Memory Map來(lái)進(jìn)行操作,因此,Native PCIe Endpoint也被稱(chēng)為Memory Mapped Devices(MMIO Devices)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串行
    +關(guān)注

    關(guān)注

    0

    文章

    237

    瀏覽量

    33863
  • 總線(xiàn)
    +關(guān)注

    關(guān)注

    10

    文章

    2887

    瀏覽量

    88115
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1239

    瀏覽量

    82688

原文標(biāo)題:【博文連載】PCIe掃盲——PCIe總線(xiàn)基本概念

文章出處:【微信號(hào):ChinaAET,微信公眾號(hào):電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB并行總線(xiàn)串行總線(xiàn)

    作為名PCB設(shè)計(jì)工程師,具備高速方面的知識(shí)是非常有必要的,甚至說(shuō)是必須的。就信號(hào)來(lái)說(shuō),高速信號(hào)通常見(jiàn)于各種并行
    的頭像 發(fā)表于 12-29 14:23 ?1858次閱讀
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>并行</b><b class='flag-5'>總線(xiàn)</b>和<b class='flag-5'>串行</b><b class='flag-5'>總線(xiàn)</b>

    Pcie串行總線(xiàn)介紹#高速接口

    PCI串行PCIe串行總線(xiàn)行業(yè)芯事總線(xiàn)/接口技術(shù)
    我是Coder
    發(fā)布于 :2021年08月11日 18:02:13

    串行總線(xiàn)會(huì)替代并行總線(xiàn)嗎?#高速接口

    串行并行串行總線(xiàn)行業(yè)芯事總線(xiàn)/接口技術(shù)
    我是Coder
    發(fā)布于 :2021年08月11日 18:03:49

    PCIE總線(xiàn)

    業(yè)界主導(dǎo)公司開(kāi)始起草新技術(shù)的規(guī)范,對(duì)其正式命名為PCI Express。它采用了目前業(yè)內(nèi)流行的點(diǎn)對(duì)點(diǎn)串行連接,比起PCI以及更早期的計(jì)算機(jī)總線(xiàn)的共享并行架構(gòu),每個(gè)設(shè)備都有自己的專(zhuān)用連接,不需要向整個(gè)
    發(fā)表于 03-02 08:27

    高速串行總線(xiàn)并行總線(xiàn)的差別是什么?

    高速串行總線(xiàn)并行總線(xiàn)的差別是什么?高速測(cè)試方面的挑戰(zhàn)是什么?遠(yuǎn)端環(huán)回的優(yōu)點(diǎn)是什么?
    發(fā)表于 05-12 06:31

    pcie總線(xiàn)基礎(chǔ)知識(shí) 精選資料推薦

    PCIe總線(xiàn)概述隨著現(xiàn)代處理器技術(shù)的發(fā)展,在互連領(lǐng)域中,使用高速差分總線(xiàn)替代并行總線(xiàn)是大勢(shì)所趨。
    發(fā)表于 07-29 07:07

    CAN總線(xiàn)的發(fā)送基本概念

    CAN總線(xiàn)的發(fā)送基本概念報(bào)文的作用報(bào)文的格式CAN.C代碼//CAN發(fā)送組數(shù)據(jù)(固定格式:ID為0X12,標(biāo)準(zhǔn)幀,數(shù)據(jù)幀)//msg:數(shù)據(jù)指針,最大為8個(gè)字節(jié),len:數(shù)據(jù)長(zhǎng)度(最大
    發(fā)表于 08-19 08:17

    總線(xiàn)基本概念及其分類(lèi)簡(jiǎn)析

    總線(xiàn)性能指標(biāo)3.3 總線(xiàn)標(biāo)準(zhǔn)4 總線(xiàn)結(jié)構(gòu)4.1 單總線(xiàn)結(jié)構(gòu)4.2 多總線(xiàn)結(jié)構(gòu)4.3 總線(xiàn)結(jié)構(gòu)舉
    發(fā)表于 02-16 06:54

    基于PCIE/104總線(xiàn)高速數(shù)據(jù)接口設(shè)計(jì)

    PC/104作為種嵌入式總線(xiàn)標(biāo)準(zhǔn)已經(jīng)被很多控制系統(tǒng)所采用,而PCIE/104接口的提出將未來(lái)最為流行的串行差分總線(xiàn)結(jié)構(gòu),引入到了這種嵌入式
    發(fā)表于 08-17 11:04 ?4585次閱讀
    基于<b class='flag-5'>PCIE</b>/104<b class='flag-5'>總線(xiàn)</b>的<b class='flag-5'>高速</b>數(shù)據(jù)接口設(shè)計(jì)

    PCB設(shè)計(jì)必備知識(shí):并行總線(xiàn)VS串行總線(xiàn)

    作為名PCB設(shè)計(jì)工程師,具備高速方面的知識(shí)是非常有必要的,甚至說(shuō)是必須的。就信號(hào)來(lái)說(shuō),高速信號(hào)通常見(jiàn)于各種并行
    發(fā)表于 07-29 17:43 ?2745次閱讀

    并行總線(xiàn)高速串行總線(xiàn)的布線(xiàn)要求

    作為名PCB設(shè)計(jì)工程師,具備高速方面的知識(shí)是非常有必要的,甚至說(shuō)是必須的。就信號(hào)來(lái)說(shuō),高速信號(hào)通常見(jiàn)于各種并行
    的頭像 發(fā)表于 10-21 14:14 ?4992次閱讀
    <b class='flag-5'>并行</b><b class='flag-5'>總線(xiàn)</b>和<b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>總線(xiàn)</b>的布線(xiàn)要求

    什么是串行總線(xiàn)并行總線(xiàn)

    早些年的老式設(shè)備都采用并行傳輸,而現(xiàn)在的設(shè)備都采用串行傳輸。為什么并行傳輸會(huì)被串行傳輸所取代呢?
    的頭像 發(fā)表于 06-11 15:19 ?1.9w次閱讀

    串行總線(xiàn)的優(yōu)缺點(diǎn)優(yōu)點(diǎn)

    串行總線(xiàn)技術(shù)()-串行總線(xiàn)結(jié)構(gòu)(以PCIe為例)串行
    的頭像 發(fā)表于 10-15 10:10 ?8475次閱讀

    并行總線(xiàn)串行總線(xiàn)的區(qū)別

    并行總線(xiàn)串行總線(xiàn)的區(qū)別? 并行總線(xiàn)串行
    的頭像 發(fā)表于 12-07 16:45 ?3794次閱讀

    高速并行總線(xiàn)的工作原理是什么 高速并行總線(xiàn)有哪些

    高速并行總線(xiàn)的工作原理及其具體類(lèi)型是個(gè)涉及硬件技術(shù)和數(shù)據(jù)傳輸?shù)膹?fù)雜話(huà)題。以下是對(duì)高速
    的頭像 發(fā)表于 10-06 15:17 ?361次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>并行</b><b class='flag-5'>總線(xiàn)</b>的工作原理是什么 <b class='flag-5'>高速</b><b class='flag-5'>并行</b><b class='flag-5'>總線(xiàn)</b>有哪些
    主站蜘蛛池模板: 国产成人一区二区三区在线观看| 宅男午夜大片又黄又爽大片| 无人区国产片| 国产VA精品午夜福利视频| 午夜dj影院视频观看| 九九99热久久999精品| 双性诱受灌满哭求饶BL| 国产欧美一区二区三区久久| 亚洲欧洲日产国产 最新| 免费鲁丝片一级在线观看| 中国老太性色xxxxxhd| 奶头被客人吸得又红又肿| 父亲在线日本综艺免费观看全集| 亚洲高清无码在线 视频| 快播在线电影网站| 俄罗斯videosbest8| 伊人久久大香线蕉综合电影网 | 久99久热只有精品国产99| 97午夜理论片影院在线播放| 毛片在线不卡| 国产高清视频免费在线观看| 在线观看视频亚洲| 视频成人永久免费视频| 久久热r在线视频精品| 大中国免费视频大全在线观看| 一本道高清无码v| 久久电影精品| 稚嫩挤奶h调教h| 色小妹影院| 麻豆E奶女教师国产精品| 国产精品人妻在线观看| 24小时日本在线电影| 欧美阿v在线天堂| 好姑娘BD高清在线观看免费| 哺乳期妇女挤奶水36d| 欲香欲色天天天综合和网| 婷婷开心激情综合五月天| 暖暖的视频完整视频免费韩国| 国产亚洲欧美在线观看三区| 大学生第一次破女在线观看| 97超碰在线视频人人av|