色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence? Sigrity? 2017 OptimizePI? QIR2 版本中的新增功能

pV4N_CadencePCB ? 來源:未知 ? 作者:李倩 ? 2018-04-28 15:28 ? 次閱讀

OptimizePI

本節介紹Cadence? Sigrity? 2017 OptimizePI? QIR2 版本中的新增功能。

Post-Layout優化流程支持MCP封裝模型

Sigrity的MCP(模型連接協議)是一個text header,被寫入由Sigrity工具生成的模型中。它允許模型和物理layout之間的自動連接。“通過MCP協議合并封裝”的步驟已經添加到Post-Layout分析工作流程中(去耦電容優化),這使得Post-Layout分析和PDN阻抗檢查工作流程可以通過Switch Workflow功能保持一致性和便攜性。

支持頻率掃描,從0 Hz開始

對于一個典型的去耦電容優化,沒有必要仿真到極低的頻率,因為Bulk去耦電容主導著響應。然而,許多用戶希望使用OptimizePI來提取其PDN的寬帶模型。

該新版本允許以0Hz作為起始頻率,并且是推薦的最佳實踐設置。請注意,還有其他高級選項可用于低頻精確建模(PowerDC DC點計算,等電勢選項和執行DC-AC擬合選項)。這些選項將起始頻率鎖定為0Hz。

PDN阻抗檢查流程中支持電容位置開路

由于各種原因,一些設計的去耦電容元器件在制造過程中可能或可能不會被放置。在此版本中,添加了在PDN阻抗檢查工作流程中將去耦電容指定為初始開路(不放置)的功能。此功能以前在layout后分析(去耦電容優化)工作流程中執行。從這個版本開始,這兩個工作流變得更具一致性和便攜性。

從結果查看器中卸載阻抗曲線

此版本增加了卸載仿真后手動加載的阻抗曲線的功能。這為仿真結果分析和比較提供了更多的靈活性。可以通過在2D結果窗口右鍵單擊并從快捷菜單中選擇該選項來訪問此功能。

HTML報告中的定制頻率設置,用于目標阻抗檢查

目標阻抗檢查是評判PDN性能pass/fail的極好指標。除了已經執行的連續曲線檢查之外,OptimizePI還增加了在特定頻率點報告阻抗結果的功能。這些頻率點是在HTML報告選項窗口中定義的,如下所示。

生成的HTML報告包含一個結果表格,如下所示。

OptimizePI和 PowerTree

本節重點介紹與AC仿真和OptimizePI集成相關的PowerTree改進。有關PowerTree QIR2的更多新功能,請參閱PowerTree部分。

獨立PowerTree實用程序中的AC仿真支持

此版本中,獨立PowerTree應用程序實現了具有獨立DC和AC模式的Sigrity風格的工作流程。AC模式具有直接從PowerTree應用程序中運行PowerTree原理圖的AC仿真的功能。OptimizePI AC仿真通過TCL命令在后臺運行。

注意:需要OptimizePIAllegro PI選項的license才能在PowerTree應用程序中運行AC原理圖仿真。

PowerTree中支持電阻和電感的AMM通用Spice模型

多終端AMM通用SPICE R和L模型現在可以在PowerTree中應用。

PowerTree AC原理圖仿真中的目標阻抗支持

此版本新增功能可顯示AC原理圖仿真結果中覆蓋的目標阻抗約束。這個功能對于電路設計人員來說是非常有用的,可用來確定是否需要額外的和/或不同的電容。

PowerTree AC原理圖仿真結果的HTML報告

該版本增加了生成AC原理圖仿真結果的HTML報告的功能。通過單擊工作流程中的步驟創建報告。

下圖為一個實際報告的摘錄。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    65

    文章

    921

    瀏覽量

    142077
  • 去耦電容
    +關注

    關注

    11

    文章

    315

    瀏覽量

    22325

原文標題:Cadence Sigrity QIR2 更新 | OptimizePI

文章出處:【微信號:CadencePCB,微信公眾號:CadencePCB和封裝設計】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    一文讀懂Cadence? Sigrity?產品QIR2 新增功能

    本節介紹Cadence? Sigrity? 2017 QIR2版本XtractIM?的
    的頭像 發表于 04-20 08:55 ?7054次閱讀

    利用Sigrity Aurora進行PCB布線后的仿真分析-阻抗及寄生參數析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity
    的頭像 發表于 02-26 09:12 ?4386次閱讀
    利用<b class='flag-5'>Sigrity</b> Aurora進行PCB布線后的仿真分析-阻抗及寄生參數析

    Cadence OrCAD 系列V16.0 新增功能

    Cadence OrCAD 系列V16.0 新增功能 ◆ Cadence OrCAD Capture V16.0 新增
    發表于 07-17 16:05

    Cadence_Sigrity_Seminar

    Cadence_Sigrity_Seminar,Cadence_Sigrity_Seminar
    發表于 05-15 11:02

    2015 Cadence OrCAD, Allegro以及Sigrity新技術研討會-Invatation

    ,OPE,EDM)如何助推我們的設計效率、全新Allegro PCB系統如何讓復雜設計變得更簡潔明確、領先的Sigrity 2015在SI/PI又有著怎樣的提升?我們誠邀您參加”2015 Cadence
    發表于 05-19 16:54

    Hanlp1.7版本新增功能一覽

    `Hanlp1.7版本在去年下半年的時候就隨大快的DKH1.6版本同時發布了,截至目前1.7大版本也更新到了1.7.1了。本篇分別就1.7.0和1.7.1中新增
    發表于 03-22 09:56

    Cadence發布創新Sigrity 2017快速實現PCB電源完整性簽核

    20172月7日,中國上海 —— 楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日正式發布全新Sigrity 2017
    發表于 02-07 15:39 ?1395次閱讀

    Cadence發布Cadence Sigrity 2018版本,可幫助設計團隊進一步縮短PCB設計周期

    美國Cadence公司近日宣布發布Cadence Sigrity 2018版本,該版本包含最新的3D解決方案,幫助PCB設計團隊縮短設計周期
    的頭像 發表于 07-25 17:59 ?1.4w次閱讀

    電源完整性之Cadence Sigrity Power DC_IR_Drop仿真

    之前和大家分享過電源完整性之仿真設計原理鏈接: link.今天接著上一篇文章總結一下電源直流壓降的的仿真操作流程及一些simulation的設置參數,用到的時候Cadence Sigrity
    發表于 11-09 19:51 ?50次下載
    電源完整性之<b class='flag-5'>Cadence</b> <b class='flag-5'>Sigrity</b> Power DC_IR_Drop仿真

    2022 Sigrity Aurora SPB 17.4 版本更新 I 對未布線網絡的拓撲提取及建模

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 08-24 17:29 ?1139次閱讀
    2022 <b class='flag-5'>Sigrity</b> Aurora SPB 17.4 <b class='flag-5'>版本</b>更新 I 對未布線網絡的拓撲提取及建模

    2022 Sigrity Aurora SPB 17.4 版本更新 I 支持 Clarity 和 PowerSI 引擎直接集成

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 08-28 16:15 ?2366次閱讀
    2022 <b class='flag-5'>Sigrity</b> Aurora SPB 17.4 <b class='flag-5'>版本</b>更新 I 支持 Clarity 和 PowerSI 引擎直接集成

    2022 Sigrity Aurora SPB 17.4 版本更新 I IR Drop 直流電壓降仿真支持自動剪切功能

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 09-13 11:31 ?1996次閱讀
    2022 <b class='flag-5'>Sigrity</b> Aurora SPB 17.4 <b class='flag-5'>版本</b>更新 I IR Drop 直流電壓降仿真支持自動剪切<b class='flag-5'>功能</b>

    2022 Sigrity SPB 17.4 版本更新 I SystemSI 支持 MIPI-C 仿真與合規檢查分析

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 09-26 11:05 ?3252次閱讀
    2022 <b class='flag-5'>Sigrity</b> SPB 17.4 <b class='flag-5'>版本</b>更新 I SystemSI 支持 MIPI-C 仿真與合規檢查分析

    2022 Sigrity SPB 17.4 版本更新 I SystemSI 為GDDR6接口增加基于JEDEC自動化分析功能

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 10-09 09:41 ?2657次閱讀
    2022 <b class='flag-5'>Sigrity</b> SPB 17.4 <b class='flag-5'>版本</b>更新 I SystemSI 為GDDR6接口增加基于JEDEC自動化分析<b class='flag-5'>功能</b>

    2022 SPB 17.4 版本更新 I Sigrity SystemPI 允許自定義搭建鏈路進行系統級PDN和電源紋波分析

    Allegro和Sigrity軟件最新發布了一系列的產品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發表于 11-17 17:53 ?3113次閱讀
    2022 SPB 17.4 <b class='flag-5'>版本</b>更新 I <b class='flag-5'>Sigrity</b> SystemPI 允許自定義搭建鏈路進行系統級PDN和電源紋波分析
    主站蜘蛛池模板: 国产精品亚洲欧美| 极品虎白在线观看| 精品一区二区三区高清免费观看| 久久综合狠狠综合狠狠| 欧洲日韩av无线在码| 亚洲大片免费看| 99久久久国产精品免费蜜臀| 国产精品亚洲在钱视频| 伦理片在线线手机版韩国免费6| 色多多涩涩屋下载软件| 伊人久久丁香色婷婷啪啪| 成年视频国产免费观看| 精品一成人岛国片在线观看| 青青伊人网| 伊人不卡久久大香线蕉综合影院| 成人国产亚洲欧美成人综合网| 精品人妻伦一二三区久久AAA片| 日本片bbbxxx| 又爽又黄又粗又大免费视频| 国产AV精品久久久毛片| 伦理片97影视网| 亚洲精品黄色| 高清午夜福利电影在线| 美国caopo超碰在线视频| 亚洲国产系列一区二区三区| 被吊起玩弄的女性奴| 久久青草费线频观看国产| 先锋影音av无码第1页| yy8090理论三级在线看| 久久热免费观看视频| 亚洲 欧美 国产 视频二区| 办公室中文BD| 老师你下面好紧夹死了| 亚洲精品国偷拍自产在线观看蜜臀 | 性春院| 成年免费大片黄在线观看岛国| 久久久无码精品无码国产人妻丝瓜| 手机在线播放成人亚洲影院电影| 99久久免费热在线精品| 久久受www免费人成_看片中文| 亚州免费一级毛片|