信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構成的信號網絡系統,為了實現精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會由原廠提供。當前業內常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數模型。Allegro PCB SI支持包括上述四種模型在內業界流行的仿真模型,但一般都需要轉化為Cadence自己的DML(Device Modeling Library)后才能使用。
Allegro PCB SI在仿真時需要將仿真模型都轉變成DML模型格式這一做法,區別于大多數EDA軟件,這種做法可以說是有利有弊有。弊,很明顯,就是多一個額外的步驟,雖然這一步驟非常簡便;利,則是有利于仿真庫的管理,做到仿真庫和原始模型文件的隔離,并且在文件格式轉換的同時也執行了模型的校驗。在大多數情況下,外部模型格式到Cadence DML模型格式的轉換還是非常方便的,只需要用Cadence SPB系列工具包中的Model Integrity軟件打開模型文件,然后點擊轉換到DML即可。
在本案例中,我們之前已經從Micron下載到寄存器和內存芯片的IBIS模型,可以有兩種方法處理:
其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉換成DML格式,供之后的仿真調用;
其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現有的兩個IBIS文件不做轉換,然后在之后的仿真中直接調用。之所以說是“名義上”,因為事實上Allegro PCB SI還是執行了轉換,只是這個轉換的過程在分配模型的同時一起執行了,沒有擺在明面上。
如何使用Model Integrity轉換IBIS模型。
1.在開始菜單找到Model Integrity,點擊即打開Model Integrity窗口。
2.點擊File->Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;
3.右鍵點擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;
4.轉換得到的同名DML模型會顯示在Model Integrity窗口中,同名文件也出現在IBIS文件同一目錄下。5.重復上述步驟將內存芯片的IBIS模型v79d.ibs也轉換成DML格式。
怎么樣有效建立SI模型? 在建SI模型時,由于有時候電容和電阻用的是同一個封裝,比如0603 、0402,soic8等,有時候在同一個封裝下建了同一個模型(也許是由于我自己的操作不對吧 )如果不一個一個地建, 怎么樣才能有效地根據不同的阻值、不同的用途批量建立模型呢?
=================================================
解答:device.dml是庫文件,RN47K包含在庫文件里。 電阻和電容一般情況下不要用同一個封裝,實在要用也關系不大,在賦模型的時候按照器件標號去賦就可以了。另外模型不需要批量建,同種器件只需建一個即可。
-
pcb
+關注
關注
4319文章
23080瀏覽量
397521 -
PCB設計
+關注
關注
394文章
4683瀏覽量
85551 -
allegro
+關注
關注
42文章
655瀏覽量
145130 -
IBIS
+關注
關注
1文章
53瀏覽量
19884 -
可制造性設計
+關注
關注
10文章
2065瀏覽量
15534 -
華秋DFM
+關注
關注
20文章
3494瀏覽量
4458
原文標題:Allegro怎么樣有效建立SI模型
文章出處:【微信號:Line_pcblayout,微信公眾號:Line_pcblayout】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論