色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計(jì)

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-11-28 07:54 ? 次閱讀

1、 引言

4X2.5G線路接口卡是T比特路由器的一種重要接口,屬于高密度線路接口,這種接口是當(dāng)前路由器設(shè)計(jì)中的一個重點(diǎn)和難點(diǎn)。所謂高密度,指的是在一塊繞路接口卡上提供多個接口。之所以出現(xiàn)高密度線路接口的需求,是因?yàn)榛ヂ?lián)網(wǎng)的規(guī)模不斷的擴(kuò)大,對路由器的接入能力提出了日益增大的需求,如果還沿用單板單接口的設(shè)計(jì)方法將導(dǎo)致路由器的物理規(guī)模不斷的擴(kuò)大,不符合現(xiàn)代設(shè)備發(fā)展的趨勢。在4X2.5G線路接口卡的設(shè)計(jì)中,采用單片多路的SDH處理芯片S19202集中完成物理層的處理,然后根據(jù)整體設(shè)計(jì)方案在其后端進(jìn)行數(shù)據(jù)的技術(shù)處理。

針對多路報(bào)文在送往轉(zhuǎn)發(fā)單元時的公平性和穩(wěn)定性需求,以及SDH芯片S19202的特點(diǎn),提出了輸入報(bào)文合路采用分片輪詢(Cell Round Robin Scheduling;CRR)和改進(jìn)的欠賬式輪詢調(diào)度(Defect Round Robin Scheduling;DRR)相結(jié)合的調(diào)度策略。這種調(diào)度策略保證了4路POS接口之間的公平性和整包處理的穩(wěn)定性,并且在工程上易于實(shí)現(xiàn)。本文第2節(jié)詳細(xì)闡述了該調(diào)度策略的設(shè)計(jì)與實(shí)現(xiàn)過程,第3節(jié)對全文進(jìn)行了總結(jié)。

2、 輪詢調(diào)度的設(shè)計(jì)與實(shí)現(xiàn)

在4X2.5G線路接口卡的設(shè)計(jì)中,采用了AMCC公司的SDH處理芯片S19202進(jìn)行鏈路層數(shù)據(jù)處理,該芯片的特點(diǎn)是4個接口共享同一組接收總線和同一組發(fā)送總線,另外提供通道選擇信號來指示當(dāng)前工作的線路接口號,其輸入端每個接口的緩存大小最大只有1k字節(jié),根本不足以緩存一個長的整包(最長包可達(dá)到1500字節(jié))。

針對這個特點(diǎn),設(shè)計(jì)中使用了在S19202后端的FPGA進(jìn)行分片輪詢和整包接收的處理,保證了4個接口的公平性和穩(wěn)定性;針對4個接口的報(bào)文共享一條到轉(zhuǎn)發(fā)的通路時,由于各接口的報(bào)文長度差異,可能造成的不公平和不穩(wěn)定,提出了一種改進(jìn)式欠賬輪詢的調(diào)度策略。通過分片輪詢和改進(jìn)式欠賬輪詢的結(jié)合使用,保證了4個接口合路的公平性和穩(wěn)定性。

通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計(jì)

圖1 輸入合路模塊中的輪詢調(diào)度策略

輸入合路模塊中聯(lián)合調(diào)度策略的原理如圖1所示,對SDH芯片S19202送出的4路數(shù)據(jù)進(jìn)行分片逐個輪詢,并緩存進(jìn)相應(yīng)通道的整包接收FIFO,相應(yīng)通道若沒有數(shù)據(jù)則輪空,轉(zhuǎn)入下一通道;整包輪詢合路調(diào)度則逐個輪詢4個整包FIFO,若該FIFO有整包,則在每一輪詢周期發(fā)送一個整包,否則輪空。

在該聯(lián)合調(diào)度策略中,分片輪詢調(diào)度比較容易實(shí)現(xiàn),僅需在FPGA實(shí)現(xiàn)的最前端設(shè)計(jì)一個輪詢機(jī),利用SDH芯片S19202提供的通道指示信號(在FPGA設(shè)計(jì)用SRX_CHANNEL表示)對每個通道進(jìn)行固定的輪詢訪問,有數(shù)據(jù)則存入相應(yīng)的通道整包接收FIFO即可。而整包調(diào)度是使每個通道得到服務(wù)的公平性和穩(wěn)定性的關(guān)鍵,它直接決定著接收服務(wù)的通道所得到的服務(wù)帶寬、時延以及時延抖動等性能指標(biāo),因此本文把研究重點(diǎn)放在了整包調(diào)度的設(shè)計(jì)與實(shí)現(xiàn)上。

目前,在整包調(diào)度上,主要的調(diào)度算法有先到先服務(wù)(FCFS)、逐包調(diào)度(PRR)、公平排隊(duì)、虛時鐘、加權(quán)循環(huán)服務(wù)(WRR)等多種策略。由于多數(shù)調(diào)度方式在包長不定的IP網(wǎng)絡(luò)中實(shí)現(xiàn)時遇到了困難,為此,M.Sheedhar等提出了適用于IP網(wǎng)絡(luò)的欠帳式循環(huán)調(diào)度(DRR),該算法由于其較低的實(shí)現(xiàn)復(fù)雜度、良好的公平性及穩(wěn)定性而被經(jīng)常采用。

但是,DDR算法直接用于高密度線卡設(shè)計(jì)中會有一定的問題。首先,DRR算法是針對集成服務(wù)網(wǎng)絡(luò)中不同業(yè)務(wù)需求而提出的,在一般應(yīng)用中由于隊(duì)列數(shù)較多,所以需要減小隊(duì)列數(shù),而在我們的設(shè)計(jì)中只有4個隊(duì)列,所以不需要減小隊(duì)列數(shù);其次,在線卡設(shè)計(jì)中合路報(bào)文的包長無法直接給出,如果一定要加上包長則需用多加一級緩存,這就增大了設(shè)計(jì)復(fù)雜度也提高了成本;同樣由于經(jīng)典DDR算法嚴(yán)格要求儲蓄計(jì)數(shù)器值大于隊(duì)頭包長才輸出,這種不允許帶寬透支只允許盈余的要求會導(dǎo)致出現(xiàn)有包但是無法輸出的現(xiàn)象。

根據(jù)4X2.5G線路接口的實(shí)際情況和DDR算法的思想,我們可以給出如下適合高密度POS接口使用的改進(jìn)式欠賬式循環(huán)調(diào)度策略:

1) 逐包輪詢;

通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計(jì)

采用這種改進(jìn)的DRR算法下,可以保證在變長包的情況下,各個接口的整包緩存隊(duì)列在報(bào)文合路時公平的帶寬,確保合路調(diào)度的穩(wěn)定運(yùn)行。

DRR整包輪詢合路的基本工作過程為:輪詢4個整包緩存隊(duì)列,每讀取一個整包都判斷該包是否是協(xié)議包,如果是協(xié)議包,則按照上交CPU報(bào)文格式送協(xié)議FIFO,如果是需要轉(zhuǎn)發(fā)的報(bào)文,則按照轉(zhuǎn)發(fā)報(bào)文格式送數(shù)據(jù)報(bào)文FIFO。

調(diào)度機(jī)輪詢到某個隊(duì)列時,為該隊(duì)列的儲蓄計(jì)數(shù)器加上40;然后判斷該隊(duì)列是否為空,如果為空,則馬上轉(zhuǎn)向下一個隊(duì)列;如果非空,則判斷當(dāng)前該隊(duì)列是否有整包,如果當(dāng)前該隊(duì)列無整包,則轉(zhuǎn)到下一個隊(duì)列;否則,如果該隊(duì)列目前有整包則輸出該隊(duì)列的隊(duì)頭包到合路隊(duì)列,同時該路的儲蓄計(jì)數(shù)器的值要減去輸出報(bào)文的長度;然后重復(fù)上述過程,直到該隊(duì)列無整包或者隊(duì)列的儲蓄計(jì)數(shù)器的值小于40時跳轉(zhuǎn)到下一隊(duì)列服務(wù),其詳細(xì)工作流程如圖2 所示:

通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計(jì)

圖2 改進(jìn)的DRR合路調(diào)度流程圖

DRR合路調(diào)度單元已在ALTERA公司的quartusII4.1環(huán)境下用VHDL編程實(shí)現(xiàn),其仿真波形如圖3所示:

通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計(jì)

圖3 DRR合路調(diào)度單元仿真波形圖

仿真結(jié)果顯示這種采用分片輪詢和欠賬輪詢的結(jié)合的合路調(diào)度策略設(shè)計(jì)可以達(dá)到性能需求,確保變長分組合路調(diào)度的公平性和穩(wěn)定性。

3、 結(jié)束語

根據(jù)SDH芯片的S19202的特點(diǎn)和性能要求,通過在FPGA內(nèi)部編程實(shí)現(xiàn)分片輪詢和改進(jìn)式欠賬輪詢結(jié)合的調(diào)度策略,保證了4X2.5G線路接口卡輸入端各個接口合路的公平性和穩(wěn)定性。經(jīng)測試該設(shè)計(jì)性能穩(wěn)定,整個工作流程簡單實(shí)用,符合設(shè)計(jì)要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21748

    瀏覽量

    603989
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    50892

    瀏覽量

    424349
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2256

    瀏覽量

    94669
收藏 人收藏

    評論

    相關(guān)推薦

    IC設(shè)計(jì):Verilog是如何實(shí)現(xiàn)RR輪詢調(diào)度的?

    在設(shè)計(jì)中,我們經(jīng)常會用到RR(Round-Robin,RR)輪詢調(diào)度,用于保證在一個時間段內(nèi)的多個請求信號都能得到公平響應(yīng)。
    的頭像 發(fā)表于 12-13 16:14 ?1853次閱讀

    FPGA實(shí)現(xiàn)原理

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)是一種特殊的集成電路,其內(nèi)部結(jié)構(gòu)由大量的可配置邏輯塊和互連線組成。FPGA可以
    發(fā)表于 01-26 10:03

    請問FreeRTOS是如何實(shí)現(xiàn)調(diào)度的?

    了stm32的官方例程,原理上的東西大致懂了,可在程序中是如何實(shí)現(xiàn)的呢,C語言障礙,沒看懂。首先是調(diào)度函數(shù),函數(shù)函數(shù)是如何執(zhí)行的呢?如下圖,新建任務(wù)后執(zhí)行調(diào)度函數(shù),為什么沒用循環(huán),調(diào)度
    發(fā)表于 07-30 07:40

    Microchip單片機(jī)固定時間片輪詢調(diào)度匯編代碼 精選資料分享

    這是一個能在PIC16F877A開發(fā)板上運(yùn)行的固定時間片輪詢調(diào)度編程序代碼。為什么要用時間片輪詢調(diào)度?假如我們要寫一個單片機(jī)程序,程序的目
    發(fā)表于 07-13 08:53

    Microchip單片機(jī)固定時間片輪詢調(diào)度匯編代碼 精選資料推薦

    這是一個能在PIC16F877A開發(fā)板上運(yùn)行的固定時間片輪詢調(diào)度編程序代碼。為什么要用時間片輪詢調(diào)度?假如我們要寫一個單片機(jī)程序,程序的目
    發(fā)表于 07-13 08:14

    基于PIC16F877A開發(fā)板的固定時間片輪詢調(diào)度編程序干了啥

    為什么要用時間片輪詢調(diào)度?基于PIC16F877A開發(fā)板的固定時間片輪詢調(diào)度編程序干了啥?
    發(fā)表于 08-02 07:36

    通過對stm32內(nèi)部的flash的讀寫可以實(shí)現(xiàn)對stm32的編程操作

    一、Flash簡介  通過對stm32內(nèi)部的flash的讀寫可以實(shí)現(xiàn)對stm32的編程操作。  stm32的內(nèi)置可編程Flash在許多場合具
    發(fā)表于 08-05 07:56

    什么是FPGAFPGA功能實(shí)現(xiàn)

    通過編程來改變內(nèi)部結(jié)構(gòu)的芯片。FPGA 功能實(shí)現(xiàn):需要通過
    發(fā)表于 01-25 06:45

    調(diào)度器的原理及其任務(wù)調(diào)度代碼實(shí)現(xiàn)

    一、介紹調(diào)度器是常用的一種編程框架,也是操作系統(tǒng)的拆分多任務(wù)的核心,比如單片機(jī)的裸機(jī)程序框架,網(wǎng)絡(luò)協(xié)議棧的框架如can網(wǎng)關(guān)、485網(wǎng)關(guān)等等,使用場合比較多,是做穩(wěn)定產(chǎn)品比較常用的編程技術(shù)二、原理1
    發(fā)表于 02-17 07:07

    基于FPGA輪詢合路的設(shè)計(jì)和實(shí)現(xiàn)

    針對高密度接口設(shè)計(jì)中基于字節(jié)處理和整包處理的轉(zhuǎn)換問題,本文提出了分片輪詢調(diào)度和改進(jìn)式欠賬輪詢調(diào)度相結(jié)合的調(diào)度策略,該策略在很大程度上保證了公
    發(fā)表于 08-09 15:30 ?21次下載

    如何使用OpenCL輕松實(shí)現(xiàn)FPGA應(yīng)用編程

    實(shí)現(xiàn)這一編程思想的轉(zhuǎn)變,是因?yàn)?FPGA 借助 OpenCL 實(shí)現(xiàn)編程,程序員只需要通過 C/
    發(fā)表于 07-16 17:58 ?6593次閱讀
    如何使用OpenCL輕松<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>FPGA</b>應(yīng)用<b class='flag-5'>編程</b>

    PYNQ就是通過Python語言直接對FPGA進(jìn)行編程

    PYNQ框架的設(shè)計(jì)初衷是通過高層次的封裝,將底層硬件FPGA實(shí)現(xiàn)細(xì)節(jié)與上層應(yīng)用層的使用脫耦,對軟件開發(fā)者來說,PYNQ框架已經(jīng)提供了完整的訪問FPGA資源的library,讓上層應(yīng)用開
    的頭像 發(fā)表于 02-08 10:59 ?4710次閱讀

    基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)

    基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)(通信電源技術(shù)雜志訂閱)-該文檔為基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)講解文檔,是一份還算不錯的參考文檔,感興趣的可以下載看看,,,
    發(fā)表于 09-27 15:15 ?2次下載
    基于完全服務(wù)<b class='flag-5'>輪詢</b>機(jī)制MAC協(xié)議的<b class='flag-5'>FPGA</b>設(shè)計(jì)

    RR輪詢調(diào)度?Verilog是如何實(shí)現(xiàn)RR輪詢調(diào)度的?

    在設(shè)計(jì)中,我們經(jīng)常會用到RR(Round-Robin,RR)輪詢調(diào)度,用于保證在一個時間段內(nèi)的多個請求信號都能得到公平響應(yīng)。
    的頭像 發(fā)表于 09-28 09:55 ?3989次閱讀
    RR<b class='flag-5'>輪詢</b><b class='flag-5'>調(diào)度</b>?Verilog是如何<b class='flag-5'>實(shí)現(xiàn)</b>RR<b class='flag-5'>輪詢</b><b class='flag-5'>調(diào)度</b>的?

    fpga是什么 fpga用什么編程語言

    更高的靈活性和可重構(gòu)性。在FPGA中,用戶可以通過編程來配置硬件單元之間的連接關(guān)系,從而實(shí)現(xiàn)所需的電路功能。接下來,我們將詳細(xì)介紹FPGA
    的頭像 發(fā)表于 02-04 15:26 ?1729次閱讀
    主站蜘蛛池模板: 国产亚洲精品久久久久久一区二区| jizzjizz3d动漫| 欧美亚洲日韩欧洲不卡| 久久免费看少妇级毛片蜜臀| 国产亚洲欧洲日韩在线观看| 国产电影午夜成年免费视频| 岛国在线无码免费观| 成人国产精品玖玖热色欲| av天堂电影网在线观看| 97精品少妇偷拍蜜桃AV| 最近在线视频观看2018免费| 渔夫床满艳史bd高清在线直播| 伊人精品国产| 最美白嫩的极品美女ASSPICS| 洲精品无码高潮喷水A片| 中文字幕在线免费观看视频| 在线视频a| 99爱免费视频| 被免费网站在线视频| 二级毛片在线观看| 国产精品永久免费视频观看| 国产在线自天天人人| 狠狠色狠狠色综合日日91app| 九九影院午夜理论片无码| 久久这里只有精品2| 免费在线视频成人| 热久久视久久精品18| 双性精跪趴灌满h室友4p| 午夜理论片日本中文在线| 亚洲精品无码久久久久A片 | 99精品网站| 被肉日常np快穿高h| 国产激情文学| 黄色三级网站| 美丽的姑娘BD在线观看| 欧美中文字幕一区二区三区| 沈阳熟女露脸对白视频| 亚洲精品久久7777777| 最近的2019中文字幕国语版| xlxx美女| 国产午夜亚洲精品一区|