色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-06-28 08:07 ? 次閱讀

1 引 言

數字復接就是把兩個或兩個以上的支路數字信號按時分復接方式合并成單一的合路數字信號。按照各低次群時鐘的情況,復接有3種方式:如果各輸入支路數字信號相互同步,且與本機定時信號也同步,那么調整單元只需調整相位,這就是同步復接;如果輸入支路數字信號不同步且與本機定時信號也異步,那么調整單元就要對各支路信號進行頻率和相位的調整,使之成為同步信號,這就是異步復接;如果輸入支路數字信號的生效瞬間相對于本機對應的定時信號是以同一標稱速度出現,而速度的任何變化都限制在規定的容差范圍內,這種就是準同步(PDH)復接,本文研究的就是基于CPLD的PDH通信二次群復接器。

2 二次群復接的基本原理

二次群復接就是把4個2 048 kb/s的信號復接成1個8 448 kb/s的二次群數字信號,其原理圖如圖1所示。

復接器由緩沖存儲器、插入控制電路時鐘發生器、分頻器和復接器組成。時鐘產生器提供8 448 kHz時鐘;分頻器對8 448 kHz進行4分頻,以獲得2 112 kHz的讀出時鐘;緩沖存儲器和插入控制電路用來進行碼速調整,把標稱速度相同實際有容差的4個2 048 kb/s的支路都調整到2 112 kb/s上,使他們同步;復接器是將4個已經同步的支路信號復接成1個8 448 kb/s的二次群信號。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

2.1 數字復接方法

數字復接方法有3種:按位復接、按碼字復接、按幀復接。由于后兩者所需緩沖存儲器的容量較大,目前應用的很少。故本文采用按位復接,其示意圖如圖2所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

圖中,a,b,c,d是4個支路信號,e是復接后的二次群信號。復接過程如下:首先輪流取4個基群的第1位碼,之后再輪流取第2位碼,依此類推。可以看出,復接后每位碼的寬度只是原來支路每位碼寬度的1/4,即容量增加了4倍,基群話路信號的容量為30個話路,復接后為120路。這種方法簡單易行,所需緩存器的容量最小,現有的復用設備多采用這種方式。緩沖存儲器的容量由式(1)決定:

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

式中u為復接單位的比特數,m為被復接的基群數,這里,u=1,m=4,1 b是先寫進去以便讀出的存儲起始量,由此可得:

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

可見,緩沖存儲器的容量取2 b就夠了。

2.2 碼速調整幀結構

由ITU-T建議G.724推薦的準同步復接二次群幀結構如圖3、圖4所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

二次群幀長為848 b,一幀分為4組,每組為212 b,這212 b的分配,4個基群相似,以第l基群為例,幀結構如圖3所示。將212 b分為4組,每組53 b。第Ⅰ組的1,2,3三個碼位,供插入復接器幀同步碼用,以F表示;然后是50 b的信息碼;Ⅱ,Ⅲ,Ⅳ組的第1位碼用作標志信號,用C表示;第Ⅳ組的第2個碼位就是碼速調整的碼位,用V表示,需要插入時,就在這個位置上插入一個不帶信息的脈沖,不需要插入時,這個碼位仍傳信息碼;Ⅱ、Ⅲ、Ⅳ組的其他位置都是信息碼。4個基群的第1~3個碼位復接在一起,共12位,其中前10位作為復接器的幀同步碼,第ll位為告警指示,第12位作為備用。4個基群的插入標志信號碼和碼速調整比特,復接后又分別連在一起。具體復接幀結構圖如圖4所示。復幀包含的比特內容如下[1]:

(1) 幀定位10 b,表示為F11F12~F13F23,碼型為1111010000;

(2) 公務2 b,其中1 b(11位)用來向對端發出告警指示;另外1 b(12位)留作國內使用;

(3) 支路信息820 b,第Ⅰ組為200 b(13~212),第Ⅱ組為208 b(217~424),第Ⅲ組為208 b(429~636),第Ⅳ組為204b(645~848);

(4) 碼速調整4 b,表示為V1,V2,V3,V4(641~644位),各基群l b,共4 b;

(5) 插入標志12 b,以C表示,填充脈沖4 b。為了使接收端能知道是否有插入及插在何處,在復接發端發出插入指令的同時需要發出插入標志信號,以告知分接器有插入。現在常用的辦法是定位插入。在這里規定:第1基群第1位插入標志C11在213位插入,第1基群第2位插入標志C12在425位插入,第1基群第3位插入標志C13在637位插入。由此可知:

C11C21C31C41 (213—216)是第l位插入標志;

C12C22C32C42 (425—428)是第2位插入標志;

Cl3C23C33C43 (637—640)是第3位插入標志;

插入標志信號是3位,采用3位碼來組成插入標志信號,可提高標志信號的可靠性。用“111”表示有插入,用“000”表示無插入。當C11C12C13為“111”時,表示在641時隙的脈沖是插入脈沖;當C11C12C13為“000“時,表示在641時隙的脈沖是信息碼[1]。

3 數字復接電路VHDL程序設計及仿真

基于以上的原理介紹,可以知道PDH數字復接器一般由分頻器、緩沖存儲、插入控制、合路器等幾部分組成,這里我們使用VHDL進行模塊化編程,把整個復接系統設計成3部分:分頻器、碼速調整控制器(實現緩沖存儲以及碼速相位的調整插入)、合路器。原理框圖如圖5所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

3.1 分頻部分仿真波形

分頻器是將8 448 kHz的時鐘4分頻得到2 112 kHz的時鐘,給碼速調整提供讀出時鐘。其時序仿真波形如圖6所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

3.2 碼速調整部分程序設計及仿真波形

正碼速調整就是將被復接的低次群的碼速都提高,使其同步到某一規定的較高的碼速上。以二次群復接為例,二次群由4個一次群合成,一次群碼率為2 048 kb/s,二次群的碼率為8 448 kb/s,因此,可以根據復接幀的要求,插人相應的脈沖數目,將基群速率調整為2 112 kb/s,然后將4個支路合并,就可以得到1路碼元速率為8 448 kb/s的二次群。采用脈沖插入同步的正碼速調整的原理示意圖如圖7所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

基群輸入速率為2 048 kb/s的數字信號到一個緩沖存儲器,讀出時鐘頻率則是碼速調整后的速率2 112 kb/s,所以存儲器處于“快讀慢寫”的狀態。從圖7(a)和圖7(b)可以看出,第一個脈沖經過一段時間后讀出,第二個脈沖的讀出所經過的時間比前者要短,因讀出速度比寫入速度快,以后的寫入與讀出時間差,即相位差越來越小,當相位差小到一定程度時,由相位比較器(緩沖存儲器中)發出插入請求,要求插入脈沖控制電路發出一個插入指令,停止一次讀出,同時插入一個脈沖,如圖中虛線位置所示。插人脈沖不攜帶信息,在接收端應把他去掉,為此,發送端在插入脈沖的同時,必須發出一個標志信號告知接收端哪些是插入脈沖,以便把他去掉以恢復原始信號。

接收端收到發送端的標志信號后,他連同信號一起經過一個標志信號檢出電路而被檢出,因而產生一個“消插信號”,把寫入脈沖禁掉一個,如圖7(c)所示。這時,數碼與原來的數碼次序一樣,但時間間隔是不均勻的,因此在接收端必須從圖7(c)中提取時鐘,通過鎖相環的環路作用來將已去掉插入脈沖的數碼流均勻化。4個基群支路的速率都調整到2 112 kb/s后,再復接成二次群[1]。碼速調整生成器件及其時序仿真波形如圖8所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

3.3 復接(合路)部分程序設計及仿真波形

圖中d1,d2,d3,d4依次為輸入的低次群支路信號,quik8448為復接后的二次群輸出信號,在8 448 kHz讀出時鐘的下降沿觸發。在4個時鐘周期內依次讀取輸入信號d1,d2,d3,d4為“1100‘’,下一個為“1001”,依次類推,最終的輸出為“1100 0110 1001 1111…”。

3.4 綜合電路

綜合以上的各個模塊,可以得到綜合電路來實現二次群復接功能,具體的實現框圖如圖10所示。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

時序仿真波形如圖11所示。圖中,IN1,IN2,IN3,IN4分別是4路2 048 kb/s的支路信號,0UT為復合后輸出的8 448 kb/s二次群復接信號。輸出信號前面10位為幀定位比特(1111010000),11、12位是公務比特,這里設為“00”,從13位開始為信息比特,根據2 048 kHz時鐘依次讀人輸入信號,根據讀出時鐘8 448 kHz讀出復合后二次群信號為“1010 1110 1110 1111…”。由仿真結果可以看出系統的設計與仿真與理論預測相符。

基于CPLD技術實現PDH通信二次群復接器的設計及應用優勢

4 結 語

數字復接技術不僅僅是與信源編碼、數字傳輸、數字交換相并列的專門技術,而且還是網同步中的幀調整,線路集中器中的線路復用以及數字交換中的時分接續等技術的基礎,因此,數字復用技術是數字通信中的一項基礎技術。

以往的PDH復接電路中,系統的許多部分采用的是模擬電路,因此有很大的局限性。而本文實現的基于CPLD技術的PDH復接器就打破了這些局限性,具有設計周期短、修改方便、不受現有專用芯片功能的限制、可靠性和集成度高等優點,是目前系統設計者們的優先選擇。隨著可編程邏輯器件性能不斷提高,開發系統不斷完善,可編程邏輯器件在電予工程設計中的應用必定越來越廣泛。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • cpld
    +關注

    關注

    32

    文章

    1248

    瀏覽量

    169338
  • 分頻器
    +關注

    關注

    43

    文章

    447

    瀏覽量

    49887
  • 時鐘發生器
    +關注

    關注

    1

    文章

    200

    瀏覽量

    67277
收藏 人收藏

    評論

    相關推薦

    怎么實現基于FPGA二次的設計?

    本文介紹基于FPGA實現二次數字信號的分部分的功能,包括幀頭捕獲、幀丟失告警、基信號提取,去除插入碼、負碼速調整等
    發表于 04-30 06:27

    請問怎樣設計PDH通信二次

    二次的基本原理是什么?基于CPLDPDH通信
    發表于 04-30 07:01

    光纖通信系統中數字芯片的選擇及應用

    本文概述了數字芯片在光纖通信系統中的作用,對幾種常用于PDH系統中的數字芯片進行了比較,
    發表于 04-25 16:04 ?26次下載

    基于FPGA的數字的設計

    本文提出了基于FPGA技術實現數字系統的設計方案,并介紹了有代表性的較簡單的四路同步
    發表于 08-06 16:33 ?30次下載

    基于FPGA的二次的結構分析及實現

    基于FPGA的二次的結構分析及實現 1.引言   為了提高傳輸速率,擴大通信容量,
    發表于 12-08 09:54 ?827次閱讀

    FPGA實現與分系統

    本文將著重介紹運用FPGA技術實現二次之間
    發表于 08-15 17:00 ?1555次閱讀

    基于FPGA的二次數字信號分部分功能實現

    本文介紹基于FPGA實現二次數字信號的分部分的功能,包括幀頭捕獲、幀丟失告警、基信號提取,去除插入碼、負碼速調整等
    發表于 08-21 17:55 ?1069次閱讀
    基于FPGA的<b class='flag-5'>二次</b><b class='flag-5'>群</b>數字信號分<b class='flag-5'>接</b>部分功能<b class='flag-5'>實現</b>

    通信二次電源的最簡化設計

    本文簡要地介紹了新型升壓式集成穩壓LM2587- ADJ 的性能及特點,并采用該器件設計了兩款最簡化的通信二次電源模塊。
    發表于 05-11 15:26 ?8次下載

    通信二次電源的網上設計方法

    通信二次電源的網上設計方法
    發表于 09-11 09:24 ?3次下載
    <b class='flag-5'>通信</b>用<b class='flag-5'>二次</b>電源的網上設計方法

    二次電池是什么_二次電池有哪些_二次電池充放電方程式

    本文開始介紹了什么是二次電池與二次電池的原理,其次介紹了 二次電池充放電方程式與常見的幾種二次電池,最后介紹了二次電池有何共同特點,分析了一
    發表于 02-02 10:23 ?2.4w次閱讀

    變壓二次側能接地嗎

    單相變壓二次側可以接地,是否接地要看二次側的具體需要;如果二次側直接接用的是人能觸及的用電設備,如用人能觸及的電流表、電壓表的互感
    發表于 02-23 08:53 ?2.3w次閱讀

    基于FPGA實現二次的分處理方案

    為了提高傳輸速率,擴大通信容量,減少信道數量,通常把多路信號復用成一路信號進行傳輸。在多種復用方式中,時分復用是一種常用的方式。時分復用是多路信號按照時間間隔共享一路信道進行傳輸。是把多路速率
    的頭像 發表于 12-30 10:24 ?1628次閱讀
    基于FPGA<b class='flag-5'>實現</b><b class='flag-5'>二次</b><b class='flag-5'>群</b>的分<b class='flag-5'>接</b>處理方案

    基于FPGA和數字技術實現數字分設計

    在數字通信網中,為了擴大傳輸容量和傳輸效率,常常需要把若干個低速數字信號合并成為一個高速數字信號,然后通過高速信道傳輸;而在接收端又按照需要分解成低速數字信號。數字技術就是
    的頭像 發表于 06-10 08:12 ?4077次閱讀
    基于FPGA和數字<b class='flag-5'>復</b><b class='flag-5'>接</b><b class='flag-5'>技術</b><b class='flag-5'>實現</b>數字分<b class='flag-5'>接</b>與<b class='flag-5'>復</b><b class='flag-5'>接</b>設計

    電流互感二次接線

    對應。 一般對于Y2△211 的變壓, 一般是將Y 側的電流互感二次成△型。 接線的順序為a 頭b 尾作為A相電流, b 頭
    的頭像 發表于 07-30 17:42 ?2.5w次閱讀
    電流互感<b class='flag-5'>器</b><b class='flag-5'>二次</b>接線

    電流互感二次接線

    ,正確的二次接線有助于確保儀器的正常工作并保護電路安全。本文將為您詳細介紹電流互感二次接線方法。 一、一般電流互感二次接線 一般的電
    的頭像 發表于 09-01 11:03 ?4695次閱讀
    主站蜘蛛池模板: 国模大胆一区二区三区 | 欧美videos人牛交| 久热人人综合人人九九精品视频| 久青草国产在线视频| 暖暖直播免费观看韩国| 在线视频一区二区三区在线播放| 中文字幕精品视频在线| free性欧美xxx狂欢| 广播电台在线收听| 国产伊人久久| 麻豆国产MV视频| 日韩成人在线视频| 国产色婷婷亚洲99精品| 精品国产成人系列| 达达兔午夜一级毛片| 国产精品免费一区二区三区四区| 含羞草免费完整视频在线观看 | 狠狠色狠狠色综合日日2019| 久久久久毛片免费观看| 欧美性暴力变态xxxx| 午夜国产视频| 中文字幕无码亚洲字幕成A人蜜桃| swag合集120部| 果冻传媒APP免费网站在线观看| 龙腾亚洲人成电影网站| 色欲AV亚洲永久无码精品| 野花日本大全免费观看3中文版| jjzz动漫| 国语自产二区高清国语自产拍| 男生jj插入女生jj| 亚洲国产精品99久久久久久| 98久久人妻无码精品系列蜜桃| 国产精品卡1卡2卡三卡四| 老司机福利在视频在ae8| 四虎国产精品高清在线观看| 伊人伊人伊人| 国产精品成人A蜜柚在线观看| 久久亚洲精品无码A片大香大香 | 果冻传媒色AV国产播放| 欧美日韩亚洲一区二区三区在线观看| 香蕉久久夜色精品国产小优|