色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

利用CPLD技術和80C196XL時序特征實現(xiàn)DRAM控制器的設計

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-01-07 08:27 ? 次閱讀

80C186XL16位嵌入式微處理器[1]是Intel公司在嵌入式微處理器市場的上導產(chǎn)品之一,已廣泛應用于電腦終端、程控交換和工控等領域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動產(chǎn)生DRAM刷新總線周期,它工作于微處理器的增益模式下。經(jīng)適當編程后,RCU將向?qū)⑻幚砥鞯腂IU(總線接口)單元產(chǎn)生存儲器讀請求。對微處理器的存儲器范圍編程后,BIU單元執(zhí)行刷新周期時,被編程的存儲器范圍片選有效。

利用CPLD技術和80C196XL時序特征實現(xiàn)DRAM控制器的設計

存儲器是嵌入式計算機系統(tǒng)的重要組成部分之一。通常采用靜態(tài)存儲器,但是在系統(tǒng)需要大容量存儲器的情況下,這種方式將使成本猛增。如果采用DRAM存儲器,則可以大幅度降低系統(tǒng)設計成本;但DRAM有復雜的時序要求,給系統(tǒng)設計帶來了很大的困難。

為了方便地使用DRAM,降低系統(tǒng)成本,本文提出一種新穎的解決方案:利用80C186XL的時序特征,采用CPLD技術,并使用VHDL語言設計實現(xiàn)DRAM控制器

一、80C186XL RCU單元的資源

80C186XL的BIU單元提供20位地址總線,RCU單元也為刷新周期提供20位地址總線。80C186XL能夠產(chǎn)生刷新功能,并將刷新狀態(tài)編碼到控制信號中。

圖1是RCU單元的方框圖。它由1個9位遞減定時計數(shù)器、1個9位地址計數(shù)器、3個控制寄存器和接口邏輯組成。當RCU使能時,遞減定時計數(shù)器每一個CLKOUT周期減少1次,定時計數(shù)器的值減為1時,則產(chǎn)生刷新總線請求,遞減定時計數(shù)器重載,操作繼續(xù)。刷新總線周期具有高優(yōu)先級,旦80C186XL總線有空,就執(zhí)行刷新操作。

設計者可將刷新總線周期看成是“偽讀”周期。刷新周期像普通讀周期一樣出現(xiàn)在80C186XL總線上,只是沒有數(shù)據(jù)傳輸。從引腳BHE/RFSH和A0的狀態(tài)可以判別刷新周期,如表1所列。刷新總線周期的時序要求如圖2所示。

表1 刷新周期的引腳狀態(tài)

80C186XL引腳BHE/RFSHA0

引腳狀態(tài)11

二、80C186XL DRAM控制器的設計與運行

DRAM存在著大量、復雜的時序要求,其中訪問時間的選擇、等待狀態(tài)以及刷新方法是至關重要的。DRAM控制器必須正確響應80C186XL的所有總線周期,必須能將DRAM的部周期和其它訪問周期分辨出來,其訪問速度必須足夠快,以避免不必要的等待周期。

利用CPLD技術和80C196XL時序特征實現(xiàn)DRAM控制器的設計

在設計時,我們采用XC95C36-15 CPLD[2]以及4Mbits的V53C8258[3]DRAM作范例。15ns的CPLD,速度相對較高,價格比較便宜。用它設計成的DRAM控制器允許80C186XL的工作速度高達20MHz,并且XC95C36有異步時鐘選擇項。這種特性對本設計有很大的好處。

圖3是80C186XL DRAM控制器和存儲器的功能框圖。

DRAM控制器由80C186XL狀態(tài)信號S2、S1和S0的解碼來檢測總線的開始、類型和結(jié)束。這些狀態(tài)線是在CLKOUT的上升沿開始有效,在CLKOUT的下降沿失效的。DRAM控制器發(fā)出的RAS和CAS信號應該在CLKOUT的下降沿同時有效,行列地址應該在CLKOUT上升沿附近提供。

DRAM控制器應該在CLKOUT的兩個沿都應能正常操作。通過啟用XC95C36的異步時鐘選擇項,每個XC95C36宏單元可以從可編程與陣列獲得時鐘。DRAM控制器使用80C186XL的CLKOUT信號作時鐘輸入。

DRAM控制器主要由兩個相互聯(lián)的狀態(tài)機構(gòu)成。這兩個狀態(tài)機,使得DRAM的控制與80C186XL是否進行等待狀態(tài)無關。

利用CPLD技術和80C196XL時序特征實現(xiàn)DRAM控制器的設計

狀態(tài)機A和地址多路控制信號(MUX)在CLKOUT的上升沿鎖存。狀態(tài)機B和RAS及CAS的邏輯在CLKOUT的下降沿鎖存。DRAM控制器完整的VHDL語言[4,5]的源代碼可Email給cnhsx@sina.com索取。

DRAM控制器的狀態(tài)圖如圖4所示,狀態(tài)機A和B的起始條件分別是A0和B0。狀態(tài)機A初始化DRAM控制器的序列,狀態(tài)機B終止該序列。

在T2的下降沿,RAS邏輯采樣狀態(tài)機A的狀態(tài),鎖存的地址線和總經(jīng)狀態(tài)信號。如果狀態(tài)機A在A1狀態(tài)(存儲器讀、寫或刷新周期)并且總線周期為DRAM使用,則XC95C36插入RAS信號。

在T2的上升沿,狀態(tài)機A也采樣鎖存的地址線。如果總線周期被DRAM占用,狀態(tài)機A將從狀態(tài)A1轉(zhuǎn)移到A2,否則狀態(tài)機A轉(zhuǎn)換到A3。至此控制轉(zhuǎn)移到狀態(tài)機B。MUX邏輯采樣RAS和BHE引腳的狀態(tài)。如果RAS有效(指示DRAM在訪問),并且總線周期下是刷新周期,XC95C36將插入MUX。MUX在行列地址之間切換,以便進行DRAM的讀寫操作。

在T3的下降沿,狀態(tài)機B采樣狀態(tài)機A。如果狀態(tài)機A處于狀態(tài)A2(DRAM訪問)或狀態(tài)A3(存儲器讀或?qū)懀皇荄RAM訪問),狀態(tài)機B從狀態(tài)B0轉(zhuǎn)到B1。如果總線周期是一個DRAM訪問周期,XC95C36繼續(xù)保持RAS有效。CAS邏輯采樣MUX的狀態(tài)、鎖存地址A0、BHE和總線周期狀態(tài)。如果MUX有效(指示DRAM讀或?qū)懀⑶以L問低字節(jié),則XC95C36插入LCAS;如果MUX有效,并且微處理器訪問高字節(jié),XC95C36插入UCAS。DRAM讀訪問和DRAM刷新訪問不同之處在于:對刷新來說,不需要MUX、UCAS和LCAS。

在T3的上升沿,狀態(tài)機A等待狀態(tài)機B中斷此序列。如果MUX有效(DRAM讀或?qū)懀鼘⒈3钟行А?/p>

有下一個降沿,狀態(tài)機B采樣總線狀態(tài)信號。如果狀態(tài)信號仍然有效,則此狀態(tài)為等待狀態(tài)Tw,狀態(tài)機B保持在狀態(tài)B1。如果這個狀態(tài)是等待狀態(tài),并且RAS有效(DRAM訪問),RAS保持有效;如果狀態(tài)為等待狀態(tài),并且UCAS和LCAS有效(DRAM讀或?qū)懀琔CAS和LCAS保持有效。

在等待狀態(tài)的上升沿,狀態(tài)機A繼續(xù)等待狀態(tài)機B來中斷此序列。如果MUX有效(DRAM讀或?qū)懀瑒t它在T3狀態(tài)里保持有效。

如果微處理器狀態(tài)信號無效,這個狀態(tài)則是一個T4狀態(tài),狀態(tài)機B從B1轉(zhuǎn)到B2.如果狀態(tài)是一個T4狀態(tài),并且RAS有效(DRAM訪問),則RAST4狀態(tài),并且RAS有效(DRAM訪問),則RAS邏輯也檢測無效狀態(tài)信號,并且XC95C36關閉RAS信號;如果狀態(tài)是一個T4狀態(tài),并且UCAS和LCAS有效(DRAM讀或?qū)懀瑒tCAS邏輯也采樣總線狀態(tài)信號;如果狀態(tài)信號無效,則XC95C36關閉UCAS和LCAS信號。

利用CPLD技術和80C196XL時序特征實現(xiàn)DRAM控制器的設計

在T4的上升沿,狀態(tài)機A采樣狀態(tài)機B的狀態(tài)。在狀態(tài)機B處于B2狀態(tài)的情況下,狀態(tài)機A從A2狀態(tài)(DRAM訪問)或A3狀態(tài)(存儲器讀或?qū)懀皇荄RAM訪問)轉(zhuǎn)到A0。如果MUX有效,MUX邏輯檢查RAS的狀態(tài);如果RAS無效(指示一個終止周期),XC95C36關閉MUX。

在下一個CLKOUT下降沿,狀態(tài)機B無條件地從狀態(tài)B2轉(zhuǎn)到B0,終止DRAM序列。控制轉(zhuǎn)移給狀態(tài)機A。

三、80C186XL RCU單元的編程

要使DRAM正常工作,就必須對80C186XL中與DRAM刷新有關的寄存器進行正確編程。這些寄存器包括:刷新時鐘間隔寄存器(RFTIME寄存器)、刷新基地址寄存器(RFBASE寄存器)和刷新控制寄存器(RFCON寄存器)。

刷新時鐘間隔寄存器(RFTIME寄存器)的編程公式為:Trefresh×fcpu/(Rrow+Rrows×補償因子)。V53C8258的技術參數(shù)規(guī)定,其刷新周期Trefresh為8ms,存儲陣列行數(shù)Rrows為512。考慮到RCU取得總線控制權(quán)的延時,補償因子取0.05。因此,微處理器在fcpu=20MHz工作頻率下,RFTIME寄存器的取值為:0.008×20×10 6/(512+512×0.05),約為297.

刷新基地址寄存器(RFBASE寄存器)的編程。該寄存器的高7位,規(guī)定了DRAM容量大小。系統(tǒng)使用兩片V53C8258情況下,RFBASE的取值為00H,DRAM占用微處理器的存儲空間的00000H~7FFFFH(512KB)。

最后通過將刷新控制寄存器(RFCON寄存器)的REN位置位,來啟動刷新控制單元。

若使用80C186XL的節(jié)電模式,則要求重新編程這些值。在寫節(jié)電控制寄存器前,必須先用要時鐘分頻值去除原先設置在刷新間隔寄存器的值,來重新設置寄存器。

結(jié)束語

現(xiàn)在DRAM、CPLD的價格非常低,這樣設計者有機會在嵌入式計算機系統(tǒng)設計中考慮采用DRAM。80C186XL嵌入式微處理器廣泛應用于嵌入式計算機、程控通信工業(yè)控制系統(tǒng)中,具有良好的性價比,其性能和功能是80C31、80C196等單片機無法比擬的,并能充分利用大量的PC平臺軟件。本解決方案已在家庭電子證券產(chǎn)品中采用,獲得了良好的經(jīng)濟效益和社會效益。

掌握CPLD技術和VHDL語言設計技巧是提升產(chǎn)品技術含量的重要途徑。上述CPLD還留在一些引腳和內(nèi)部資源未使用,只要設計者將VHDL源代碼稍微作一些修改,就可以用這些引腳控制新增加的DRAM,提供總線準備輸出信號或DMA響應信號。

如果采用引腳數(shù)和宏單元較多的XC9672或XC95108CPLD,就可以將D觸發(fā)器(74HC74)、多路地址切換器(74HC157)、數(shù)據(jù)收發(fā)器(74HC245)和地址總線鎖存器(74HC373)等其它分立邏輯器件的功能全部集成到CPLD中,這樣系統(tǒng)集成度和可靠性將更加提高。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpld
    +關注

    關注

    32

    文章

    1248

    瀏覽量

    169454
  • 控制器
    +關注

    關注

    112

    文章

    16404

    瀏覽量

    178645
  • 寄存器
    +關注

    關注

    31

    文章

    5357

    瀏覽量

    120720
收藏 人收藏

    評論

    相關推薦

    AN-0973: 超級時序控制器的EEPROM擦除和編程

    電子發(fā)燒友網(wǎng)站提供《AN-0973: 超級時序控制器的EEPROM擦除和編程.pdf》資料免費下載
    發(fā)表于 01-09 13:43 ?0次下載
    AN-0973: 超級<b class='flag-5'>時序</b><b class='flag-5'>控制器</b>的EEPROM擦除和編程

    XL32F001微控制器規(guī)格書

    XL32F001是芯嶺技術推出的一款高性價比微控制器,基于ARM Cortex-M0+內(nèi)核的32位MCU。專為低成本嵌入式應用設計,以滿足多樣化的市場需求。包括高性能、低功耗、寬工作電壓范圍
    的頭像 發(fā)表于 12-18 09:51 ?188次閱讀
    <b class='flag-5'>XL</b>32F001微<b class='flag-5'>控制器</b>規(guī)格書

    MSPM0 G系列80MHz微控制器技術參考手冊

    電子發(fā)燒友網(wǎng)站提供《MSPM0 G系列80MHz微控制器技術參考手冊.pdf》資料免費下載
    發(fā)表于 11-09 14:37 ?13次下載
    MSPM0 G系列<b class='flag-5'>80</b>MHz微<b class='flag-5'>控制器</b><b class='flag-5'>技術</b>參考手冊

    電子束光刻技術實現(xiàn)對納米結(jié)構(gòu)特征的精細控制

    電子束光刻技術使得對構(gòu)成多種納米技術基礎的納米結(jié)構(gòu)特征實現(xiàn)精細控制成為可能。納米結(jié)構(gòu)制造與測量的研究人員致力于提升納米尺度下的光刻精度,并開發(fā)了涵蓋從光學到流體等多個物理領域、用以制造
    的頭像 發(fā)表于 10-18 15:23 ?361次閱讀
    電子束光刻<b class='flag-5'>技術</b><b class='flag-5'>實現(xiàn)</b>對納米結(jié)構(gòu)<b class='flag-5'>特征</b>的精細<b class='flag-5'>控制</b>

    TPS54x80和TPS54x73 SWIFT DC/DC轉(zhuǎn)換時序控制

    電子發(fā)燒友網(wǎng)站提供《TPS54x80和TPS54x73 SWIFT DC/DC轉(zhuǎn)換時序控制.pdf》資料免費下載
    發(fā)表于 10-11 11:17 ?0次下載
    TPS54x<b class='flag-5'>80</b>和TPS54x73 SWIFT DC/DC轉(zhuǎn)換<b class='flag-5'>器</b>的<b class='flag-5'>時序</b><b class='flag-5'>控制</b>

    如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器

    電子發(fā)燒友網(wǎng)站提供《如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器.pdf》資料免費下載
    發(fā)表于 09-23 12:36 ?0次下載
    如何將自定義邏輯從FPGA/<b class='flag-5'>CPLD</b>遷移到<b class='flag-5'>C</b>2000?微<b class='flag-5'>控制器</b>

    利用TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)控制器時序

    電子發(fā)燒友網(wǎng)站提供《利用TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)控制器時序.pdf》資料免費下載
    發(fā)表于 08-30 10:53 ?0次下載
    <b class='flag-5'>利用</b>TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)<b class='flag-5'>控制器</b>的<b class='flag-5'>時序</b>

    DRAM內(nèi)存操作與時序解析

    在數(shù)字時代,DRAM(動態(tài)隨機存取存儲)扮演著至關重要的角色。它們存儲著我們的數(shù)據(jù),也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運行,了解其背后的時序和操作機制是必不可
    的頭像 發(fā)表于 07-26 11:39 ?739次閱讀
    <b class='flag-5'>DRAM</b>內(nèi)存操作與<b class='flag-5'>時序</b>解析

    電源時序屬于控制繼電器嗎

    電源時序控制繼電器是兩種不同的電子設備,電源時序通過控制繼電器
    的頭像 發(fā)表于 07-08 14:30 ?607次閱讀

    電源時序常見故障維修

    方法。 一、電源時序的基本原理 電源時序的工作原理是利用控制器或繼電器等元件,按照預設的時
    的頭像 發(fā)表于 07-08 14:14 ?2990次閱讀

    輕松實現(xiàn)復雜的電源時序控制

    控制器、現(xiàn)場可編程門陣列(FPGA)、數(shù)字信號處理(DSP)、模數(shù)轉(zhuǎn)換(ADC)以及以多個電壓軌供電的其他器件都需要電源時序控制。這些
    的頭像 發(fā)表于 06-26 08:24 ?1126次閱讀
    輕松<b class='flag-5'>實現(xiàn)</b>復雜的電源<b class='flag-5'>時序</b><b class='flag-5'>控制</b>

    工業(yè)控制器原理及應用技術

    ,是實現(xiàn)工業(yè)自動化和智能制造的關鍵設備之一。 一、工業(yè)控制器的原理 工業(yè)控制器的基本原理是利用計算機技術控制理論,對工業(yè)生產(chǎn)過程進行實時監(jiān)
    的頭像 發(fā)表于 06-16 14:51 ?1033次閱讀

    基于AG32的激光控制器

    ,在芯片內(nèi)部內(nèi)置了CPLD邏輯,可以有效地滿足激光控制器需求,有效降低了客戶的BOM成本。 方案特點: 1、AG32具備最高248MHz時鐘頻率,擁有豐富的外設,包括五個UART、兩個I2C、支持USB
    發(fā)表于 05-08 09:59

    通用串行總線Type-C?端口控制器接口規(guī)范

    C 端口管理 (TCPM) 和三個 USB C 型端口控制器 (TCPC)。一個 TCPM 可用于驅(qū)動多個 TCPC受 USB PD 規(guī)范中定義的
    發(fā)表于 03-27 15:36 ?1次下載

    介紹一款集成微控制器的的2.4G合封芯片—XL2407P

    XL2407P芯片是工作在2.400~2.483GHz世界通用 ISM 頻段,集成微控制器的的 2.4G合封芯片。
    的頭像 發(fā)表于 03-15 16:21 ?773次閱讀
    介紹一款集成微<b class='flag-5'>控制器</b>的的2.4G合封芯片—<b class='flag-5'>XL</b>2407P
    主站蜘蛛池模板: 孕妇泬出白浆18P| 久久网站视频| 亚洲 成人网| 久久久无码精品一区二区三区| 1234成人网| 三级黄在线播放| 精品美女国产互换人妻| av av在线| 亚洲国产高清在线| 男总裁憋尿PLAY灌尿BL| 国产精品青青草原app大全| 中文人妻熟妇精品乱又伦| 日韩亚洲视频一区二区三区| 精品成人在线视频| 被老总按在办公桌吸奶头| 亚洲精品婷婷无码成人A片在线| 蜜臀AV中文字幕熟女人妻| 国产成人在线播放视频| 中文字幕在线播放| 无码中文字幕热热久久| 免费毛片a在线观看67194 | 午夜影视免费| 伦理电影v男人天堂| 国产欧美无码亚洲| G国产精品无马| 亚洲综合日韩中文字幕v在线| 三级全黄a| 伦理片天堂eeuss影院| 国产人A片在线乱码视频| chinese东北老年tv视频| 一级毛片美国| 玩弄朋友娇妻呻吟交换电影| 欧美AAAAAA级午夜福利视频| 久9视频这里只有精品123| 国产精品乱码一区二区三| qvod理论电影| 1V1各种PLAY女主被肉| 亚洲看片网站| 无颜之月全集免费观看| 青青青青草| 免费国产午夜理论不卡|