色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

采用VerilogHDL語言和Virtex-5系列FPGA實現Gbps無線通信基站的設計

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-05-13 08:16 ? 次閱讀

引言

隨著集成電路IC)技術進入深亞微米時代,片上系統SoC(System-on-a-Chip)以其顯著的優勢成為當代IC設計的熱點?;谲?a target="_blank">硬件協同設計及IP復用技術的片上系統具有功能強大、高集成度和低功耗等優點,可顯著降低系統體積和成本,縮短產品上市的時間。IP核是SoC設計的一個重要組成部分,已成為目前微電子設計的熱點和主要方向。

UART 核以其可靠性、傳送距離遠的特點被廣泛應該到通信系統和嵌入式微處理器上。利用傳統的EDA工具通過對RTL代碼仿真、驗證、綜合、布局布線后生成網表,下載FPGA中實現,這樣做成的核主要用于驗證的,不適合用來做掩膜。在ASIC/SoC技術日漸成熟的今天,設計商更希望得到能夠做掩膜的IP核,從而便于嵌入到ASIC/SoC設計中。本文描述的UART核采用SYNOPSYS軟件的設計流程,在RTL級上進行優化,解決了綜合優化中碰到的一些常見問題。利用VCS 仿真、編寫測試激勵來驗證,最后用design compile 綜合優化做成的IP核可以滿足此要求,應用到ASIC/SoC設計中將產生巨大的效益。

Gbps無線通信系統的算法鏈路設計

為滿足未來移動通信標準的需要,在算法鏈路上Gbps系統采用時分雙工(TDD)、多天線(MIMO)、空時編碼、正交頻分復用(OFDM)、高階調制和LDPC編碼等高性能物理層傳輸技術,以實現Gbps系統所需的高數據速率業務傳輸和高頻譜效率。以頻分、時分為主的多址方式實現,能夠在多天線環境下對無線資源進行靈活調配,在兼顧實時話音傳輸的同時,最大程度上滿足分組數據傳輸的需要。

具體而言,Gbps系統使用3.4GHz頻段,實際帶寬100MHz,移動臺采用2發4收的天線,基站采用4發8收的天線,OFDM子載波數為2048子載波,有效為1664子載波。圖1是Gbps無線傳輸系統的算法鏈路示意圖。

采用VerilogHDL語言和Virtex-5系列FPGA實現Gbps無線通信基站的設計

圖1Gbps無線傳輸系統算法鏈路

Gbps基站系統的設計實現考慮

移動通信基站往往在一個站址上同時有GSM、TD-SCDMA等多種標準的基站,越來越多地呈現多標準共存的局面,基站研發應當著眼于降低建設、運營維護和升級成本。對此,Gbps無線通信基站應當采用可重配置方式,在支持Gbps無線傳輸的同時能夠兼容未來的LTE-A、IMT-Advanced標準,實現平滑演進。

從實現技術上看,實現信號處理算法并支持可重配置需要可編程處理器件,現代基站系統廣泛采用的可編程處理器以DSP和FPGA為主。盡管高端多核DSP的工作時鐘頻率已經提升到1.2GHz,在TD-SCDMA基站中得到廣泛應用,但還是無法滿足Gbps系統中同步、MIMO、LDPC等算法對信號處理復雜度和實時性的要求。因此,Gbps項目需要采用大容量的高性能FPGA來作為復雜算法的承載平臺。

從基站系統的互連與數據傳輸機制上看,互連連接所有的無線接口、網絡接口和計算資源,傳輸代表計算任務的數據,是使基站系統成為整體、協調運行的關鍵要素。由于MIMO算法需要多天線輸入數據到多基帶處理芯片的傳輸,應當采用以交換式互連網絡和分組數據傳輸機制,更好滿足未來基站系統中MIMO、并行處理、動態可重配置、計算資源動態調度等的需要。

綜合以上設計實現考慮,經過綜合調研考察,Gbps項目決定采用Xilinx公司Virtex-5系列FPGA構架硬件系統平臺[4],承載復雜的信號處理算法,采用串行RapidIO[5]技術作為板間高性能互連,采用千兆以太網(GE)連接業務服務器及LMT計算機。

Virtex-5FPGA介紹

Virtex-5系列FPGA是Xilinx率先發布和量產的65nm平臺FPGA,目前包括LX、LXT、SXT、FXT及TXT等面向不同應用的多個子系列。

Virtex-5系列FPGA最高工作時鐘可以達到550MHz,總邏輯單元數多達330,000個。提供了高達11.6Mbit的靈活嵌入式BlockRAM,能有效地存儲和緩沖各種運算數據。多達640個

增強型嵌入式DSP48Eslice塊,可以滿足高性能DSP算法加速的需要,實現352GMACs的性能。Virtex-5FXT系列FPGA提供多達兩個標準的PowerPC 440處理器模塊,每個處理器在550 MHz時鐘頻率下可提供1,100 DMIPS 的性能。利用PowerPC 440嵌入式處理器模塊,可快速方便地實現Gbps基站中復雜的控制和通信協議處理。

Virtex-5系列FPGA集成100Mbps–6.5Gbps的高性能收發器,配合FPGA內部編程實現的串行RapidIO邏輯層模塊可以實現芯片間和板間高性能的數據交換互連。集成符合IEEE802.3標準的10/100/1000Mbps以太網MAC硬核,連接外部GEPHY或直接使用FPGA本身的GTP/GTX,就可以實現高性能的千兆以太網接口。

算法對資源的需求及FPGA型號的確定

分析Gbps算法鏈路中各算法的不同實現特點并對運算量以及使用的主要資源進行估計,可以確定所需要使用的FPGA。表1是資源需求估計與FPGA選擇的結果,表2是目標FPGA內部資源情況的總結。

采用VerilogHDL語言和Virtex-5系列FPGA實現Gbps無線通信基站的設計

表1Gbps無線通信基站系統算法鏈路對FPGA資源的需求

其中,發送端的LDPC編碼和接收端的LDPC譯碼,主要是邏輯運算,無需乘法器資源,因此采用Virtex-5中的LXT實現。同步、FFT/IFFT、調制/解調、空時譯碼等算法需要消耗大量的乘法器資源,采用集成大量DSP48E模塊的SXT系列實現。MAC處理及網絡接口采用FXT系列FPGA中的2個PowerPC440處理器以及內嵌的千兆以太網硬核實現。采用FPGA片內的PowerPC處理器,可以大大地降低外部電路設計的復雜度,降低物理層與MAC層間數據交換的復雜性,降低系統傳輸延遲,而且可以利用PowerPC處理器應用處理加速單元(APU)實現定制的指令,極大地提高MAC處理的效率。

采用VerilogHDL語言和Virtex-5系列FPGA實現Gbps無線通信基站的設計

表2基站中使用的Virtex-5FPGA資源及數量統計

基于Virtex-5FPGA設計的Gbps無線通信基站

采用VerilogHDL語言和Virtex-5系列FPGA實現Gbps無線通信基站的設計

圖2Gbps無線通信基站基帶處理系統硬件實現框圖

根據算法需求分析的結果,Gbps基站系統最終以9片LX155T、17片SX95T、1片FX100TFPGA為中心構建。其中用4片SX95T實現8天線的接收同步/解幀/解時隙,每片FPGA處理2天線;用4片SX95T完成全部8天線的OFDM接收的IFFT及信道估計;用8片SX95T完成4發8收的MIMO空時譯碼處理,用8片LX155T完成解調、解交織及LDPC譯碼;FX100T中的PowerPC440處理器完成MAC層收發數據處理;1片LX155T完成發送的LDPC編碼。所有FPGA均采用FF1136封裝,由于Virtex-5FPGA采用管腳兼容設計,SXT、LXT和FXT可以直接替換,降低了PCB設計的工作量,增加了系統應用的靈活性。

ADC使用TI公司的11bit的ADS62P15,DAC使用ADI公司AD9779A,ADC、DAC采樣時鐘及FPGA工作時鐘頻率為122.88MHz。

Gbps基站系統的互連設計如下:ADC與同步FPGA間采用差分LVDS連接;各組同步/解幀/解時隙與信道估計/IFFT的FPGA以及空時譯碼與LDPC譯碼FPGA之間直接采用48對差分LVDS連接;其余FPGA互連采用14端口SerialRapdIO交換機實現。Gbps基站系統的結構和接口整體采用高級電信計算架構(ATCA)和SerialRapidIO構建,模塊化的結構和基于交換的互連使得系統可以方便地增加基帶處理板卡的數量或擴展新的功能模塊。

結論

本文利用SYNOPSYS軟件設計IP核,更適合用于ASIC/SoC設計,而采用傳統的EDA軟件實現的則適合用在FPGA上,不適合用來做掩膜生成ASIC/SoC。本UART核的邏輯設計采用VerilogHDL語言,用狀態機和移位寄存器設計使整個設計的時序清晰,同時減少了接收模塊停止位的判斷,通過對RTL級優化避免了毛刺、亞穩態、多時鐘等問題,仿真和驗證采用的是SYNOPSYS軟件的VCS,通過對時序、功耗、面積的綜合考慮,最后通過SYNOPSYS軟件的design compile 綜合優化完成的IP 核可成功應用到ASIC/SoC 設計上。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    603037
  • soc
    soc
    +關注

    關注

    38

    文章

    4163

    瀏覽量

    218171
  • 無線通信
    +關注

    關注

    58

    文章

    4565

    瀏覽量

    143500
收藏 人收藏

    評論

    相關推薦

    如何利用Virtex-5 FPGA設計Gbps無線通信基站?

    。依托于國家“863”計劃Gbps 無線傳輸關鍵技術與試驗系統研究開發項目,我們究竟該如何利用Virtex-5 FPGA設計Gbps
    發表于 08-07 07:05

    如何設計Gbps無線通信基站系統?

    如何設計Gbps無線通信基站系統?為什么要這樣做?有什么優勢?
    發表于 08-14 07:16

    如何采用Virtex-5 FPGA設計Gbps無線通信基站?

    本文研究工作依托于國家“863”計劃Gbps無線傳輸關鍵技術與試驗系統研究開發項目,研制面向LTE-A、IMT-Advanced等未來移動通信標準,能夠驗證相關技術并達到標準技術指標的新型移動
    發表于 04-15 06:47

    請問怎樣去設計一種Gbps無線通信基站

    一種基于Virtex-5 FPGA設計Gbps無線通信基站設計
    發表于 05-31 06:40

    如何利用Virtex-5 FPGA設計Gbps無線通信技術基站?

    本文基于Virtex-5FPGA設計面向未來移動通信標準的Gbps無線通信基站系統,具有完全的可重配置性,可以完成MIMO、OFDM及LDP
    發表于 06-07 06:48

    Xilinx Virtex-5 FXT FPGA開發方案

    Xilinx公司的Virtex-5 FXT FPGA器件在業界率先集成了嵌入式PowerPC 440處理器模塊、高速RocketIO GTX收發器和專用XtremeDSP 處理能力。作為65nm Virtex-5
    發表于 11-24 11:17 ?33次下載

    Virtex-5FPGA設計Gbps無線通信技術設計計算

    本文基于Virtex-5FPGA設計面向未來移動通信標準的Gbps無線通信基站系統,具有完全的可重配置性,可以完成MIMO、OFDM及LDP
    發表于 12-17 15:22 ?972次閱讀

    基于Virtex-5 FPGAGbps無線通信基站設計

    本文研究工作依托于國家“863”計劃Gbps 無線傳輸關鍵技術與試驗系統研究開發項目,研制面向LTE-A、IMT-Advanced等未來移動通信標準,能夠驗證相關技術并達到標準技術指標的新型移動通
    發表于 04-02 11:57 ?1985次閱讀
    基于<b class='flag-5'>Virtex-5</b> <b class='flag-5'>FPGA</b>的<b class='flag-5'>Gbps</b><b class='flag-5'>無線通信</b><b class='flag-5'>基站</b>設計

    基于Virtex-5的串行傳輸系統的實現

    為了解決下一代無線通信基站中多天線(MIMO)信號處理所帶來的巨大數據吞吐量要求,本文基于Virtex-5 FPGA的GTP單元給出了一種在高級電信計算架構(ATCA)機箱內
    發表于 08-25 10:37 ?1484次閱讀
    基于<b class='flag-5'>Virtex-5</b>的串行傳輸系統的<b class='flag-5'>實現</b>

    基于Virtex-5的3.125G串行傳輸系統的設計

    本文基于Virtex-5 FPGA的GTP單元給出了一種在高級電信計算架構(ATCA)機箱內實現單對差分線進行3.125Gbps串行傳輸的設計方案。
    發表于 09-16 09:52 ?1863次閱讀
    基于<b class='flag-5'>Virtex-5</b>的3.125G串行傳輸系統的設計

    DS100-Virtex-5 系列概述

    Virtex-5 系列可提供 FPGA 市場中最新最強大的功能。Virtex-5 系列采用第二代
    發表于 01-17 15:11 ?7次下載
    DS100-<b class='flag-5'>Virtex-5</b> <b class='flag-5'>系列</b>概述

    WWP248 - 移植到Virtex-5 FPGA的指南

    由于Virtex-5 器件的基礎架構與以往的FPGA 器件不同,因此,要為特定設計選擇合適的Virtex-5 器件并非易事。大多數情況下,設計應采用類似的陣列大?。ㄆ骷盗浚┎⑶冶纫郧?/div>
    發表于 01-17 17:36 ?33次下載

    WP245 - 使用Virtex-5系列FPGA獲得更高系統性能

    Virtex-5 器件包括基于第二代高級硅片組合模塊 (ASMBL) 列架構的多平臺 FPGA 系列。集成了為獲得最佳性能、更高集成度和更低功耗設計的若干新型架構元件,Virtex-5
    發表于 02-17 14:39 ?51次下載
    WP245 - 使用<b class='flag-5'>Virtex-5</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>獲得更高系統性能

    Virtex-5系列FPGA CLB芯片的數據手冊免費下載

    virtex-5系列提供了fpga市場上最新最強大的功能。使用第二代asmbl?(高級硅模塊化塊)基于列的架構,virtex-5系列包含五個
    發表于 10-21 08:00 ?26次下載
    <b class='flag-5'>Virtex-5</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> CLB芯片的數據手冊免費下載

    基于直流和開關特性的Virtex-5 FPGA產品介紹

    基于直流和開關特性的Virtex-5 FPGA產品介紹
    發表于 07-12 14:11 ?18次下載
    主站蜘蛛池模板: 免费无码一区二区三区蜜桃大| 麻花传媒XK在线观看| 门事件快播| 乳欲性高清在线| 真人美女精美小穴| 国产69精品久久久久妇女| 好大好硬好爽好深好硬视频| 免费麻豆国产黄网站在线观看| 色99蜜臀AV无码| 做a爱片的全过程| 国产高清视频青青青在线| 亚洲AV精品无码国产一区| 在线精品视频成人网| 国产CHINESE HD精品| 恋夜影院安卓免费列表uc| 乌克兰肛交影视| 99精品视频免费在线观看| 国产亚洲中文字幕视频| 欧洲最大无人区免费高清完整版 | 真人美女精美小穴| 国产a级午夜毛片| 免费播放美女一级毛片| 亚洲精品久久久久久偷窥| 把极品白丝班长啪到腿软| 久久亚洲高清观看| 无限资源在线完整高清观看1| 99久久国产综合精品国| 精品视频在线观看视频免费视频| 日本另类z0zxhd| 91青青草原| 久草在在线免视频在线观看| 特级毛片s级全部免费| 99久久99| 开心片色99xxxx| 亚洲精品网址| 国产精品99AV在线观看| 青娱乐极品视觉盛宴av| 57PAO强力打造高清免费| 九九热这里只有精品2| 午夜日本大胆裸艺术| 大学生第一次破苞疼哭了|