色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-07-24 08:05 ? 次閱讀

應(yīng)用VHDL語(yǔ)言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。

1 系統(tǒng)設(shè)計(jì)方案

1.1 系統(tǒng)總體框圖

數(shù)字秒表主要有分頻器、計(jì)數(shù)模塊、功能控制模塊、勢(shì)能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

本次的設(shè)計(jì)仿真選用以EP1C6Q240芯片為核心的FPGA開發(fā)板,該開發(fā)板提供了較完善的外圍周邊電路和信號(hào)接口,并提供了一塊4位7段數(shù)碼管的擴(kuò)展板,為本次設(shè)計(jì)提供了硬件條件。在設(shè)計(jì)中,功能控制模塊根據(jù)控制選擇不同的功能狀態(tài)的時(shí)間輸出,通過勢(shì)能控制模塊和顯示輸出模塊驅(qū)動(dòng)7段數(shù)碼管顯示相應(yīng)的時(shí)間。

1.2 系統(tǒng)功能要求

(1)具有時(shí)鐘秒表系統(tǒng)功能要求顯示功能,用4個(gè)數(shù)碼管分別顯示秒和百分秒;

(2)具有3種功能狀態(tài):系統(tǒng)時(shí)間運(yùn)行狀態(tài),系統(tǒng)時(shí)間至零狀態(tài),時(shí)鐘正常顯示狀態(tài),通過輸入控制信號(hào)可以使系統(tǒng)在這3個(gè)狀態(tài)之間切換,使數(shù)碼管顯示相應(yīng)狀態(tài)的時(shí)間;

(3)開啟時(shí)間設(shè)定、關(guān)閉時(shí)間設(shè)定可通過控制信號(hào)中的時(shí)間調(diào)節(jié)來設(shè)置,在秒設(shè)置方面每按一下,秒就會(huì)自動(dòng)加1,采用60進(jìn)制計(jì)數(shù),當(dāng)計(jì)數(shù)到59時(shí)又會(huì)恢復(fù)為00;百分秒設(shè)置方面每按一下,百分秒會(huì)自動(dòng)加1,采用100進(jìn)制計(jì)數(shù),當(dāng)計(jì)數(shù)到99時(shí),向上進(jìn)位并恢復(fù)00。系統(tǒng)時(shí)間可以同單獨(dú)的至零信號(hào),將數(shù)碼管顯示時(shí)間直接恢復(fù)到00.00狀態(tài)。

2 模塊功能設(shè)計(jì)及仿真

2.1 分頻模塊

開發(fā)板提供的系統(tǒng)時(shí)鐘為50 MHz,通過分頻模塊3次分頻,將系統(tǒng)的時(shí)鐘信號(hào)分為100 Hz和1 000 Hz分別提供給計(jì)數(shù)模塊和勢(shì)能控制模塊作為時(shí)鐘控制信號(hào)。該模塊部分VHDL源程序如下:

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

2.2 計(jì)數(shù)模塊

計(jì)數(shù)模塊中,時(shí)鐘信號(hào)是100 Hz作為秒表的百分秒輸入,百分秒為100進(jìn)制計(jì)數(shù)器,其進(jìn)位輸出作為秒的計(jì)數(shù)時(shí)鐘,秒為60進(jìn)制計(jì)數(shù)器。控制信號(hào)輸入端的begin-stop和reset信號(hào)控制計(jì)數(shù)器的開始、停止和至零。該模塊部分VHDL源程序如下,方針結(jié)果如圖2所示:

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

2.3 勢(shì)能控制模塊

本次設(shè)計(jì)選用的開發(fā)板數(shù)碼管擴(kuò)展板的數(shù)碼顯示采用的是4個(gè)數(shù)碼管動(dòng)態(tài)掃描輸出,一般只要每個(gè)掃描頻率超過人的眼睛視覺暫留頻率24 Hz以上就可以達(dá)到點(diǎn)亮單個(gè)顯示而不閃爍,掃描頻率采用1 kHz信號(hào)。通過勢(shì)能控制,每個(gè)數(shù)碼管的顯示頻率為250 Hz,滿足顯示要求。該模塊部分VHDL源程序如下:

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

2.4 顯示控制模塊

本次設(shè)計(jì)選用的開發(fā)板在4位數(shù)碼管輸入方面只提供1個(gè)數(shù)據(jù)接口,用來動(dòng)態(tài)顯示4位數(shù)據(jù),在數(shù)據(jù)輸入信號(hào)方面要做到和勢(shì)能控制信號(hào)同頻率輸出,才能保證數(shù)碼顯示不會(huì)出錯(cuò)或顯示移位。該模塊部分VHDL源程序如下:

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

同時(shí)通過控制信號(hào)示系統(tǒng)處在不同的功能狀態(tài):系統(tǒng)時(shí)間運(yùn)行狀態(tài),系統(tǒng)時(shí)間至零狀態(tài),時(shí)鐘正常顯示狀態(tài)。利用功能轉(zhuǎn)換信號(hào)實(shí)現(xiàn)3個(gè)功能狀態(tài)之間的轉(zhuǎn)換,并產(chǎn)生相應(yīng)的控制信號(hào)去控制顯示輸出模塊不同狀態(tài)的正確顯示。其部分源程序如下:

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

3 系統(tǒng)部分功能仿真

各部分模塊完成后,用QuartusⅡ?qū)Τ绦蚓幾g、仿真、得到的仿真波形如圖3所示。

基于VHDL語(yǔ)言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)

本系統(tǒng)采用的FPGA芯片為Altera公司的EP1C6Q240,用VHDL和QuartusⅡ軟件工具開發(fā),設(shè)計(jì)輸入完成后,進(jìn)行整體的編譯和邏輯仿真,然后進(jìn)行轉(zhuǎn)換、延時(shí)仿真生成配置文件,最后下載至FPGA器件,完成結(jié)果功能配置,實(shí)現(xiàn)其硬件功能。

4 結(jié) 語(yǔ)

該系統(tǒng)運(yùn)用先進(jìn)的EDA軟件和VHDL,采用模塊法自頂向下的設(shè)計(jì)原則,并借助FPGA實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì),充分體現(xiàn)了現(xiàn)代數(shù)字電路設(shè)計(jì)系統(tǒng)芯片化,芯片化設(shè)計(jì)的思想突破了傳統(tǒng)電子系統(tǒng)的設(shè)計(jì)模式,使系統(tǒng)開發(fā)速度快、成本低、系統(tǒng)性能大幅度地提升。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21748

    瀏覽量

    603874
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    50886

    瀏覽量

    424179
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    817

    瀏覽量

    128159
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于VHDL語(yǔ)言秒表數(shù)字鐘仿真和引腳設(shè)置

    基于VHDL語(yǔ)言秒表數(shù)字鐘仿真和引腳設(shè)置
    發(fā)表于 05-22 23:13

    請(qǐng)問VHDL語(yǔ)言和verilog語(yǔ)言有什么區(qū)別?

    VHDL語(yǔ)言和verilog語(yǔ)言有何區(qū)別
    發(fā)表于 03-28 06:52

    請(qǐng)問VHDL語(yǔ)言和verilog語(yǔ)言有什么區(qū)別?

    VHDL語(yǔ)言和verilog語(yǔ)言有何區(qū)別
    發(fā)表于 03-29 07:55

    分享一種數(shù)字秒表設(shè)計(jì)方法

    本文介紹了一種基于FPGA利用VHDL硬件描述語(yǔ)言數(shù)字秒表設(shè)計(jì)方法,
    發(fā)表于 05-11 06:37

    VHDL語(yǔ)言FPGA/CPLD開發(fā)中的應(yīng)用?

    【摘 要】 通過設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL
    發(fā)表于 05-10 19:47 ?1192次閱讀
    <b class='flag-5'>VHDL</b><b class='flag-5'>語(yǔ)言</b>在<b class='flag-5'>FPGA</b>/CPLD<b class='flag-5'>開發(fā)</b>中的應(yīng)用?

    數(shù)字電壓表的VHDL設(shè)計(jì)與實(shí)現(xiàn)

    數(shù)字電壓表的VHDL設(shè)計(jì)與實(shí)現(xiàn) 介紹數(shù)字電壓表的組成及工作原理,論述了基于VHDL語(yǔ)言和
    發(fā)表于 10-12 19:14 ?1830次閱讀
    <b class='flag-5'>數(shù)字</b>電壓表的<b class='flag-5'>VHDL</b>設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>

    基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)

    利用一塊芯片完成除時(shí)鐘源、按鍵、揚(yáng)聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語(yǔ)言實(shí)現(xiàn)。這樣設(shè)計(jì)具有體積小、設(shè)計(jì)周期短(設(shè)計(jì)過
    發(fā)表于 09-27 15:08 ?366次下載
    基于CPLD的<b class='flag-5'>VHDL</b><b class='flag-5'>語(yǔ)言</b><b class='flag-5'>數(shù)字</b>鐘(含<b class='flag-5'>秒表</b>)設(shè)計(jì)

    基于Xilinx FPGAVHDL數(shù)字秒表設(shè)計(jì)與仿真實(shí)現(xiàn)

    文中著重介紹了一種基于FPGA利用VHDL硬件描述語(yǔ)言數(shù)字秒表設(shè)計(jì)方法,在設(shè)計(jì)過程中使用基于VHDL
    發(fā)表于 12-25 11:19 ?6621次閱讀

    基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)

    基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)
    發(fā)表于 11-04 15:14 ?9次下載

    51開發(fā)板實(shí)現(xiàn)計(jì)算器

    51開發(fā)板實(shí)現(xiàn)計(jì)算器,感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 11-23 16:06 ?13次下載

    利用VHDL硬件描述語(yǔ)言和FPGA技術(shù)完成驅(qū)動(dòng)時(shí)序電路的實(shí)現(xiàn)

    CCD驅(qū)動(dòng) 電路的實(shí)現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實(shí)現(xiàn)驅(qū)動(dòng)電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點(diǎn),利用VHDL硬件描述
    發(fā)表于 11-24 18:55 ?1790次閱讀
    利用<b class='flag-5'>VHDL</b>硬件描述<b class='flag-5'>語(yǔ)言和</b><b class='flag-5'>FPGA</b>技術(shù)完成驅(qū)動(dòng)時(shí)序電路的<b class='flag-5'>實(shí)現(xiàn)</b>

    使用51單片機(jī)開發(fā)板實(shí)現(xiàn)LED點(diǎn)陣顯示數(shù)字0的程序免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是使用51單片機(jī)開發(fā)板實(shí)現(xiàn)LED點(diǎn)陣顯示數(shù)字0的程序免費(fèi)下載。
    發(fā)表于 10-31 08:00 ?2次下載
    使用51單片機(jī)<b class='flag-5'>開發(fā)板實(shí)現(xiàn)</b>LED點(diǎn)陣顯示<b class='flag-5'>數(shù)字</b>0的程序免費(fèi)下載

    使用VHDL語(yǔ)言和FPGA設(shè)計(jì)一個(gè)多功能數(shù)字鐘的論文免費(fèi)下載

    本設(shè)計(jì)采用EDA技術(shù),以硬件描述語(yǔ)言VHDL為系統(tǒng)邏輯描述手段設(shè)計(jì)文件,在QUARTUSII工具軟件環(huán)境下, 采用自頂向下的設(shè)計(jì)方法, 由各個(gè)基本模塊共同構(gòu)建了一個(gè)基于FPGA數(shù)字
    發(fā)表于 08-28 09:36 ?30次下載
    使用<b class='flag-5'>VHDL</b><b class='flag-5'>語(yǔ)言和</b><b class='flag-5'>FPGA</b>設(shè)計(jì)一個(gè)多功能<b class='flag-5'>數(shù)字</b>鐘的論文免費(fèi)下載

    硬件描述語(yǔ)言和FPGA的具體關(guān)系

    按鍵是FPGA設(shè)計(jì)當(dāng)中最常用也是最簡(jiǎn)單的外設(shè),本章通過按鍵檢測(cè)實(shí)驗(yàn),檢測(cè)開發(fā)板的按鍵功能是否正常,并了解硬件描述語(yǔ)言和FPGA的具體關(guān)系,學(xué)習(xí)Vivado RTL ANALYSIS的使
    的頭像 發(fā)表于 02-08 17:27 ?909次閱讀
    硬件描述<b class='flag-5'>語(yǔ)言和</b><b class='flag-5'>FPGA</b>的具體關(guān)系

    C語(yǔ)言入門開發(fā)板實(shí)驗(yàn)指導(dǎo)電子版下載

    C語(yǔ)言入門開發(fā)板實(shí)驗(yàn)指導(dǎo)電子版下載
    發(fā)表于 03-24 17:23 ?0次下載
    C<b class='flag-5'>語(yǔ)言</b>入門<b class='flag-5'>開發(fā)板實(shí)</b>驗(yàn)指導(dǎo)電子版下載
    主站蜘蛛池模板: 欧美疯狂做受xxxxx喷水| 学校捏奶揉下面污文h| 暖暖 免费 高清 日本在线| 欧美在线看欧美视频免费| 试看做受120秒免费午夜剧场| 亚洲乱码中文字幕久久| 99re久久精品在线播放| 国产成人精品亚洲线观看| 久久久久久九九| 日韩人妻无码精品-专区| 亚洲免费在线视频| 扒开黑女人p大荫蒂老女人| 国模啪啪久久久久久久| 欧美gay69| 亚洲理论在线a中文字幕| xxx免费观看| 精品国产乱码久久久人妻| 热中文热国产热综合| 夜夜艹日日干| 高清国产免费观看视频在线| 久久久久久电影| 午夜看片福利在线观看| 97在线视频免费| 韩国甜性涩爱| 日本又黄又裸一级大黄裸片| 伊人久久大香线蕉电影院| 国产99久久| 免费伦理片网站| 亚洲欧美精品无码一区二在线 | 成年美女黄网站色app| 激情男女高潮射精AV免费| 日韩黄色免费| 91在线一区二区| 精品视频免费在线观看| 宿舍BL 纯肉各种PLAY H| 99国产精品| 精品久久综合1区2区3区激情| 色迷迷电影| 99综合之综合久久伊人| 精品无码一区二区三区不卡| 桃隐社区最新最快地址|