色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

電子設計 ? 作者:電子設計 ? 2018-10-02 13:51 ? 次閱讀

引言

印制線路板(PCB)提供電路元件和器件之間的電氣連接,是各種電子設備最基本的組成部分,它的性能直接關系到電子設備質量的好壞。隨著電子技術的發(fā)展,各種電子產品經常在一起工作,它們之間的干擾越來越嚴重,所以電磁兼容問題成為一個電子系統(tǒng)能否正常工作的關鍵。同樣,隨著PCB的密度越來越高,PCB設計的好壞對電路的干擾及抗干擾能力影響很大。要使電子電路獲得最佳性能,除了元器件的選擇和電路設計之外,良好的PCB布線在電磁兼容性中也是一個非常重要的因素。

隨著高速DSP技術的廣泛應用,相應的高速DSP的PCB設計就顯得十分重要。由于DSP是一個相當復雜、種類繁多并有許多分系統(tǒng)的數(shù)、模混合系統(tǒng),所以來自外部的電磁輻射以及內部元器件之間、分系統(tǒng)之間和各傳輸通道間的串擾對DSP及其數(shù)據(jù)信息所產生的干擾,已嚴重地威脅著其工作的穩(wěn)定性、可靠性和安全性。據(jù)統(tǒng)計,干擾引起的DSP事故占其總事故的90%左右。因此設計一個穩(wěn)定、可靠的DSP系統(tǒng),電磁兼容和抗干擾至關重要。

1、DSP的電磁干擾環(huán)境

電磁干擾的基本模型由電磁干擾源、耦合路徑和接收機3部分組成,如圖1所示。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

電磁干擾源包含微處理器微控制器、靜電放電、瞬時功率執(zhí)行元件等。隨著大量高速半導體器件的應用,其邊沿跳變速率非常快,這種電路可以產生高達300 MHz的諧波干擾。耦合路徑可以分為空間輻射電磁波和導線傳導的電壓與電流。噪聲被耦合到電路中的最簡單方式是通過導體的傳遞,例如,有一條導線在一個有噪聲的環(huán)境中經過,這條導線通過感應接收這個噪聲并且將其傳遞到電路的其他部分,所有的電子電路都可以接收傳送的電磁干擾。例如,在數(shù)字電路中,臨界信號最容易受到電磁干擾的影響;模擬的低級放大器控制電路電源調整電路也容易受到噪聲的影響。

2、DSP電路板的布線和設計

良好的電路板布線在電磁兼容性中是一個非常重要的因素,一個拙劣的電路板布線和設計會產生很多電磁兼容問題,即使加上濾波器和其他元器件也不能解決這些問題。

正確的電路布線和設計應該達到如下3點要求:

(1)電路板上的各部分電路之間存在干擾,電路仍能正常工作;

(2)電路板對外的傳導發(fā)射和輻射發(fā)射盡可能低,達到有關標準要求;

(3)外部的傳導干擾和輻射干擾對電路板上的電路沒有影響。

2.1 元器件的布置

(1)元器件布置的首要問題是對元器件進行分組。元器件的分組原則有:按電壓不同分;按數(shù)字電路和模擬電路分;按高速和低速信號分和按電流大小分。一般情況下都按照電壓不同分或按數(shù)字電路與模擬電路分。

(2)所有的連接器都放在電路板的一側,盡量避免從兩側引出電纜。

(3)避免讓高速信號線靠近連接器。

(4)在元器件安排時應考慮盡可能縮短高速信號線,如時鐘線、數(shù)據(jù)線和地址線等。

2.2 地線和電源線的布置

地線布置的最終目的是為了最小化接地阻抗,以此減小從電路返回到電源之間的接地回路電勢,即減小電路從源端到目的端線路和地層形成的環(huán)路面積。通常增加環(huán)路面積是由于地層隔縫引起的。如果地層上有縫隙,高速信號線的回流線就被迫要繞過隔縫,從而增大了高頻環(huán)路的面積,如圖2所示。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

圖2中高速線與芯片之間進行信號傳輸。圖2(a)中沒有地層隔縫,根據(jù)“電流總是走阻抗最小的途徑”,此時環(huán)路面積最小。圖2(b)中,有地層隔縫,此時地環(huán)路面積增大,這樣就產生如下后果:

(1)增大向空間的輻射干擾,同時易受空間磁場的影響;

(2)加大與板上其他電路產生磁場耦合的可能性;

(3)由于環(huán)路電感加大,通過高速線輸出的信號容易產生振蕩;

(4)環(huán)路電感上的高頻壓降構成共模輻射源,并通過外接電纜產生共模輻射。

通常地層上的隔縫不是在分地時、有意識地加上的,有時隔縫是因為板上的過孔過于接近而產生的,因此在PCB設計中應盡量避免該種情況發(fā)生。

電源線的布置要和地線結合起來考慮,以便構成特性阻抗盡可能小的供電線路。為了減小供電用線的特性阻抗,電源線和地線應該盡可能的粗,并且相互靠近,使供電回路面積減到最小,而且不同的供電環(huán)路不要相互重疊。在集成芯片的電源腳和地腳之間要加高頻去耦電容,容量為0.01~0.1μF,而且為了進一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個高頻去耦電容和1個1~10μF的低頻濾波電容。

在多層電路板中,電源層和地層要放置在相鄰的層中,從而在整個電路板上產生一個大的PCB電容消除噪聲。速度最快的關鍵信號和集成芯片應當布放在臨近地層一邊,非關鍵信號則布放在靠近電源層一邊。因為地層本身就是用來吸收和消除噪聲的,其本身幾乎是沒有噪聲的。

2.3 信號線的布置

不相容的信號線之間能產生耦合干擾,所以在信號線的布置上要把它們隔離,隔離時采取的措施有:

(1)不相容信號線應相互遠離,不要平行,分布在不同層上的信號線走向應相互垂直,這樣可以減少線間的電場和磁場耦合干擾;

(2)高速信號線特別是時鐘線要盡可能的短,必要時可在高速信號線兩邊加隔離地線;

(3)信號線的布置最好根據(jù)信號流向順序安排,一個電路的輸入信號線不要再折回輸入信號線區(qū)域,因為輸入線與輸出線通常是不相容的。

當高速數(shù)字信號的傳輸延時時間Td>Tr(Tr為信號的脈沖上升時間)時,應考慮阻抗匹配問題。因為錯誤的終端阻抗匹配將會引起信號反饋和阻尼振蕩。通常線路終端阻抗匹配的方法有串聯(lián)源端接法、并聯(lián)端接法、RC端接法、Thevenin端接法4種。

(1)串聯(lián)源端接法

圖3為串聯(lián)源端接電路。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

源端阻抗Zs和分布在傳輸線上的阻抗Zo之間,加上源端接電阻Rs,用來完成阻抗匹配,Rs還能吸收負載的反饋。這里的Rs必須離源端盡可能的近,理論上應為Rs=Zo-Zs中的實數(shù)值。一般Rs取15~75Ω。

(2)并聯(lián)端接法

圖4為并聯(lián)端接電路。附加1個并聯(lián)端電阻Rp,這樣Rp與ZL并聯(lián)后就與Zo相匹配。這個方法需要源驅動電路來驅動一個較高的電流,能耗很高,所以在功耗小的系統(tǒng)中不適用。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

(3)RC端接法

圖5為RC端接電路。該方法類似于并聯(lián)端接電路,但引入了電容C1,此時R用于提供匹配Zo的阻抗。C1為R提供驅動電流并過濾掉從傳輸線到地的射頻能量。因此與并聯(lián)端接方法相比,RC端接電路需要的源驅動電流更少。R和C1的值由Zo,Tpd(環(huán)路傳輸延遲)和終端負載電容值Cd決定。時間為常數(shù),RC=3Tpd,其中R∥ZL=Zo,C=C1∥Cd。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

(4)Thevenin端接法

圖6為Thevenin端接電路。該電路由上拉電阻R1和下拉電阻R2組成,這樣就使邏輯高和邏輯低與目標負載相符。其中,R1和R2的值由R1∥R2=Zo決定,R1+R2+ZL的值要保證最大電流不能超過驅動電路容量。

分析高速DSP系統(tǒng)中產生干擾的原因及如何解決

3、結語

本文通過對電子產品電磁環(huán)境的分析,確定高速DSP系統(tǒng)中產生干擾的主要原因,并針對這些原因,通過對高速DSP系統(tǒng)的多層板布局、器件布局以及PCB布線等方面進行分析,給出有效降低DSP系統(tǒng)的干擾、提高電磁兼容性能的措施。從設計層次保證了高速DSP系統(tǒng)的有效性和可靠性。合理布局設計,減少噪聲,降低干擾,避開不必要的失誤,對系統(tǒng)性能的發(fā)揮起到不可低估的作用。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 微控制器
    +關注

    關注

    48

    文章

    7572

    瀏覽量

    151648
  • 電源
    +關注

    關注

    184

    文章

    17776

    瀏覽量

    250825
  • dsp
    dsp
    +關注

    關注

    554

    文章

    8031

    瀏覽量

    349385
  • 微處理器
    +關注

    關注

    11

    文章

    2271

    瀏覽量

    82573
收藏 人收藏

    評論

    相關推薦

    共模干擾產生原因分析

    共模干擾產生原因 1. 電網(wǎng)串入共模干擾電壓。 2. 輻射干擾(如雷電,設備電弧,附近電臺,大功率輻射源)在信號線上感應出共模
    的頭像 發(fā)表于 05-16 07:28 ?1.9w次閱讀
    共模<b class='flag-5'>干擾</b><b class='flag-5'>產生</b>的<b class='flag-5'>原因</b><b class='flag-5'>分析</b>

    高速DSP系統(tǒng)PCB板的可靠性設計分析

    5cm 打過孔與地層連接;時鐘發(fā)送側必須串接一個22Ω~220Ω的阻尼電阻。可避免由這些線帶來的信號噪聲所產生干擾。  軟、硬件抗干擾設計  一般高速
    發(fā)表于 10-23 21:57

    高速DSP的PCB抗干擾設計

    BGA封裝屬于球柵陣列貼片封裝,在開發(fā)中系統(tǒng)的物理實現(xiàn)上,也就是板級設計牽涉到很多高速數(shù)字電路的設計技術。高速系統(tǒng)中,噪聲干擾
    發(fā)表于 09-12 15:09

    基于DSP的變頻調速系統(tǒng)電磁干擾問題分析,怎么解決這些干擾

    基于DSP的變頻調速系統(tǒng)電磁干擾問題分析,怎么解決這些干擾
    發(fā)表于 04-25 07:35

    汽車電磁干擾產生原因和危害有哪些?

    電磁兼容性的概念及意義是什么?汽車電磁干擾產生原因和危害有哪些?如何解決電磁噪聲問題?
    發(fā)表于 05-14 06:04

    在定點數(shù)運算中產生溢出的原因是什么

    馮·諾依曼機工作方式的基本特點是什么?計算機系統(tǒng)中采用補碼運算的目的是什么?在定點二進制運算器中,減法運算一般通過什么來實現(xiàn)?在定點數(shù)運算中產生溢出的原因是什么?和外存儲器相比,內存儲器的特點是什么?
    發(fā)表于 08-11 08:44

    分析換能器電路中產生這種電壓信號的原因

    分析換能器電路中產生這種不穩(wěn)定電壓信號的原因。如圖所示,信號源為正弦脈沖信號,幅度500mV,周期30,觸發(fā)間隔1ms。經功放放大后輸出顯示在示波器上(第一股30個周期的,幅度最大的信號為經功放
    發(fā)表于 05-11 16:32

    分析換能器電路中產生這種不穩(wěn)定電壓信號的原因

    分析換能器電路中產生這種不穩(wěn)定電壓信號的原因。如圖所示,信號源為正弦脈沖信號,幅度500mV,周期30,觸發(fā)間隔1ms。經功放放大后輸出顯示在示波器上(第一股30個周期的,幅度最大的信號為經功放
    發(fā)表于 05-11 16:41

    基于DSP高速PCB抗干擾設計

    本文先通過對DSP 系統(tǒng)所受到的干擾進行分析,找出可能產生干擾的主要
    發(fā)表于 11-24 11:47 ?26次下載

    基于DSP的變頻調速系統(tǒng)電磁干擾問題研究

    基于DSP的變頻調速系統(tǒng)電磁干擾問題研究 1 電磁干擾(EMI)分析     1.1 電磁
    發(fā)表于 10-17 10:06 ?859次閱讀
    基于<b class='flag-5'>DSP</b>的變頻調速<b class='flag-5'>系統(tǒng)</b>電磁<b class='flag-5'>干擾</b>問題研究

    DSP高速PCB抗干擾設計

    DSP高速PCB抗干擾設計,又需要的下來看看
    發(fā)表于 01-02 17:27 ?15次下載

    基于DSP高速PCB抗干擾設計

    基于DSP高速PCB抗干擾設計
    發(fā)表于 03-04 17:56 ?0次下載

    高速電路設計中產生電磁干擾原因分析

    電磁兼容性是指電氣和電子系統(tǒng)及設備在特定的電磁環(huán)境中,在規(guī)定的安全界限內以設定的等級運行時,不會由于外界的電磁干擾而引起損壞或導致性能惡化到不可挽救的程度,同時它們本身產生的電磁輻射不大于檢定的極限電平,不影響其他電子設備或
    發(fā)表于 10-17 15:32 ?4156次閱讀
    <b class='flag-5'>高速</b>電路設計<b class='flag-5'>中產生</b>電磁<b class='flag-5'>干擾</b>的<b class='flag-5'>原因</b><b class='flag-5'>分析</b>

    何解決電磁干擾EMI傳導干擾

    電磁干擾EMI中電子設備產生干擾信號是通過導線或公共電源線進行傳輸,互相產生干擾稱為傳導干擾
    發(fā)表于 12-28 14:43 ?1263次閱讀

    傳導干擾和輻射干擾的區(qū)別 如何解決傳導干擾

    電子設備和電路中出現(xiàn)的電磁干擾現(xiàn)象。雖然兩者都是電磁干擾現(xiàn)象,但它們的產生原因、傳播方式和解決方法有所不同。 傳導干擾是指電磁波通過電纜、導
    的頭像 發(fā)表于 10-20 14:22 ?3558次閱讀
    主站蜘蛛池模板: 久久精品国产在热亚洲完整版| 夜色55夜色66亚洲精品网站| 国产超嫩一线天在线播放| 亚洲 欧美 国产 在线 日韩| 美娇妻的性奴史1一4| 国产精品久久久久婷婷五月色婷婷| 最近免费中文字幕完整版HD| 亚洲 欧美 国产 综合不卡| 翘臀后进美女白嫩屁股视频| 精品无码久久久久久久动漫| 国产ts调教| www.精品久久| 在线a视频| 亚洲、国产综合视频| 日本一卡精品视频免费| 美女脱了内裤张开腿让男人爽| 国产真实乱对白精彩| 丰满老熟女白浆直流| av天堂网2017avtt| 制服丝袜 快播| 亚洲日本在线不卡二区| 婷婷五月久久丁香国产综合| 青草国产超碰人人添人人碱| 另类重口bdsm日本tv| 精品国产免费第一区二区| 国产伦精品一区二区三区| 大陆极品少妇内射AAAAAA| 99久久精品久久久| 2019欧洲hd| 在线视频网站www色| 亚洲人成人毛片无遮挡| 亚洲精品久久AV无码蜜桃| 无码欧美XXXXX在线观看裸| 日本湿姝在线观看| 欧美日韩亚洲成人| 男助理憋尿PLAY灌尿BL出去| 美女扒开腿让男人桶个爽| 久久综合网久久综合| 久久受www免费人成_看片中文| 茎身铃口调教| 精品无码国产污污污免费网站2 |