色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)必會(huì)的4大要點(diǎn)

電子工程師 ? 來源:未知 ? 作者:工程師李察 ? 2018-09-23 10:17 ? 次閱讀

FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。

早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。

現(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復(fù)雜,支持的IO類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:

DSP:實(shí)際上就是乘加器,F(xiàn)PGA內(nèi)部可以集成多個(gè)乘加器,而一般的DSP芯片往往每個(gè)core只有一個(gè)。換言之,F(xiàn)PGA可以更容易實(shí)現(xiàn)多個(gè)DSP core功能。在某些需要大量乘加計(jì)算的場合,往往多個(gè)乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個(gè)高速乘加器。

SERDES:高速串行接口。將來PCI-E、XAUI、HT、S-ATA等高速串行接口會(huì)越來越多。有了SERDES模塊,F(xiàn)PGA可以很容易將這些高速串行接口集成進(jìn)來,無需再購買專門的接口芯片。

CPU core:分為2種,軟core和硬core.軟core是用邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA中實(shí)現(xiàn),使用非常靈活。而且在大容量的FPGA中還可以集成多個(gè)軟core,實(shí)現(xiàn)多核并行處理。硬core是在特定的FPGA內(nèi)部做好的CPU core,優(yōu)點(diǎn)是速度快、性能好,缺點(diǎn)是不夠靈活。

不過,F(xiàn)PGA還是有缺點(diǎn)。對于某些高主頻的應(yīng)用,F(xiàn)PGA就無能為力了。現(xiàn)在雖然理論上FPGA可以支持的500MHz,但在實(shí)際設(shè)計(jì)中,往往200MHz以上工作頻率就很難實(shí)現(xiàn)了。

FPGA設(shè)計(jì)要點(diǎn)之一:時(shí)鐘

對于FPGA來說,要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。

同步設(shè)計(jì)的第一個(gè)關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時(shí)鐘樹。

一個(gè)糟糕的時(shí)鐘樹,對FPGA設(shè)計(jì)來說,是一場無法彌補(bǔ)的災(zāi)難,是一個(gè)沒有打好地基的大樓,崩潰是必然的。

具體一些的設(shè)計(jì)細(xì)則:

1)盡可能采用單一時(shí)鐘;

2)如果有多個(gè)時(shí)鐘域,一定要仔細(xì)劃分,千萬小心;

3)跨時(shí)鐘域的信號一定要做同步處理。對于控制信號,可以采用雙采樣;對于數(shù)據(jù)信號,可以采用異步fifo.需要注意的是,異步fifo不是萬能的,一個(gè)異步fifo也只能解決一定范圍內(nèi)的頻差問題。

4)盡可能將FPGA內(nèi)部的PLL、DLL利用起來,這會(huì)給你的設(shè)計(jì)帶來大量的好處。

5)對于特殊的IO接口,需要仔細(xì)計(jì)算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管腳可設(shè)置的delay等多種工具來實(shí)現(xiàn)。簡單對管腳進(jìn)行Tsu、Tco、Th的約束往往是不行的。

可能說的不是很確切。這里的時(shí)鐘樹實(shí)際上泛指時(shí)鐘方案,主要是時(shí)鐘域和PLL等的規(guī)劃,一般情況下不牽扯到走線時(shí)延的詳細(xì)計(jì)算(一般都走全局時(shí)鐘網(wǎng)絡(luò)和局部時(shí)鐘網(wǎng)絡(luò),時(shí)延固定),和ASIC中的時(shí)鐘樹不一樣。對于ASIC,就必須對時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)、布線、時(shí)延計(jì)算進(jìn)行仔細(xì)的分析計(jì)算才行。

FPGA設(shè)計(jì)要點(diǎn)之二:FSM

FSM:有限狀態(tài)機(jī)。這個(gè)可以說時(shí)邏輯設(shè)計(jì)的基礎(chǔ)。幾乎稍微大一點(diǎn)的邏輯設(shè)計(jì),幾乎都能看得到FSM.

FSM分為moore型和merly型,moore型的狀態(tài)遷移和變量無關(guān),merly型則有關(guān)。實(shí)際使用中大部分都采用merly型。

FSM通常有2種寫法:單進(jìn)程、雙進(jìn)程。

初學(xué)者往往喜歡單進(jìn)程寫法,格式如下:

always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status<=?……;
  else
  case(?FSM_status?)
  ……;
  endcase
  end

簡單的說,單進(jìn)程FSM就是把所有的同步、異步處理都放入一個(gè)always中。

優(yōu)點(diǎn):

1)看起來比較簡單明了,寫起來也不用在每個(gè)case分支或者if分支中寫全對各個(gè)信號和狀態(tài)信號的處理。也可以簡單在其中加入一些計(jì)數(shù)器進(jìn)行計(jì)數(shù)處理。

2)所有的輸出信號都已經(jīng)是經(jīng)過D觸發(fā)器鎖存了。

缺點(diǎn):

1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優(yōu)化效果最好。單進(jìn)程FSM把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。

2)某些時(shí)候需要更快的信號輸出,不必經(jīng)過D觸發(fā)器鎖存,這時(shí)單進(jìn)程FSM的處理就比較麻煩了。

雙進(jìn)程FSM,格式如下:

always@(posedgeclkorposedgerst)

begin
if(rst==1'b1)
FSM_status_current<=?…;
  else
  FSM_status_current?<=?FSM_status_next;
  always?@(*)
  begin
  case?(?FSM_status_current?)
  FSM_status_next?=?……;
  endcase
  end

從上面可以看到,同步處理和異步處理分別放到2個(gè)always中。其中FSM狀態(tài)變量也采用2個(gè)來進(jìn)行控制。雙進(jìn)程FSM的原理我這里就不多說了,在很多邏輯設(shè)計(jì)書中都有介紹。這里描述起來太費(fèi)勁。

優(yōu)點(diǎn):

1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。

2)所有的輸出信號(除了FSM_status_current)都是組合輸出的,比單進(jìn)程FSM快。

缺點(diǎn):

1)所有的輸出信號(除了FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進(jìn)行鎖存。

2)在異步處理的always中,所有的if、case分支必須把所有的輸出信號都賦值,而且不能出現(xiàn)在FSM中的輸出信號回送賦值給本FSM中的其他信號的情況,否則會(huì)出現(xiàn) latch.

latch會(huì)導(dǎo)致如下問題:

1)功能仿真結(jié)果和后仿不符;

2)出現(xiàn)無法測試的邏輯;

3)邏輯工作不穩(wěn)定,特別是latch部分對毛刺異常敏感;

4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會(huì)導(dǎo)致災(zāi)難性的后果。

這不是恐嚇也不是開玩笑,我就親眼見過一個(gè)小伙把他做的邏輯加載上去后,整個(gè)FPGA給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個(gè)FPGA芯片沒有安裝散熱片)。

FPGA設(shè)計(jì)要點(diǎn)之三:latch

首先回答一下:

1)stateCAD沒有用過,不過我感覺用這個(gè)東東在構(gòu)建大的系統(tǒng)的時(shí)候似乎不是很方便。也許用systemC或者system Verilog更好一些。

2)同步、異步的叫法是我所在公司的習(xí)慣叫法,不太對,不過已經(jīng)習(xí)慣了,呵呵。

這次講一下latch.

latch的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。

1)在組合邏輯進(jìn)程中,if語句一定要有else!并且所有的信號都要在if的所有分支中被賦值。

always@(*)begin

if(sig_a==1'b1)sig_b=sig_c;
end
這個(gè)是絕對會(huì)產(chǎn)生latch的。
正確的應(yīng)該是
always@(*)begin
if(sig_a==1'b1)sig_b=sig_c;
elsesig_b=sig_d;
end

另外需要注意,下面也會(huì)產(chǎn)生latch.也就是說在組合邏輯進(jìn)程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。

always@(*)begin

if(rst==1'b1)counter=32'h00000000;
elsecounter=counter+1;
end

但如果是時(shí)序邏輯進(jìn)程,則不存在該問題。

2)case語句的default一定不能少!

原因和if語句相同,這里不再多說了。

需要提醒的是,在時(shí)序邏輯進(jìn)程中,default語句也一定要加上,這是一個(gè)很好的習(xí)慣。

3)組合邏輯進(jìn)程敏感變量不能少也不能多。

這個(gè)問題倒不是太大,verilog2001語法中可以直接用 * 搞定了。

順便提一句,latch有弊就一定有利。在FPGA的LE中,總存在一個(gè)latch和一個(gè)D觸發(fā)器,在支持DDR的IOE(IOB)中也存在著一個(gè)latch來實(shí)現(xiàn)DDIO.不過在我們平時(shí)的設(shè)計(jì)中,對latch還是要盡可能的敬而遠(yuǎn)之。

FPGA設(shè)計(jì)要點(diǎn)之四:邏輯仿真

仿真是FPGA設(shè)計(jì)中必不可少的一步。沒有仿真,就沒有一切。

仿真是一個(gè)單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時(shí)一定要挺住!

仿真分為單元仿真、集成仿真、系統(tǒng)仿真。

單元仿真:針對每一個(gè)最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到100%!這三種覆蓋率都可以通過MODELSIM來查看,不過需要在編譯該模塊時(shí)要在Compile option中設(shè)置好。

集成仿真:將多個(gè)大模塊合在一起進(jìn)行仿真。覆蓋率要求盡量高。

系統(tǒng)仿真:將整個(gè)硬件系統(tǒng)合在一起進(jìn)行仿真。此時(shí)整個(gè)仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及BFM、Testbench等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細(xì)設(shè)計(jì)仿真測試?yán)头抡鏈y試平臺。系統(tǒng)仿真是邏輯設(shè)計(jì)的一個(gè)大分支,是一門需要專門學(xué)習(xí)的學(xué)科。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    603037
  • fsm
    fsm
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    12822
  • 時(shí)鐘樹
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    10741

原文標(biāo)題:FPGA設(shè)計(jì)需要注意哪些要點(diǎn)

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    開關(guān)電源PCB快速布線的八大要點(diǎn)

    工作,原因是該電源的PCB布線存在著許多問題。那么有什么好的辦法可以解決嗎?本文為大家總結(jié)了開關(guān)電源PCB快速布線的八大要點(diǎn)。開關(guān)電源產(chǎn)生的電磁干擾,時(shí)常會(huì)影響到電子產(chǎn)品的正常工作,正確的開關(guān)電源PCB
    發(fā)表于 07-15 11:41

    LoRa天線電路設(shè)計(jì)四大要點(diǎn)

    參考LoRa天線電路設(shè)計(jì)四大要點(diǎn)SX1278芯片LoRa通信官方驅(qū)動(dòng)源碼詳細(xì)講解LoRa芯片SX1278官方驅(qū)動(dòng)移植SX1268驅(qū)動(dòng)程序設(shè)計(jì)LORAWAN在嵌入式系統(tǒng)中的實(shí)現(xiàn)–節(jié)點(diǎn)端(三
    發(fā)表于 12-07 06:23

    音頻功放失真的四大要點(diǎn)及改善方法

    音頻功放失真的四大要點(diǎn)及改善方法     失真是輸入信號與輸出信號在幅度比例關(guān)系、相位關(guān)系及波形形狀產(chǎn)生變化的現(xiàn)象。音頻功
    發(fā)表于 01-14 16:10 ?6548次閱讀

    買電腦與JS(奸商)較量之六大要點(diǎn)

    買電腦與JS(奸商)較量之六大要點(diǎn) 一般用戶在購機(jī)與JS面對面打交道的時(shí)候,一定要牢記一條真理:JS的目的就是賺錢,不會(huì)平
    發(fā)表于 01-19 17:21 ?487次閱讀

    延長筆記本電腦光驅(qū)壽命十大要點(diǎn)

    延長筆記本電腦光驅(qū)壽命十大要點(diǎn) 筆記本電腦的光驅(qū)是一個(gè)非常嬌貴的部件,
    發(fā)表于 01-21 09:02 ?723次閱讀

    VPN選購幾大要點(diǎn)

    VPN選購幾大要點(diǎn) 隨著網(wǎng)絡(luò),尤其是網(wǎng)絡(luò)經(jīng)濟(jì)的發(fā)展,企業(yè)規(guī)模日益擴(kuò)大,客戶分布日益廣泛,合作伙伴日益增多,傳統(tǒng)企業(yè)網(wǎng)基于固
    發(fā)表于 04-01 11:11 ?956次閱讀

    汽車電池保養(yǎng)需要牢記的七大要點(diǎn)注意事項(xiàng)

    汽車電池保養(yǎng)需要牢記的七大要點(diǎn)注意事項(xiàng) 前   言
    發(fā)表于 04-19 13:41 ?454次閱讀

    硬件工程師電路設(shè)計(jì)十大要點(diǎn)

    電路教程相關(guān)知識的資料,關(guān)于硬件工程師電路設(shè)計(jì)十大要點(diǎn)
    發(fā)表于 10-10 14:34 ?0次下載

    SQL必知必會(huì)(第4版)

    SQL必知必會(huì)(第4版)
    發(fā)表于 02-07 14:44 ?0次下載

    FPGA電源設(shè)計(jì)的3大要點(diǎn)

    現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產(chǎn)品推向市場,并且成本相對較低。一個(gè)主要缺點(diǎn)是復(fù)雜,用
    發(fā)表于 11-15 16:33 ?690次閱讀
    <b class='flag-5'>FPGA</b>電源設(shè)計(jì)的3<b class='flag-5'>大要點(diǎn)</b>

    Agilex FPGA,現(xiàn)代FPGA技術(shù)的核心力量

    Agilex是Agile(敏捷)和Flexible(靈活)兩個(gè)詞語的結(jié)合體,而這兩個(gè)特點(diǎn)也正是現(xiàn)代FPGA技術(shù)最為核心的兩大要點(diǎn)
    發(fā)表于 11-18 15:25 ?1354次閱讀

    電動(dòng)汽車電池的六大要點(diǎn)問題

    電動(dòng)汽車電池的六大要點(diǎn)問題分析。
    發(fā)表于 06-03 16:32 ?10次下載

    選擇電磁閥要注意的四大要點(diǎn)

    電磁閥選擇要注意四大要點(diǎn)“適用性、可靠性、安全性、經(jīng)濟(jì)性”
    的頭像 發(fā)表于 06-13 17:30 ?3263次閱讀

    FPGA設(shè)計(jì)的4大要點(diǎn)盤點(diǎn)

      早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。
    發(fā)表于 05-09 11:22 ?277次閱讀

    LED驅(qū)動(dòng)電源設(shè)計(jì)五大要點(diǎn)

    電子發(fā)燒友網(wǎng)站提供《LED驅(qū)動(dòng)電源設(shè)計(jì)五大要點(diǎn).doc》資料免費(fèi)下載
    發(fā)表于 11-15 09:53 ?0次下載
    LED驅(qū)動(dòng)電源設(shè)計(jì)五<b class='flag-5'>大要點(diǎn)</b>
    主站蜘蛛池模板: 久久99国产亚洲高清观着| 亚洲精品乱码电影在线观看| 97超级碰久久久久香蕉人人| 后入内射国产一区二区| 午夜理论电影在线观看亚洲| 岛国大片在线播放免费| 欧美另类与牲交ZOZOZO| 中文字幕伊人香蕉在线| 久久精品亚洲AV无码三区观看| 亚州三级视频| 国产乱妇乱子在线播视频播放网站| 日日摸夜添夜夜夜添高潮| 成人国产精品日本在线| 秋霞网在线伦理影片| 插骚妇好爽好骚| 欧洲日韩av无线在码| ccc36色小姐电影| 欧美成a人片免费看久久| 94vvv男人的天堂| 奶水太多h室友| 99久久精品费精品蜜臀AV| 嗯啊插的好深啊使劲抽视频| 97影院午夜午夜伦不卡| 嫩草视频在线观看免费| 99热在线免费观看| 人人做人人干| 成人免费观看国产高清| 色窝窝亚洲AV在线观看| 国产成人免费观看| 小草高清视频免费直播| 国产人在线成免费视频| 亚洲国产成人久久精品影视| 韩国羞羞秘密教学子开车漫书 | 亚洲精品久久久无码一区二区| 国产人妻777人伦精品HD| 亚洲bt区| 灰原哀被啪漫画禁漫| 伊人久久五月丁婷婷| 免费久久狼人香蕉网| 北条麻妃夫の友人196| 乳色吐息未增删樱花ED在线观看|