色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于ADSP-TS201處理器的系統應用設計與外部接口技術的討論

電子設計 ? 來源:網絡整理 ? 作者:佚名 ? 2019-11-20 07:54 ? 次閱讀

1、引言

隨著雷達技術發展,大帶寬高分辨力、多種信號處理方式的采用,使得實時信號處理對數據的處理速度大大提高。同時在雷達信號處理中運算量大,數據吞吐量急劇上升,對數據處理的要求不斷提高。隨著大規模集成電路技術的發展,作為數字信號處理的核心數字信號處理器DSP)得到了快速的發展和應用。ADSP-TS201DSP是美國模擬器件(ADD公司繼TSl01之后推出的一款高性能處理器。此系列DSP性價比很高,兼有FPGAASIC信號處理性能和指令集處理器的高度可編程性,適用于大存儲量、高性能、高速度的信號處理和圖像處理。如雷達信號處理、無線基站、圖像音頻處理等。

2、ADSP-TS201簡介

ADSP-TS201采用超級哈佛結構,靜態超標量操作適合多處理器模式運算,可直接構成分布式并行系統和共享存儲式系統。 其性能如下:

(1)最高工作主頻可達600 MHz,指令周期為1.67 ns。支持單指令多數據(SIMD)操作。

(2)支持IEEE32位、40位浮點數據格式和8位、16位、32位和64位定點數據格式。

(3)4條128位的數據總線與6個4 Mb的內部RAM相連。

(4)32位的地址總線提供4 G的統一尋址空間。

(5)對與多片處理器的無縫互連提供片上仲裁。

ADSP-TS201處理器由處理器核和IO接口兩部分組成,結構框圖如圖l所示。其中處理器核由兩個計算塊、兩個整型算術邏輯單元、程序控制器組成。IO接口由內部存儲器、外部設備接口、14通道的DMA控制器、全雙工的LVDS鏈路口、IEEEll49.1JTAG接口組成。內部存儲器為24 Mb DRAM,外部設備接口包括SDRAM控制器、EPROM接口、主機接口、多處理器接口。

3、系統設計

應用ADSP-TS201進行系統設計時,有一些特別需要注意的地方,如:電源設計、時鐘設計、JTAG接口、未使用的管腳如何處理等。下面就這幾個方面分別進行討論。

3.1 電源設計

ADSP-TS201處理器共有4組電源,分別是核電源(VDD)、模擬PLL 電源(Vm-1)、內部DRAM電源(VDD-DRAM)、IO電源(VDD-K),并且在不同的工作頻率下供電要求不同。以600 MHz為例,電源工作參數如表1所示。因此設計電源的時候要選擇符合電壓電流要求的電源。

基于ADSP-TS201處理器的系統應用設計與外部接口技術的討論

基于ADSP-TS201處理器的系統應用設計與外部接口技術的討論

ADSP-TS201在上電的時候有上電順序的要求,這點在電源設計的時候必須考慮到。其上電順序如圖2所不,要求tVDD_ DRAM大于O ms,保證DRAM的上電在最后,而且上電時間也要有所保證。所以在選取電源芯片時應該選擇帶有關斷功能的芯片,如MAX8869等。在電源芯片的SHUTDOWN管腳接一個電容到地,利用電容的充放電作用,在上電開始使能SHUTDOWN管腳,使電源芯片處于關斷狀態。隨著電容充電至電源電壓,SHUTDOWN為高電平,此時電源芯片開始工作,輸出1.6 V的電壓,為DRAM供電。

基于ADSP-TS201處理器的系統應用設計與外部接口技術的討論

另外ADSP-TS201電源管腳需要旁路電容去耦。在PCB設計時旁路電容的順序分別是:VDD A到VSS的旁路電容;VDD到VSS的旁路電容;VDD-DRAM到VSS的旁路電容; VDD-IO到VSS的旁路電容。

3.2 時鐘設計

ADSP-TS201有2個時鐘參考電壓管腳,SCLK_VREFl和SCLK_ VREF2,這兩個管腳應該連在一起,為系統時鐘供電電壓的一半。SCLKl和SCLK2是時鐘輸入端,最大系統時鐘是核時鐘的1/4。同時SCLK也為外部接口總線提供時鐘。ADSP一TS201內部有一個PLL,通過設置SCLKRATE2~0引腳將SCLK倍頻到所需的核時鐘。在設計過程中,為了保證時鐘的同步,可以采用時鐘驅動芯片,可以同時輸出多路時鐘,為TS201 SDRAM提供系統時鐘。

3.3 JTAG接口

ADSP-TS201 JTAG仿真器是一個14腳的母頭,第3腳是沒有任何連接的。在調試過程中第3腳必須拔出來。在JTAG接口設計時要注意以下方面:正確的上下拉電阻,數據(TDI,TMS,TDO,TRST,EMU)驅動、時鐘驅動如74系列的驅動芯片。

3.4 未使用管腳的處理

ADSP-TS201包含有3個NC管腳,在設計中不要有任何連接。對于沒有用到的管腳,應根據是單片系統還是多片互連系統進行處理,可以懸空的管腳懸空,不能懸空的管腳一定要接上拉電阻或者下拉電阻。特別是沒有用到的鏈路口的輸入管腳的處理,主要參考ADI網站中所給出的數據手冊。

另外TS201支持多片DSP互連,最多可達8片。通過鏈路口完成片與片之間的通信,電路連接簡單。

4、外部總線接口技術

ADSP-TS201外部總線支持各種不同的通用/專用協議,并且可以通過編程進行配置。外部總線接口支持流水線協議,SDRAM協議和慢速設備協議。TS20l可以采用流水線協議訪問存儲系統,數據傳送速度非常快。另外TS20l有片上的SDRAM控制器,支持SDRAM協議。以下就是這兩種協議的應用。

4.1 SDRAM接口

ADSP-TS201處理器有一個專用的SDRAM接口.可以實現與標準SDRAM 6 Mb,64 Mb,128 Mb.256 Mb.512 Mb的無縫連接。支持1 024-,512-,256字的頁面長度,通過對SDRCON寄存器的編程可實現頁面長度的選擇。同時SDRAM占用TS201的外部存儲空間地址,通過設置/MSSD3~0來確定SDRAM的地址空間范圍。

本設計選用的SDRAM是HY57V561620B,頁面長度為512字,將兩片SDRAM拼接成32位的總線寬度,實現與TS201的無縫接口。根據不同的總線寬度,TS201的地址總線與SDRAM的連接有所不同。

(1)對于32位數據總線其連接方式如下:

SDRAM地址Bit9~0與TS201 ADDR9~0相連;

SDRAM地址Bitl0與TS201的SDA10管腳相連;

SDRAM地址Bitl5~11與TS201 ADDRl5~11相連。

(2)對于64位數據總線,連接方式如下:

SDRAM地址Bit9~0與TS201 ADDRl0~1相連,TS201 ADDR0懸空;

SDRAM地址Bitl0與TS201的SDAl0管腳相連;

SDRAM地址Bitl4~11與TS201 ADDRl5~12相連。

另外對于標準的SDRAM(3.3 V),TS201的地址線ADDRl5∽11都可以作為BANK的選擇線。對于低功率的SDRAM(2.5 V),只有ADDRl5~14可以作為BANK的選擇線。因此在進行接VI設計時一定要注意所選擇SDRAM的電參數。

4.2 ADSP-T$201與FPGA接口

本文設計的系統需要將FPGA連接在TS201的外部總線上,采用DMA中斷,通過總線的方式從FPGA的外掛RAM(乒乓存儲)中讀取數字下變頻后的I,Q兩路數據,其連接方式如圖3所示。

基于ADSP-TS201處理器的系統應用設計與外部接口技術的討論

其中MS0,MS1是片選信號,RD和WRL分別是讀和寫信號。在一個PRF周期內FPGA進行數字下變頻,將I,Q數據存儲到SRAM中,然后向 TS201發出DMA請求,TS201將SRAM的數據采用流水線協議通過總線讀入片內RAM中,進行后續的處理。再將處理完的數據以總線方式寫入到FPGA內部RAM中,以便進行在線仿真或者進行后續的輸出。

5、結 語

本文主要討論了在系統設計的過程中應該重點注意的幾個問題和ADSP-TS201的外部接口技術,并給出了其與SDRAM,FPGA的連接實例,對基于TigerSHARC系列DSP的應用設計具有實用的參考價值。

責任編輯:gt


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17807

    瀏覽量

    251041
  • 處理器
    +關注

    關注

    68

    文章

    19384

    瀏覽量

    230494
  • 控制器
    +關注

    關注

    112

    文章

    16416

    瀏覽量

    178783
收藏 人收藏

    評論

    相關推薦

    ADSP-TS201誰用過

    {:12:}{:12:}{:12:}{:12:}{:12:}報道:ADSP-TS201誰用過
    發表于 09-19 14:14

    請問ADSP-TS201的鏈路口程序怎么寫?

    ADSP-TS201的鏈路口程序應怎么寫啊,毫無頭緒啊,寄存也看不懂,ADI公司沒找到參考的鏈路口程序啊
    發表于 12-10 09:17

    ADSP-TS201外部接口技術和連接實例

    尋址空間。(5)對與多片處理器的無縫互連提供片上仲裁。ADSP-TS201處理器處理器核和IO接口兩部分組成,結構框圖如圖l所示。其中
    發表于 04-12 07:00

    分享一種不錯的基于TigerSHARC系列DSP的應用設計

    本文主要結合ADI公司的高性能ADSP-TS201的結構特點,討論了在系統設計的過程中應該重點注意的幾個問題和ADSP-TS201外部
    發表于 05-27 06:59

    ADSP-TS201在SAR信號方位預處理中的應用

    在機載SAR 的實時成像處理器中,回波信號方位向帶寬以及方位向采樣率不能很好的滿足成像處理的要求,本文選擇ADSP-TS201 處理器芯片對回波信號在成像之前對其進行方位向預
    發表于 08-05 09:45 ?18次下載

    TigerSHARC處理器ADSP-TS201/2/3的特點性能及應用范圍

    模擬器件公司(Analog Devices)推出的下一代TigerSHARC處理器ADSP-TS201ADSP-TS-202和ADSP-TS203。它的每瓦DSP性能是最高的。
    發表于 01-11 12:01 ?2236次閱讀
    TigerSHARC<b class='flag-5'>處理器</b><b class='flag-5'>ADSP-TS201</b>/2/3的特點性能及應用范圍

    ADSP-TS201 EZ-KIT Lite電路板設計數據庫

    ADSP-TS201 EZ-KIT Lite電路板設計數據庫
    發表于 04-13 12:13 ?1次下載
    <b class='flag-5'>ADSP-TS201</b> EZ-KIT Lite電路板設計數據庫

    EE-198:ADSP-TS201S TigerSHARC?處理器IBIS文件用戶指南

    EE-198:ADSP-TS201S TigerSHARC?處理器IBIS文件用戶指南
    發表于 04-13 18:10 ?8次下載
    EE-198:<b class='flag-5'>ADSP-TS201</b>S TigerSHARC?<b class='flag-5'>處理器</b>IBIS文件用戶指南

    EE-170:評估ADSP-TS201S TigerSHARC?處理器的功耗

    EE-170:評估ADSP-TS201S TigerSHARC?處理器的功耗
    發表于 04-21 10:41 ?6次下載
    EE-170:評估<b class='flag-5'>ADSP-TS201</b>S TigerSHARC?<b class='flag-5'>處理器</b>的功耗

    ADSP-TS201 TigerSHARC處理器編程參考

    ADSP-TS201 TigerSHARC處理器編程參考
    發表于 05-18 09:21 ?1次下載
    <b class='flag-5'>ADSP-TS201</b> TigerSHARC<b class='flag-5'>處理器</b>編程參考

    ADSP-TS201 TigerSHARC處理器硬件參考

    ADSP-TS201 TigerSHARC處理器硬件參考
    發表于 05-18 15:46 ?1次下載
    <b class='flag-5'>ADSP-TS201</b> TigerSHARC<b class='flag-5'>處理器</b>硬件參考

    EE-218:為ADSP-TS201 TigerSHARC?處理器編寫高效浮點FFT

    EE-218:為ADSP-TS201 TigerSHARC?處理器編寫高效浮點FFT
    發表于 05-26 09:17 ?5次下載
    EE-218:為<b class='flag-5'>ADSP-TS201</b> TigerSHARC?<b class='flag-5'>處理器</b>編寫高效浮點FFT

    ADSP-TS201 EZ-KIT Lite電路板設計數據庫

    ADSP-TS201 EZ-KIT Lite電路板設計數據庫
    發表于 06-17 16:05 ?0次下載
    <b class='flag-5'>ADSP-TS201</b> EZ-KIT Lite電路板設計數據庫

    基于ADSP-TS201的著陸雷達恒虛警電路實現

    電子發燒友網站提供《基于ADSP-TS201的著陸雷達恒虛警電路實現.pdf》資料免費下載
    發表于 10-23 09:59 ?0次下載
    基于<b class='flag-5'>ADSP-TS201</b>的著陸雷達恒虛警電路實現

    EE-218:為ADSP-TS201 TigerSHARC處理器編寫高效浮點FFT

    電子發燒友網站提供《EE-218:為ADSP-TS201 TigerSHARC處理器編寫高效浮點FFT.pdf》資料免費下載
    發表于 01-14 16:46 ?0次下載
    EE-218:為<b class='flag-5'>ADSP-TS201</b> TigerSHARC<b class='flag-5'>處理器</b>編寫高效浮點FFT
    主站蜘蛛池模板: 中文字幕在线视频观看| 狠狠色狠狠色综合曰曰| 99在线精品国自产拍| 国产99久久| 空姐被黑人 苏晓曼| 婷婷精品国产亚洲AV在线观看 | 国产第81页| 男插女高潮一区二区| 亚洲高清在线mv| 办公室里做好紧好爽H| 久久三级视频| 亚洲精品婷婷无码成人A片在线| 吃奶吸咪咪动态图| 蜜桃最新网址| 一品道门在线观看免费视频| 国产精品系列在线观看| 青青草原网址| 97国产精品视频在线观看| 国内偷拍夫妻av| 日韩欧美视频一区二区| 在线欧美免费人成视频| 国产树林野战在线播放| 色就色综合| 成人网视频在线观看免费| 乳液全集电影在线观看| 国产精品毛片AV久久97| 色戒西瓜视频| 国产视频成人| 亚洲最大日夜无码中文字幕| 国产人妻人伦精品久久久| 神马电影院午夜神福利在线观看| 97人人看碰人免费公开视频 | 国产精品JIZZ在线观看A片| 亚洲AV综合99一二三四区| 精品少妇爆AV无码专区| 亚洲精品九色在线网站| 国产三级在线观看免费| 有人在线观看的视频吗免费 | 国产亚洲精品久久无亚洲| 午夜熟女插插XX免费视频| 国产爱豆果冻传媒在线观看|