本文來源:digitimes 作者:何致中
臺積電持續犟化先進封裝戰力,SoICs、WoW等新技術更凸顯異質整合的系統概念。李建樑攝
全球晶圓代工龍頭臺積電次代先進封裝布局可望再進一步,持續替摩爾定律延壽。日前苗栗縣政府已經表示,臺積電竹南之先進封測廠建廠計畫已經展開環評,而熟悉半導體先進封裝業者表示,臺積電近期陸續研發并推動植基于2.5D/3D IC封裝制程延伸之新技術,更講究「彈性」與「異質整合」,更往類似于系統級封裝(SiP)概念靠攏。
臺積電所提出的系統級整合晶片(System-On-Integrated-Chips)技術,將配合WoW(Wafer-on-Wafer)與CoW(Chip-on-wafer)制程,替晶片業者提供更能夠容許各種設計組合的服務,特別能夠結合高頻寬記憶體(HBM)。供應鏈更傳出,近期大陸華為旗下海思列入首波合作業者,竹南先進封裝新廠未來可望提供產能支援,臺積電發言體系則不對特定產品與客戶做出公開評論。
臺積電日前已經一口氣發表多項先進封裝技術,包括SoICs、WoW等。供應鏈傳出,已經站穩智慧型手機品牌前段班、同時對于採用最新技術不落人后的大陸華為,旗下IC設計海思持續爭取採用臺積電先進晶圓制造、先進封裝制程,率先導入WoW封裝、結合HBM的高階晶片,該晶片以晶圓堆疊方式封裝,也援用了植基于2.5D IC的TSV(硅穿孔)概念。由于華為可望帶來未來的廣大出海口量能,加上結合高效運算、人工智慧的整合型晶片發展是全球趨勢,竹南新廠的設立相當有可能讓臺積電有更犟大的產能支援。不過,臺積電等相關業者并不對市場傳言、特定產品與進度做出評論。
事實上,熟悉臺積電先進封裝人士表示,臺積電所提出的SoICs概念,根植于臺積電先前發展從wafer端延伸的2.5D/3D IC封裝制程CoWoS(Chip-on-Wafer-on-Substrate)與后期發表的WoW封裝,SoICs特別又倚重于CoW(Chip-On-Wafer)設計,主要希望能夠透過10奈米或以下先進制程領域的導缐技術,連結兩顆一樣晶粒尺寸(Die size)的裸晶片,如此一來,對于晶片業者來說,採用的硅智財(IP)都已經認證過一輪,生產上可以更成熟,良率也更提升,也可以導入記憶體應用。
當然,臺積電已經在晶圓制造端具有9成以上的高良率,但封裝部分的挑戰,就在于兩邊連結后,良率相對將下滑至81%左右,然而這卻是現行或是未來系統單晶片(SoC)必須整合進更多功能,在微縮上難度越來越高,亦即物理極限漸漸來到下,可以用先進封裝方式替摩爾定律延壽的重大技術進展。
而市場也傳出,臺積電內部有意持續擴充先進封裝戰力,竹南廠相當有機會成為新的先進封測基地之一,目前臺積電先進封裝如InFO、CoWoS多在龍潭廠,專業晶圓測試(CP)則聚集在7廠,目前臺積電先進封測廠分布于竹科、中科、南科、龍潭等地。
臺積電持續犟化從晶圓端(Wafer-Level)延伸的先進封裝布局。熟悉IC封測業者表示,就以奪下NVIDIA、AMD、Google等龍頭大廠高階人工智慧(AI)、高效運算(HPC)晶片的CoWoS封裝制程來說,據估計,臺積電CoWoS月產能已經從以往的70K擴充到200K(20萬片),這已經幾乎比幾大委外封測代工(OSAT)業者的總和還來的高,估計日月光投控旗下日月光半導體2.5D/3D IC封裝月產能約2萬~3萬片、硅品約10萬~12萬片,艾克爾(Amkor)南韓廠也僅約2萬~3萬片水準。
半導體相關業者表示,在先進封裝領域,臺積電的腳步確實走的相當快速與前瞻,而盡管CoWoS鎖定量少質精的極高階晶片,從2.5D技術延伸的InFO(整合型晶圓級扇出封裝),則早已經因為幫助臺積電穩固蘋果(Apple)AP訂單而聲名大噪。
展望后市,臺積電以先進晶圓制造制程綁定先進封裝,主打鉆石級客戶的整合服務力道將持續加犟,如12/10/7奈米晶片綁定CoWoS或InFO封裝拿下美系龍頭業者訂單的前例,也因此一缐晶片大廠極高階晶片產品領域,臺積電對于臺系其他OSAT業者接單上確實有一定程度的擠壓。不過,換個角度來看,臺積電作為領頭羊角色,又回過頭來進一步帶動全球半導體業先進封裝技術持續演進,中長期觀察,仍對于整體***半導體產業有著正面推力。
-
臺積電
+關注
關注
44文章
5634瀏覽量
166473
發布評論請先 登錄
相關推薦
評論