色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)

電子工程師 ? 來源:未知 ? 作者:胡薇 ? 2018-10-18 16:36 ? 次閱讀

實(shí)驗(yàn)與實(shí)際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的數(shù)據(jù)處理能力和很好的穩(wěn)定性。關(guān)鍵詞:高速中頻;信號(hào)處理;FPGA;DSP0 引言 現(xiàn)代社會(huì)正向數(shù)字化、信息化方向高速發(fā)展,在這一過程中,往往需要高速信號(hào)的實(shí)時(shí)性數(shù)字化處理。例如,隨著科技的進(jìn)步,現(xiàn)代雷達(dá)等應(yīng)用信號(hào)的數(shù)字化處理上有了長(zhǎng)足的發(fā)展,但也帶來了新的問題,這些應(yīng)用的數(shù)字信號(hào)處理具有海量運(yùn)行需求的應(yīng)用背景,如巡航導(dǎo)彈末制導(dǎo)雷達(dá)地形匹配、合成孔徑雷達(dá)的成像處理、相控陣?yán)走_(dá)的時(shí)空二維濾波處理等領(lǐng)域。目前,單片DSP難以勝任許多信號(hào)處理系統(tǒng)的要求。而常見的解決方案也是高速A/D采樣與信號(hào)處理功能是在多塊不同的板卡上實(shí)現(xiàn),這給實(shí)際應(yīng)用帶來很多不便。 鑒于上述現(xiàn)有技術(shù)所存在的問題,本設(shè)計(jì)平臺(tái)的目的是:(1)實(shí)現(xiàn)高速中頻信號(hào)(如雷達(dá)信號(hào))的數(shù)字化處理并進(jìn)行實(shí)時(shí)傳輸數(shù)據(jù)或進(jìn)行數(shù)據(jù)的實(shí)時(shí)計(jì)算,并能通過輸出電路進(jìn)行結(jié)果顯示;(2)自定義控制總線可以實(shí)現(xiàn)對(duì)高速中頻信號(hào)處理板進(jìn)行靈活控制,具有較強(qiáng)的可配置性和豐富的靈活性;(3)高速A/D采樣與D/A回放及數(shù)據(jù)處理單元集成在一塊板上,在集成度高的同時(shí)也降低了高速信號(hào)在傳輸過程中出現(xiàn)差錯(cuò)的概率。1 平臺(tái)設(shè)計(jì)方案 高速中頻采樣信號(hào)處理平臺(tái)由主控制電路、高速A/D與D/A電路、信號(hào)處理單元電路、光纖通道電路、時(shí)鐘管理電路、存儲(chǔ)單元和外部接口電路組成,其總體框圖如圖1所示。

在實(shí)際應(yīng)用過程中,四路A/D通道可以接收不同的信號(hào)源的信號(hào),D/A通路可以對(duì)外進(jìn)行數(shù)據(jù)顯示等多種功能,時(shí)鐘管理電路管理內(nèi)外時(shí)鐘的使用及對(duì)板上系統(tǒng)供給工作時(shí)鐘,兩路光纖通道可以與其他高速設(shè)備相連接,自定義總線可以與CPU或主控制器相連接對(duì)平臺(tái)進(jìn)行有效靈活的控制。

1.1 高速A/D與D/A設(shè)計(jì) 四路高速A/D采樣通道采用兩片NS公司ADC081000實(shí)現(xiàn),每片有兩個(gè)A/D通道,相比多片A/D器件的通道間相位恒定設(shè)計(jì)是一個(gè)難點(diǎn)而言,單片A/D器件可以更容易實(shí)現(xiàn)兩路通道間的相位恒定。ADC081000是一款高性能的A/D采集芯片,單通道8 b采樣頻率為1 GHz。本平臺(tái)中A/D通道間采樣數(shù)據(jù)的相位恒定是利用采樣時(shí)鐘相位間的恒定來實(shí)現(xiàn)的。在設(shè)計(jì)時(shí),使時(shí)鐘芯片到兩片A/D器件間的時(shí)鐘線等長(zhǎng),兩片A /D器件到FPGA間的時(shí)鐘線與數(shù)據(jù)線也分別等長(zhǎng),并且還利用一片F(xiàn)PGA設(shè)計(jì)了對(duì)兩片A/D器件的軟啟動(dòng)控制,這就更保證了四路通道間采樣時(shí)鐘的相位恒定。 兩路高速D/A通道采用兩片AD公司的AD9736實(shí)現(xiàn),AD9736單通道14 b,采樣頻率可達(dá)1 200 MSPS。兩路高速D/A通路也利用一片F(xiàn)PGA作控制,實(shí)現(xiàn)通道間相位差的恒定。

1.2 信號(hào)處理單元設(shè)計(jì) 信號(hào)處理單元包括FPGA和DSP兩大部分。FPGA部分主要由四片Virtex-4 SX55組成,四片F(xiàn)PGA間實(shí)現(xiàn)有串行連接和相隔間的連接。FPGA電路主要是實(shí)現(xiàn)對(duì)高速A/D采集數(shù)據(jù)的預(yù)處理和高速D/A回放數(shù)據(jù)處理,并且控制高速A/D電路采樣時(shí)鐘的相位恒定與高速D/A電路采樣時(shí)鐘的相位恒定,同時(shí)也根據(jù)需要與相應(yīng)的DSP進(jìn)行數(shù)據(jù)交換或傳遞。FPGA電路上連接的光接口電路也可以實(shí)現(xiàn)與其他系統(tǒng)進(jìn)行高速、實(shí)時(shí)的數(shù)據(jù)交換。A/D采樣之后的數(shù)字信號(hào)速率非常高,要從這些高速信號(hào)中得到有用的基帶信號(hào),需要有效地對(duì)其進(jìn)行數(shù)字下變頻、抽取、濾波等處理,這些功能都可以通過FPGA來實(shí)現(xiàn)。FPGA具有較高的處理速度和較高的穩(wěn)定性,同時(shí)又具有設(shè)計(jì)靈活、易于修改和維護(hù)的優(yōu)點(diǎn),可以適應(yīng)不同系統(tǒng)的要求,提高了系統(tǒng)的適用性及可擴(kuò)展性。DSP電路是本平臺(tái)信號(hào)處理的核心,完成大部分的數(shù)據(jù)處理工作,由四片ADSP TS201組成,四片DSP間實(shí)現(xiàn)了兩兩間的Link口互連,構(gòu)成了分布式并行系統(tǒng),可以把復(fù)雜的算法分割成小的任務(wù)給各處理器完成,從而減少任務(wù)的執(zhí)行時(shí)間。 根據(jù)設(shè)計(jì)需要,平臺(tái)數(shù)據(jù)的傳輸量很大,多DSP之間的數(shù)據(jù)傳輸速度尤為重要,采用Link口來傳輸數(shù)據(jù),可以在不增加輔助電路的前提下,DSP間的直接互聯(lián)。而且,基于Link口的數(shù)據(jù)傳輸采用專門的數(shù)據(jù)通道,不占有系統(tǒng)總線資源,消除了傳輸過程中的總線仲裁,減少了網(wǎng)絡(luò)延遲帶來的不確定因素。四片DSP間Link口的傳遞數(shù)據(jù)能力高達(dá)600 MB/s。DSP主要是通過軟件設(shè)計(jì)來實(shí)現(xiàn)數(shù)字基帶信號(hào)處理以及比特流控制、編碼解碼等高速的數(shù)據(jù)交換和處理功能。對(duì)DSP開發(fā)的軟件工具是ADI公司的VisualDSF++4.0,它是TigerSHARC系列DSP的集成開發(fā)環(huán)境,支持匯編語言、C語言C++等開發(fā)語言,能讓程序員使用這些工具編寫出相對(duì)于特定DSP的高性能應(yīng)用程序,發(fā)揮強(qiáng)大的處理能力。在本平臺(tái)中,每片DSP的地位都是對(duì)等的,能夠根據(jù)不同的要求,硬件結(jié)構(gòu)不用改變,只須在DSP的軟件算法中稍加改動(dòng),系統(tǒng)就能實(shí)現(xiàn)新的功能。

1.3 主控制電路設(shè)計(jì) 主控制電路與信號(hào)處理單元電路和外部接口電路相連,其核心是一片規(guī)模較小的FPGA。它主要是控制信號(hào)處理單元的同步復(fù)位及工作控制,可以將從外部主機(jī)接收到信號(hào)傳遞給信號(hào)處理單元,也可將信號(hào)處理單元的有關(guān)信息傳遞到外部主機(jī)中。

1.4 其他主要電路設(shè)計(jì) 時(shí)鐘管理電路主要是負(fù)責(zé)板上FPGA、DSP、光口、高速A/D與D/A等正常工作所需要時(shí)鐘生成與配置。外部存儲(chǔ)電路是FPGA與DSP正常工作時(shí)所需要的外部RAM空間大小的設(shè)計(jì)。外部接口電路是本平臺(tái)與其他設(shè)備進(jìn)行連接的控制接口。光纖通道電路由兩路光纖通道組成,每路可以工作在2.5 Gb/s,可以與其他系統(tǒng)進(jìn)行數(shù)據(jù)交換。2 性能測(cè)試 決定平臺(tái)性能的指標(biāo)有多個(gè),選取最主要的三個(gè)進(jìn)行測(cè)試,結(jié)果如下。

2.1 A/D采樣的有效位數(shù) 有效位數(shù)是用來表述A/D器件的一項(xiàng)總體指標(biāo),對(duì)精確評(píng)價(jià)系統(tǒng)性能非常重要。對(duì)于A/D采樣有效位的測(cè)試,采用A/D器件的最大量程輸入,在FPGA中取得數(shù)據(jù),用Matlab來對(duì)數(shù)據(jù)處理進(jìn)行計(jì)算得到的。四路A/D采樣通道有效位的測(cè)試數(shù)據(jù)如表1所示。

2.2 A/D通道間相位恒定A/D通道間的相位恒定指標(biāo)直接測(cè)試比較困難,在平臺(tái)設(shè)計(jì)中已經(jīng)保證了同一芯片兩路A/D通道間的相位差是恒定的,只要測(cè)試兩片A /D芯片輸出時(shí)鐘相位差是否恒定即可判定。表1中也顯示了兩片A/D器件輸出時(shí)鐘的相位差測(cè)試結(jié)果。2.3 DSP運(yùn)算速度DSP的運(yùn)算速度和精度決定著系統(tǒng)的數(shù)據(jù)處理能力,同時(shí)也會(huì)對(duì)整個(gè)系統(tǒng)的性能和結(jié)構(gòu)產(chǎn)生重要的影響。DSP的處理能力可以用1 024點(diǎn)的復(fù)數(shù)FFT計(jì)算時(shí)間進(jìn)行比較。Link口傳遞速度的測(cè)試,可以將Link口的工作時(shí)鐘設(shè)定在600 MHz,按4 b進(jìn)行數(shù)據(jù)傳遞,如果接收到數(shù)據(jù)沒有錯(cuò)誤,即可認(rèn)定Link口的工作速率可以達(dá)到600 MB/s。經(jīng)過測(cè)試,在工作頻率為600 MHz,按4 b進(jìn)行數(shù)據(jù)傳遞的情況下,各個(gè)Link均通過測(cè)試,也就是說每個(gè)Link口工作速率都可以達(dá)到600 MB/s。經(jīng)過測(cè)試,平臺(tái)上兩個(gè)光口的傳輸速度均達(dá)到了2.5 Gb/s。DSP運(yùn)算速度測(cè)試結(jié)果見表2。

3 結(jié)語 通過上述測(cè)試結(jié)果可以看出,本平臺(tái)設(shè)計(jì)合理,F(xiàn)PGA與DSP的結(jié)合使用,能充分發(fā)揮各自的優(yōu)勢(shì),實(shí)現(xiàn)對(duì)高速、多路、海量信號(hào)的實(shí)時(shí)處理。另外,高度集成化設(shè)計(jì),大大減少了平臺(tái)所占用的空間體積,也使功耗大大減小。平臺(tái)在兵器某所項(xiàng)目驗(yàn)證中,接入實(shí)際雷達(dá)信號(hào)進(jìn)行測(cè)試,各項(xiàng)指標(biāo)均達(dá)到了設(shè)計(jì)要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    555

    文章

    8073

    瀏覽量

    352093
  • FPGA
    +關(guān)注

    關(guān)注

    1635

    文章

    21837

    瀏覽量

    608349

原文標(biāo)題:基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)的實(shí)現(xiàn)

文章出處:【微信號(hào):FPGAer_Club,微信公眾號(hào):FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速圖像處理卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號(hào)處理

    C6678信號(hào)處理板 , FPGA 信號(hào)處理 , FPGA開發(fā)
    的頭像 發(fā)表于 12-25 09:51 ?293次閱讀
    <b class='flag-5'>高速</b>圖像<b class='flag-5'>處理</b>卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>板

    FPGA 實(shí)時(shí)信號(hào)處理應(yīng)用 FPGA在圖像處理中的優(yōu)勢(shì)

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種高度靈活的硬件平臺(tái),它允許開發(fā)者根據(jù)特定應(yīng)用需求定制硬件邏輯。在實(shí)時(shí)信號(hào)處理和圖像處理領(lǐng)域,
    的頭像 發(fā)表于 12-02 10:01 ?1143次閱讀

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號(hào)處理

    本板卡基于標(biāo)準(zhǔn)6U VPX 架構(gòu),為通用高性能信號(hào)處理平臺(tái),系我公司自主研發(fā)。板卡采用一片TI DSP TMS320C6678和一片Xilinx公司Virtex 7系列的
    的頭像 發(fā)表于 11-08 16:38 ?570次閱讀
    基于<b class='flag-5'>DSP</b> TMS320C6678+<b class='flag-5'>FPGA</b> XC7V690T的6U VPX<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>卡

    如何選擇合適的DSP平臺(tái)

    數(shù)字信號(hào)處理器(DSP)是專門設(shè)計(jì)用于快速處理數(shù)字信號(hào)的微處理器。它們?cè)谠S多領(lǐng)域中都有應(yīng)用,包括
    的頭像 發(fā)表于 11-04 14:28 ?573次閱讀

    采樣頻率和信號(hào)頻率之間的關(guān)系

    在數(shù)字信號(hào)處理領(lǐng)域,采樣是將連續(xù)時(shí)間信號(hào)轉(zhuǎn)換為離散時(shí)間信號(hào)的過程。這個(gè)過程對(duì)于數(shù)字通信系統(tǒng)、音頻處理
    的頭像 發(fā)表于 10-15 11:26 ?2619次閱讀

    中科億海微SoM模組——中頻信號(hào)采集存儲(chǔ)卡

    數(shù)字中頻信號(hào)采集存儲(chǔ)是指利用ADC、FPGA實(shí)現(xiàn)對(duì)信號(hào)進(jìn)行數(shù)字化采集、處理和存儲(chǔ)傳輸?shù)倪^程。該技術(shù)在通信、雷達(dá)、無線電等領(lǐng)域具有重要應(yīng)用。通過高速
    的頭像 發(fā)表于 08-30 12:18 ?422次閱讀
    中科億海微SoM模組——<b class='flag-5'>中頻信號(hào)</b>采集存儲(chǔ)卡

    AD采集FPGA做fft處理信號(hào)的問題

    是不是就是20KHz呢?這樣是不是就能滿足每通道采樣頻率為信號(hào)頻率的4倍呢? 對(duì)采集到的信號(hào)進(jìn)行fft處理,以得到指定頻率點(diǎn)的幅度值,指定的頻率點(diǎn)都集中在200Hz以內(nèi),且都精確到了小
    發(fā)表于 08-29 09:22

    FPGA如何發(fā)出高速串行信號(hào)

    高速串行通信的“高速”一般比較高,基本至少都會(huì)上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?1102次閱讀
    <b class='flag-5'>FPGA</b>如何發(fā)出<b class='flag-5'>高速</b>串行<b class='flag-5'>信號(hào)</b>

    FPGA異步信號(hào)處理方法

    FPGA(現(xiàn)場(chǎng)可編程門陣列)在處理異步信號(hào)時(shí),需要特別關(guān)注信號(hào)的同步化、穩(wěn)定性以及潛在的亞穩(wěn)態(tài)問題。由于異步信號(hào)可能來自不同的時(shí)鐘域或外部設(shè)
    的頭像 發(fā)表于 07-17 11:10 ?1434次閱讀

    信號(hào)采樣的算法原理是什么

    信號(hào)采樣是一種將連續(xù)信號(hào)轉(zhuǎn)換為離散信號(hào)的過程,它是數(shù)字信號(hào)處理的基礎(chǔ)。本文將詳細(xì)介紹
    的頭像 發(fā)表于 07-15 14:20 ?1307次閱讀

    信號(hào)采樣的基本過程包括哪些環(huán)節(jié)

    信號(hào)采樣是數(shù)字信號(hào)處理的基礎(chǔ),它將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),以便進(jìn)行數(shù)字
    的頭像 發(fā)表于 07-15 14:18 ?791次閱讀

    FPGA高速接口應(yīng)用注意事項(xiàng)

    FPGA平臺(tái)接地點(diǎn)接線到實(shí)驗(yàn)室大地。 綜上所述,FPGA高速接口應(yīng)用需要綜合考慮信號(hào)完整性、電源管理、接口標(biāo)準(zhǔn)化、布線與布局以及靜電防護(hù)
    發(fā)表于 05-27 16:02

    國(guó)產(chǎn)FPGA在海上風(fēng)電設(shè)備中的應(yīng)用

    的的采集和信號(hào)處理,采用雙FPGA+DSP架構(gòu),主要由FPGA處理單元、DSP
    的頭像 發(fā)表于 04-18 08:11 ?462次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>在海上風(fēng)電設(shè)備中的應(yīng)用

    基于FPGA的多通道高速信號(hào)采集與處理平臺(tái)設(shè)計(jì)方案

    以核心處理板為核心,由信號(hào)源產(chǎn)生的待處理模擬信號(hào)通過同軸線纜連接到核心處理板的信號(hào)接口,同時(shí),連
    發(fā)表于 04-17 11:20 ?1513次閱讀
    基于<b class='flag-5'>FPGA</b>的多通道<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>采集與<b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>設(shè)計(jì)方案

    高速ADDA模塊開箱,FPGA專用,高速信號(hào)輸出,數(shù)模信號(hào)轉(zhuǎn)換

    高速ADDA模塊開箱,FPGA專用,高速信號(hào)輸出,數(shù)模信號(hào)轉(zhuǎn)換,8Bit高速低功耗DA轉(zhuǎn)換,DA
    發(fā)表于 03-13 18:25
    主站蜘蛛池模板: 秋霞电影网午夜一级鲁丝片 | 强奷乱码中文字幕熟女免费 | 欧美在线亚洲综合国产人 | 99在线观看视频 | 最近高清中文字幕无吗免费看 | 国产欧美一区二区三区在线看 | 成人综合在线观看 | 夜色55夜色66亚洲精品网站 | 99久久免费国产精精品 | 日韩经典欧美一区二区三区 | 亚洲日本va中文字幕久久 | 美国caopo超碰在线视频 | 91免费永久在线地址 | 一本大道熟女人妻中文字幕在线 | 欧美顶级情欲片免费看 | 久久欧洲视频 | 99国产精品成人免费视频 | 亚洲精品久久久无码 | 欧美gay老头互吃 | 99视频网址 | 青青草AV国产精品 | 里番acg纲手的熟蜜姬训练场 | 亚洲 日韩 欧美 另类 蜜桃 | 视频在线观看高清免费看 | 第七色 夜夜撸 | 蜜臀AV熟女人妻中文字幕 | 黄色软件色多多 | 寂寞骚妇女被后入式抽插 | 欧美男同gay粗大又长 | 夜色55夜色66亚洲精品网站 | 父亲在线日本综艺免费观看全集 | 精品一区二区三区在线成人 | 伊人网青青草 | 色小说在线 | 亚洲AV无码乱码国产精品品麻豆 | OLDMAN老头456 TUBE | 公交车被CAO到合不拢腿 | 高中生被C到爽哭视频免费 高挑人妻无奈张开腿 | 石原莉奈rbd806中文字幕 | 亚洲国产中文在线视频 | 草莓视频在线观看完整高清免费 |