色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA的ADS8341控制器設計

電子工程師 ? 來源:未知 ? 作者:李倩 ? 2018-10-26 14:50 ? 次閱讀

0 引言

在現代電子技術應用領域,A/D轉換器模擬信號轉換數字信號的中介,數據采集系統中,一般由單片機或其他微控制器高精度A/D轉換器進行控制,通常采用軟件模擬A/D轉換器時序的方法,增加了CPU的負擔,降低了CPU的工作效率,現場可編程門陣列FPGA(Field Programmable GateArray)的高集成度和高速特性,使之相對于單片機和微控制器更適合用于高速A/D器件的采樣控制。

另外,在電磁干擾較大的環境中,單片機會出現程序跑飛的問題,在利用看門狗復位的過程中,對采集的數據流而言,會存在數據的丟失問題。相對的,觸發沿或電平控制的FPGA,通過設計可靠的驅動,系統采集數據更為可靠。 本文是以一個3通道低頻小型數據記錄儀為研究背景,設計了以Actel公司FPGA為控制器的系統,對串行輸出A/D轉換器ADS8341進行控制,提高了系統集成度和穩定性。

1 ADS8341功能介紹

ADS8341是Burr Brown公司推出的一款低功耗,高性能的4通道,16位A/D轉換器,其串行接口降低了系統開發的成本,SSOP-16的小體積封裝適合微型設備使用。1.1 ADS8341的功能CH0~CH3:4個通道為模擬輸入端,可以設置為單通道輸入方式,也可以構成CH0-CH1,CH2-CH3,兩組差分輸入。

ADS8341的控制字為8位,S為起始標志位,A2,A1,A0控制通道選擇,可以提供單通道或差分輸入方式不同通道選擇。*****高電平為單通道輸入方式,PD1,PD0為電源控制模式位,若為“11”,電源始終處于開啟模式。ADS8341轉換的基本時序如圖1所示。

由圖1可以看出,ADS8341完成一次轉換需要24個DCLK時鐘,其中在前8個時鐘的上升沿,DIN控制字輸入,控制字輸入完成后,在DCLK的上升沿時刻,BUSY信號輸出一個高電平,在這個時鐘的下降沿,轉換數據按位輸出。經過一次完整的轉換后,在第25個時鐘上升沿,DIN可以再次輸入控制字高位,保證了當DCLK外部時鐘取得最高頻率2.4 MHz時,A/D轉換器的頻率達到最高100 ksa/s。

2 基于FPGA的ADS8341控制器設計

本記錄儀系統記錄采集信號的頻率范圍500Hz以下,在系統實際應用中,對被測信號采用過采樣方式,采樣頻率為被采集信號頻率的5~10倍。系統采用A/D轉換器3通道快速循環采樣,近似實現了通道同步采樣,是一種準同步采樣的方式。經過72個DCLK周期,實現了CH0~CH2通道的順序切換,當A/D轉換器以最大采樣頻率100 ksa/s工作時,記錄儀系統采樣的頻率相當于單通道頻率的1/3,通道1與通道3之間同步誤差最大為48clk,如圖2所示,最小誤差時間約為

系統采用了基于FLASH架構的Actel公司ProASIC3系列A3P100,使用Libero集成開發環境,FPGA的A/D控制模塊主要包含以下功能:

●時鐘控制器 記錄儀系統FPGA的外部時鐘頻率為48 MPa,對系統時鐘20分頻得到時鐘DCLK即可提供A/D轉換器的最大工作時鐘。另外通過邏輯控制,時鐘控制器提供幾個低于2.4 MHz的時鐘頻率,系統可以選擇更低的采樣頻率。

●不等占空比時鐘 本系統設計A/D控制模塊中引入clk_div時鐘信號,占空比為2:3,做為din的控制電平,當clk_div信號為低電平時,din輸出數據,clk _div信號為高電平,din為低電平。clk_div撐(.duty_factor(duty_factorl),counter_top(counterl)).div_clkl(.reset(clk1_reset),.clk_in(clk_in1),clk_out(clk_out1));//任意占空比分頻時鐘模塊調用

●控制字狀態機 記錄儀上電以后的工作狀態為3個通道循環采樣,控制字狀態發生器循環生成chO=“1001_1111”,ch1=“101_1111”,ch2=“1010_111 1”,并將控制字轉換成串行數據從din引腳輸出,實現A/D轉換器通道切換。

●控制字并行轉串行模塊 控制字chO,ch1,ch2需要轉化成串行數據,通過din輸入至AD,控制通道選擇,循環輸入控制字則循環選擇3通道。將狀態控制字ch0、ch1、ch2傳輸至寄存器,在DCLK時鐘下降沿,提取第7位(高位),此時數據比較穩定,然后寄存器向左位移。在DCLK時鐘上升沿傳輸至AD,實現控制目的。

●信號采集模塊A/D轉換器采集數據串行輸入FPGA后,轉換成并行數據,傳輸至系統的數據總線。根據A/D轉換器采樣的基本時序可知,在dout引腳串行輸出數據時,din引腳應保持低電平,為了3個采樣通道近似同步數據采集,在經過24個DCLK時鐘周期,對一個通道數據采集轉換輸出完成后,要在DCLK的第25個時鐘的上升沿,進入第二個通道的采集和轉換。最終實現記錄儀在72個DCLK時鐘周期的狀態循環時序是A/D模塊控制的關鍵。

3 計算機仿真分析與系統實現

系統FPGA使用Actel公司基于FLASH結構單元的芯片,進一步的降低了系統的功耗,縮小了系統的體積,Actel FPGA的集成開發環境Libero集成了仿真工具modelsim。以AD最高采樣頻率為例試驗,仿真時序波形如圖4。

A/D控制模塊中,在“clk_div”高電平時,實現寄存器“shuru”至寄存器“A”的數據傳遞,在“clk_div”低電平實現并行數據到串行數據的轉換,并通過“din"輸出,圖4中顯示了“din"輸出引腳3個控制字狀態的變化。 示波器顯示din引腳控制字串行輸出三組控制字的循環變化,如圖5。

4 結論

系統運用FPGA電平控制多通道A/D轉換器不同通道的選通,相比較單片機而言,更為穩定可靠,采集數據流完整,使用基于FLASH架構的Actel公司FPGA進一步降低了微型數據記錄儀系統的功耗,同時提高了系統在電磁干擾較強環境的穩定性。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    17969

    瀏覽量

    252898
  • FPGA
    +關注

    關注

    1635

    文章

    21837

    瀏覽量

    608329
  • 轉換器
    +關注

    關注

    27

    文章

    8783

    瀏覽量

    148853

原文標題:串行AD與FPGA在微型數據記錄儀中的應用

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ADS8341采集4096個點的數據,拼接時某些地方會出現拼接錯誤,看起來是正負方向反了,請問是什么原因?

    ADS8341采集4096個點的數據,拼接時某些地方會出現拼接錯誤,看起來是正負方向反了,請問是什么原因?
    發表于 11-19 06:22

    stm32f103用SPI驅動ADS8341數據不正確,忽大忽小的原因?

    stm32f103用SPI驅動ADS8341數據不正確。忽大忽小。
    發表于 12-04 06:14

    使用ADS8341時,其COM腳可以接負電壓嗎,最大可以是多少?

    各位好,想請教一下使用ADS8341時,其COM腳可以接負電壓嗎,最大可以是多少?比如如果接-2V會不會有問題(Vref接4V),謝謝!
    發表于 12-17 07:32

    ADS8341輸入為零時,采樣有固定初值是怎么回事?

    各位好,我最近在用ADS8341做采集,采集的是4-20mA電流信號,4-20mA電流轉換成0-5V電壓,然后送入ADS8341.目前出現的問題是:當我的輸入通道與地短接時,理論上ADS8341
    發表于 12-25 06:31

    請問ADS8343和ADS8341有什么區別?

    請問ADS8343和ADS8341有什么區別
    發表于 01-08 06:30

    ads8341數據采集混亂是什么原因導致的?

    我的ADS8341數據在進行數據采集時候(硬件電路沒有問題),有幾個問題 想要咨詢。 (1)該ADC采集,為什么采集一段時間以后,采集數據開始紊亂。后來發現主要是數據錯位了,不知為何? (2)數據采集采用的是32個周期/轉換,但是好像讀出來的數據始終有個一字節的0?
    發表于 02-06 06:05

    ADS8341接差分應用的時候,參考輸入電壓的負極是連接COM口呢,還是連接地線呢?

    請問一下,ADS8341這種芯片接差分應用的時候,參考輸入電壓的負極是連接COM口呢,還是連接地線呢?
    發表于 02-11 06:08

    請問誰用ADS8341的spi做過實驗嗎?

    請問誰用ADS8341的spi做過實驗?
    發表于 04-11 05:07

    ADS8341.pdf

    The ADS8341 is a 4-channel, 16-bit sampling Analog-to-Digital (A/D) converter with a synchronous
    發表于 04-08 11:09 ?29次下載

    ADS8341中文資料pdf

    ADS8341是一種比較新的逐次逼近式A/D轉換 由于其分辨率比較高可用在要求精度較高 結構簡單的嵌入式系統中 本文詳細介紹了的ADS8341的結構 功能 并以51 單片機為例 給出了
    發表于 04-08 11:10 ?124次下載

    ADS8341應用及源程序

    ADS83411 特性2.7V~5V 單電壓供電4通道單獨輸入或2 通道差動輸入大于100KHz的轉換速率86dB信噪比SPI 串行接口SSOP-16 封裝 ADS8341是16位A/D轉換 分辨率為216
    發表于 04-08 11:11 ?136次下載

    基于Altera FPGA的彩屏控制器的設計和實現

    本設計基于FPGA的彩色觸摸屏控制器能夠實現顏色深度為24 bit,分辨率為480×272的TFT-LCD控制ADS7843芯片的時序控制
    發表于 01-07 11:08 ?3096次閱讀
    基于Altera <b class='flag-5'>FPGA</b>的彩屏<b class='flag-5'>控制器</b>的設計和實現

    實現SPI通信的幾種方法詳解

    在本文中外部時鐘模式工作,即ND的移位時鐘由PIC16F73提供,外部時鐘控制A/D轉換過程和輸入時鐘。當ADS8341接收完控制字節的最后一位緊接著的一個時鐘周期過后BUSY腳就會被ADS8
    發表于 03-19 13:01 ?3.1w次閱讀
    實現SPI通信的幾種方法詳解

    觸摸屏控制器ADS7846的原理及應用

    觸摸屏控制器ADS7846的原理及應用說明。
    發表于 04-14 10:14 ?12次下載

    ADS8341一款4通道、16位采樣模數(A/D)轉換數據表

    電子發燒友網站提供《ADS8341一款4通道、16位采樣模數(A/D)轉換數據表.pdf》資料免費下載
    發表于 07-24 11:30 ?0次下載
    <b class='flag-5'>ADS8341</b>一款4通道、16位采樣模數(A/D)轉換<b class='flag-5'>器</b>數據表
    主站蜘蛛池模板: 一本之道高清www在线观看 | 日韩精品人成在线播放 | 少妇内射兰兰久久 | 亚洲精品久久99蜜芽尤物TV | 国产日韩久久久精品影院首页 | 韩国羞羞秘密教学子开车漫书 | 精品亚洲AV无码蜜芽麻豆 | 熟女人妻久久精品AV天堂 | 蜜芽tv在线www| 特级毛片AAAAAA | A级毛片高清免费网站不卡 a级毛片高清免费视频 | 国产欧美精品一区二区三区-老狼 | 7723日本高清完整版在线观看 | 正在播放国产尾随丝袜美女 | 九九久久久2| 免费完整版观看 | 色迷迷电影 | 裸妇厨房风流在线观看 | 亚洲欧美日本中文子不卡 | 日本2021免费一二三四区 | 亚洲色图在线视频 | 国产在线精品亚洲第一区 | 久久久久久免费高清电影 | 影音先锋亚洲AV少妇熟女 | 免费夜色污私人影院网站 | 亚洲AV 日韩 国产 有码 | 驯服有夫之妇HD中字日本 | 亚洲成人99 | 嘟嘟嘟在线视频免费观看高清中文 | 国产午夜精品一区理论片飘花 | 亚洲AV无码A片在线观看蜜桃 | 国产成人啪精视频精东传媒网站 | 男生扒开美女尿口戳戳 | 午夜福利视频极品国产83 | 青青视频 在线 在线播放 | 久久精品视频在线看15 | 国产香蕉九九久久精品免费 | 香蕉久久日日躁夜夜嗓 | 极品少妇高潮啪啪无码吴梦 | 日本一区不卡在线播放视频免费 | 亚洲精品tv久久久久久久久久 |