JESD204是基于SerDes($174.9800)的串行接口標準,主要用于數模轉換器和邏輯器件之間的數據傳輸,其最早的版本是JESD204A,現在是JESD204Bsubclass0,subclass1,subclass2.區別主要在于其對同步和鏈路間固定時差的測量。目前市場上比較多地數模轉換器接口是JESD204B subclass1.其最大傳輸速率可達12.5Gbps,支持多鏈路和多器件的同步以及固定時差的測量。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
ADI
+關注
關注
146文章
45819瀏覽量
249765 -
測量
+關注
關注
10文章
4849瀏覽量
111241 -
數模轉換器
+關注
關注
14文章
1011瀏覽量
83166
發布評論請先 登錄
相關推薦
JESD204B使用說明
能力更強,布線數量更少。 本篇的內容基于jesd204b接口的ADC和FPGA的硬件板卡,通過調用jesd204b ip核來一步步在FPGA內部實現高速ADC數據采集,jesd204b
Altera JESD204B IP核和TI DAC37J84硬件檢查報告
電子發燒友網站提供《Altera JESD204B IP核和TI DAC37J84硬件檢查報告.pdf》資料免費下載
發表于 12-10 14:53
?0次下載
調試ADS52J90板卡JESD204B接口遇到的問題求解
我在調試TI ADS52J90板卡JESD204B接口遇到的問題:
1、目前在應用手冊中能看到LVDS的詳細說明,但是缺少關于JESD204B的相關資料,能否提供相關
發表于 11-28 06:13
使用JESD204B接口,線速率怎么計算?
使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
發表于 11-18 07:10
如何配置LMK04828時鐘芯片生成JESD204b需要的時鐘?
你好!在使用ADS54J42EVM的過程中,我需要采用產品通過JESD204b以L=4, F=4, K=16和6.25G的線速率與FPGA通信,這需要ADS54J42EVM產生156.25Mhz
發表于 11-14 07:12
ADC16DX370 JESD204B串行鏈路的均衡優化
電子發燒友網站提供《ADC16DX370 JESD204B串行鏈路的均衡優化.pdf》資料免費下載
發表于 10-09 08:31
?1次下載
從JESD204B升級到JESD204C時的系統設計注意事項
電子發燒友網站提供《從JESD204B升級到JESD204C時的系統設計注意事項.pdf》資料免費下載
發表于 09-21 10:19
?2次下載
帶雙環路PLL且符合JESD204B標準的LMK04832超低噪聲時鐘抖動清除器數據表
電子發燒友網站提供《帶雙環路PLL且符合JESD204B標準的LMK04832超低噪聲時鐘抖動清除器數據表.pdf》資料免費下載
發表于 08-21 09:20
?0次下載
具有雙環路PLL的LMK04228超低噪聲且符合JESD204B標準的時鐘抖動清除器數據表
電子發燒友網站提供《具有雙環路PLL的LMK04228超低噪聲且符合JESD204B標準的時鐘抖動清除器數據表.pdf》資料免費下載
發表于 08-21 09:12
?0次下載
LMK04714-Q1符合JESD204B/C標準的汽車級、超低噪聲、雙環路時鐘抖動清除器數據表
電子發燒友網站提供《LMK04714-Q1符合JESD204B/C標準的汽車級、超低噪聲、雙環路時鐘抖動清除器數據表.pdf》資料免費下載
發表于 08-20 10:37
?0次下載
JESD204B的常見疑問解答
樣本數據輸入器件直到模擬輸出相應樣本的時間。通常,對這兩者都以分辨率為采樣時鐘周期進行測量,因為它們與頻率有關。這在原理上與JESD204B鏈路部署中描述的確定延遲的定義有所不同。
JESD
發表于 01-03 06:35
評論