聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
ADI
+關(guān)注
關(guān)注
146文章
45829瀏覽量
250577 -
濾波
+關(guān)注
關(guān)注
10文章
667瀏覽量
56682
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱電偶需要10個(gè)而AD7124-8最多只支持8個(gè),能不能用3個(gè)AIN實(shí)現(xiàn)2個(gè)熱電偶輸入,其中一個(gè)AIN作為公共的負(fù)輸入端?
熱電偶需要10個(gè),而AD7124-8最多只支持8個(gè)。能不能用3個(gè)AIN實(shí)現(xiàn)2個(gè)熱電偶輸入,其中一個(gè)AIN作為公共的負(fù)輸入端?
發(fā)表于 12-19 09:16
AD7124-8內(nèi)部校準(zhǔn)后,增益寄存器過(guò)一段時(shí)間就自動(dòng)還原默認(rèn)了,為什么?
AD7124-8內(nèi)部校準(zhǔn)后,增益寄存器過(guò)一段時(shí)間就自動(dòng)還原默認(rèn)了,不知為何?
監(jiān)聽(tīng)狀態(tài)寄存器和偏移寄存器都正常,就是增益寄存器不知為何自動(dòng)還原了。請(qǐng)幫忙分析下,多謝!!!
發(fā)表于 12-19 07:58
AD7124-8內(nèi)部校準(zhǔn)時(shí),是不是只能選擇內(nèi)部的2.5V參考源?
AD7124-8內(nèi)部校準(zhǔn)時(shí),是不是只能選擇內(nèi)部的2.5V參考源?測(cè)試發(fā)現(xiàn)如果是外部參考電阻的方式,校準(zhǔn)后的增益總是為0。另外,多個(gè)通道使能了,芯片能不能自動(dòng)完成所有通道的校準(zhǔn)?
發(fā)表于 12-19 06:54
兩片AD7124的spi可以并在一起嗎,分別片選。
兩片AD7124-8 芯片的spi接口能夠并聯(lián)在一起嗎?使用兩個(gè)GPIO引腳做片選信號(hào),目前這樣設(shè)計(jì)的,一片芯片的CS引腳已經(jīng)強(qiáng)制拉高了,另外一篇讀回來(lái)全部是0。不知道是電路本身有問(wèn)題,還是不能這樣設(shè)計(jì)
發(fā)表于 09-21 18:03
AD7124單次轉(zhuǎn)換速率突然變慢是為什么
AD7124程序中根據(jù)設(shè)定的次數(shù)進(jìn)行單次轉(zhuǎn)換,發(fā)現(xiàn)有時(shí)候單次轉(zhuǎn)換的速率會(huì)變很慢,這是為什么呢
發(fā)表于 08-07 10:56
AD7124-8按照19200輸出速率設(shè)置,實(shí)際五千不到怎么解決?
AD7124-8 直接說(shuō)設(shè)置,
{0x01, 0x04C0, 2, 1}, 全功率,狀態(tài)和數(shù)據(jù)一起傳輸
{0x09, AD7124_CH_EN |AD7124
發(fā)表于 08-01 07:12
采用AD7124-8的4線(xiàn)制RTD溫度測(cè)量中,是否可以在Iout上串聯(lián)一個(gè)二極管,用作Iout端口的保護(hù)?
你好。
請(qǐng)問(wèn)在采用AD7124-8的4線(xiàn)制RTD溫度測(cè)量中,我是否可以在Iout上串聯(lián)一個(gè)開(kāi)關(guān)二極管,用作Iout端口的保護(hù)?其中Iout端口是指AD7124-8的AIN0端口。
這種方式是否推薦?如果不推薦該方式,那么建議
發(fā)表于 07-24 06:20
AD7124的程序如何將它導(dǎo)出成hex格式呢?
我們買(mǎi)了AD7124-8評(píng)估板用于測(cè)試,是下圖這種。
但是黑色電路板不是它,是下面這塊。
關(guān)于這個(gè)板卡能找到的資料,我基本都翻了一遍,比如https://os.mbed.com
發(fā)表于 07-23 08:13
AD7124-8手冊(cè)里沒(méi)提到上電時(shí)序,評(píng)估板原理圖是有上電時(shí)序的,那電路設(shè)計(jì)時(shí)是否需要上電時(shí)序?
的峰峰值分辨率反而沒(méi)有后者大呢。
第三個(gè)問(wèn)題,數(shù)據(jù)手冊(cè)中提到的峰峰值分辨率與峰峰值噪聲的公式是這樣的:
AN615中的公式更合乎邏輯,這兩個(gè)怎么不一樣啊。
最后,最近我們想用AD7124-8測(cè)試PT1000,我覺(jué)得兩線(xiàn)制就足夠了吧,因?yàn)閜t1000阻值很大,引線(xiàn)電阻的影響很小。
發(fā)表于 07-04 08:31
AD7124-8在控制ADcontrol寄存器時(shí),寫(xiě)入后讀取,大部分都能成功,時(shí)不時(shí)會(huì)失敗,為什么?
AD7124-8同一個(gè)外部時(shí)鐘2.4576M,兩個(gè)adc同步采集,使用的是adcontrol命令控制,同時(shí)發(fā)送
各種單獨(dú)的片選和DOUT引腳,共用sclk和DIN,adcontrol寄存器中時(shí)鐘選擇
發(fā)表于 07-04 06:59
AD7124-8內(nèi)部溫度傳感器如何讀取,通道配置如何設(shè)置呢?
Product Number: AD7124-8
Software Version: 通道配置
現(xiàn)在自己摸索了下,通道配置為: {0x1A, 0x09F0, 2, 1
發(fā)表于 07-04 06:52
使用ad7124-8讀取內(nèi)部溫度傳感器的讀數(shù)讀出來(lái)的數(shù)值不是0x800000就是0x0ffffff,為什么?
請(qǐng)教一下,使用ad7124-8讀取內(nèi)部溫度傳感器的讀數(shù)讀出來(lái)的數(shù)值不是0x800000就是0x0ffffff是什么問(wèn)題導(dǎo)致的
發(fā)表于 07-03 07:27
求助,關(guān)于AD7124-8系統(tǒng)校準(zhǔn)問(wèn)題求解
1. 關(guān)于AD7124-8系統(tǒng)校準(zhǔn)方面有些問(wèn)題想咨詢(xún)一下:
目前有4路3線(xiàn)制PT100的采集需求根據(jù)CN-0383的應(yīng)用說(shuō)明,此時(shí)REFIN1+/-連接的是參考電阻,VREF并沒(méi)有外接外部的基準(zhǔn)電源
發(fā)表于 06-04 14:17
AD7124-8 RTD三線(xiàn)單次轉(zhuǎn)化采樣,軟件診斷偶現(xiàn)產(chǎn)生 AINP_UV_ERR AINM_UV_ERR錯(cuò)誤如何解決?
AD7124-8RTD 三線(xiàn)單次轉(zhuǎn)化采樣,硬件采樣電路參考官方文檔 CN-383。 軟件診斷偶現(xiàn)產(chǎn)生 AINP_UV_ERRAINM_UV_ERR錯(cuò)誤,硬件上如何調(diào)試驗(yàn)證,消除此類(lèi)故障。
發(fā)表于 05-31 08:09
AD7124-8采樣內(nèi)部20mVpp信號(hào)時(shí),為什么轉(zhuǎn)換后的電壓是18.4mV?
AD7124-8采樣內(nèi)部20mVpp信號(hào)時(shí),為什么轉(zhuǎn)換后的電壓為18.4mV?
發(fā)表于 05-31 07:25
評(píng)論