聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
芯片
+關(guān)注
關(guān)注
455文章
50732瀏覽量
423283 -
ADI
+關(guān)注
關(guān)注
146文章
45820瀏覽量
249823 -
安全
+關(guān)注
關(guān)注
1文章
340瀏覽量
35698
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
產(chǎn)品介紹 滿足功能安全認(rèn)證要求:SIL 2安全防護(hù)型激光雷達(dá)GS1-5
的SIL 2、PL d、Type 3 權(quán)威認(rèn)證,?表明產(chǎn)品符合 IEC 61508、IEC 62061、ISO13849 和 IEC 61496 標(biāo)準(zhǔn)的要求。 2D 270° 功能安
兩片AD7124的spi可以并在一起嗎,分別片選。
兩片AD7124-8 芯片的spi接口能夠并聯(lián)在一起嗎?使用兩個(gè)GPIO引腳做片選信號(hào),目前這樣設(shè)計(jì)的,一片芯片的CS引腳已經(jīng)強(qiáng)制拉高了,另外一篇讀回來全部是0。不知道是電路本身有問題,還是不能這樣設(shè)計(jì)
發(fā)表于 09-21 18:03
應(yīng)用案例分享 | 智駕路試數(shù)據(jù)分析及 SiL/HiL 回灌案例介紹
本文將通過實(shí)際應(yīng)用案例進(jìn)行講解,通過軟件在環(huán)(SiL)和硬件在環(huán)(HiL)回灌驗(yàn)證,該系統(tǒng)能夠充分評(píng)估和優(yōu)化算法性能,發(fā)揮數(shù)據(jù)價(jià)值。
具有集成電源的低輻射信號(hào)隔離器可滿足CISPR 32要求
電子發(fā)燒友網(wǎng)站提供《具有集成電源的低輻射信號(hào)隔離器可滿足CISPR 32要求.pdf》資料免費(fèi)下載
發(fā)表于 09-07 11:28
?0次下載
AD7124單次轉(zhuǎn)換速率突然變慢是為什么
AD7124程序中根據(jù)設(shè)定的次數(shù)進(jìn)行單次轉(zhuǎn)換,發(fā)現(xiàn)有時(shí)候單次轉(zhuǎn)換的速率會(huì)變很慢,這是為什么呢
發(fā)表于 08-07 10:56
南京恒立獲TüV南德SIL 2/PL d功能安全認(rèn)證
南京恒立智能技術(shù)有限公司近日迎來重大喜訊,其主體采用Cat.3架構(gòu)的安全控制器HLEC-C3-7053成功獲得TüV南德意志集團(tuán)頒發(fā)的功能安全證書。該證書基于國際權(quán)威標(biāo)準(zhǔn)IEC 61508(SIL
AD7124-8按照19200輸出速率設(shè)置,實(shí)際五千不到怎么解決?
AD7124-8 直接說設(shè)置,
{0x01, 0x04C0, 2, 1}, 全功率,狀態(tài)和數(shù)據(jù)一起傳輸
{0x09, AD7124_CH_EN |AD7124
發(fā)表于 08-01 07:12
AD7124的程序如何將它導(dǎo)出成hex格式呢?
/platforms/SDP_K1/這個(gè)等。它的程序我也在網(wǎng)上下載下來了。參見附件。
EVAL-AD7124-3e1005bd4d41.zip
打開后是這樣的,
我的問題是,如果這個(gè)文件確實(shí)是用于AD7124的程序
發(fā)表于 07-23 08:13
AD7124-8手冊(cè)里沒提到上電時(shí)序,評(píng)估板原理圖是有上電時(shí)序的,那電路設(shè)計(jì)時(shí)是否需要上電時(shí)序?
AD7124評(píng)估板中的AVDD先上電,而后IOVDD才上電。但數(shù)據(jù)手冊(cè)中沒有體現(xiàn),實(shí)際設(shè)計(jì)電路時(shí)候是否需要這樣設(shè)計(jì)呢?
還有一個(gè)問題,這里為啥中等功率模式的均方根值噪聲明明小于全功率模式,為啥它
發(fā)表于 07-04 08:31
AD7124-8內(nèi)部溫度傳感器如何讀取,通道配置如何設(shè)置呢?
] - 0x800000) * 10 / 13584 - 2725; //讀AD7124內(nèi)部溫度,精度0.5°C
發(fā)現(xiàn)溫度比芯片表面溫度總是低了1.5°C左右,我哪里做錯(cuò)了,請(qǐng)告訴我正常的設(shè)置,多謝!
發(fā)表于 07-04 06:52
該如何提高代碼容錯(cuò)率、降低代碼耦合度?
提高RT-Thread代碼的容錯(cuò)率和降低耦合度是確保代碼質(zhì)量和可維護(hù)性的關(guān)鍵,下面列舉了幾種在編寫代碼時(shí),提高代碼容錯(cuò)率和降低耦合度的思路。讓我們一起來看看吧~一、提高代碼容錯(cuò)率輸入驗(yàn)證與數(shù)據(jù)校驗(yàn)
TIDA-010049-適用于 IEC 61508 (SIL-2) 且經(jīng)TUV評(píng)估的數(shù)字輸入PCB layout 設(shè)計(jì)
電子發(fā)燒友網(wǎng)站提供《TIDA-010049-適用于 IEC 61508 (SIL-2) 且經(jīng)TUV評(píng)估的數(shù)字輸入PCB layout 設(shè)計(jì).pdf》資料免費(fèi)下載
發(fā)表于 05-13 14:19
?1次下載
容錯(cuò)can和高速can的區(qū)別
容錯(cuò)CAN(Controller Area Network)和高速CAN是兩種常見的汽車通信協(xié)議,它們?cè)谒俣群涂煽啃苑矫嬗兴煌R韵率顷P(guān)于容錯(cuò)CAN和高速CAN的詳盡、詳實(shí)和細(xì)致的1500字
評(píng)論