聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
ADI
+關注
關注
146文章
45826瀏覽量
250517 -
pll
+關注
關注
6文章
777瀏覽量
135202 -
頻率
+關注
關注
4文章
1507瀏覽量
59263
發布評論請先 登錄
相關推薦
邊帶雜散和開關雜散的含義是什么?會對電路造成什么影響?
我在看ADC供電部分的時候,看到邊帶雜散和開關雜散這兩詞不知道它的含義。請問下大家它們的含義以及它們將會對電路造成什么影響?
謝謝大家了!!!!!
發表于 12-31 06:32
DAC3482存在雜散怎么解決?
當前DTRU產品中使用了DAC3482,故障率達到12%,從FPGA側IQ數據到達DAC3482,從3482出口處測量到的信號,發現近端存在雜散。具體見下圖所示。
另外做了如下實驗:
1、將
發表于 12-16 06:23
DAC37J82輸出頻點48M處雜散無法減弱是什么原因?
我們調試DAC37J82,現在204B接口連接正常,輸出信號中心頻點正常,但是兩側48M處雜散很高,無法消除,幫分析一下原因。
信號為72
發表于 11-22 06:54
DAC39J82輸出信號在140MHz頻率存在雜散怎么解決?
在使用DAC39J82過程中我們發現DAC芯片在輸出是0—500M頻率信號時,在120MHZ以下沒有沒有雜散問題。在150M,200M,3
發表于 11-22 06:07
DAC38J84測試時有雜散和諧波怎么解決?
-20MHz處的點,頻率是40MHz,如將將頻寬打到200MHz時會看到其它諧波和雜散點,下圖輸出60M時有影響的點是40M,對SFDR的影響超過10dB。其它雜
發表于 11-18 06:37
LMX2572EVM在測試評估版時,不同頻率下整數邊界雜散差別很大是為什么?
在測試評估版時,不同頻率下整數邊界雜散差別很大。
下表是100M鑒相頻率下,偏離1M的雜散抑制
發表于 11-13 07:43
LMX2594輸出信號附近伴隨許多等間距的干擾信號是什么原因導致的?如何消除?
LMX2594輸出求助:配置LMX2594輸出2GHz點頻,參考信號50MHz,鑒相頻率100MHz,輸出頻譜如圖1所示,載波附近間隔2.56MHz出現大干擾,MUXOUT管腳置高電
發表于 11-13 06:25
請問LMX2694-EP輸出信號中有小數分頻雜散該如何解決?
大家好,如下圖所示,輸出的1GHz信號近端有小數分頻雜散,后發現有的頻點沒有,有的頻點會更多,小數分頻的分子分母是計算出來可以正好輸出1GHz整數頻率;
相關配置:環路濾波器是用的參
發表于 11-11 06:05
深入解析晶振時鐘信號干擾源:寄生電容、雜散電容與分布電容
在現代電子電路設計中,晶振時鐘信號的高頻特性使得其容易受到各種干擾。其中,寄生電容、雜散電容和分布電容是影響晶振時鐘
發表于 09-26 14:49
什么是無雜散動態范圍 (SFDR)?為什么 SFDR 很重要?
非線性,大阻塞器可能會在 ADC 輸出處產生不需要的雜散。這些不需要的雜散由圖 2 中的紫色組件顯示。
圖 2. 該圖以紫色顯示不需要
發表于 09-11 15:48
變頻器控制引起的電機軸電壓雜散
變頻器控制引起的電機軸電壓雜散? 變頻器(簡稱VFD)是通過調整輸入電源頻率和電壓來控制電機轉速的裝置。它在工業控制應用中得到廣泛應用,可以提高能效和精度,并減少能源消耗。然而,變頻器
評論