FIFO是隊列機制中最簡單的,每個接口上都存在FIFO隊列,表面上看FIFO隊列并沒有提供什么QoS(Quality of Service,服務質量)保證,甚至很多人認為FIFO嚴格意義上不算做一種隊列技術。實則不然,FIFO是其它隊列的基礎,FIFO也會影響到衡量QoS的關鍵指標:報文的丟棄、延時、抖動。既然只有一個隊列,自然不需要考慮如何對報文進行復雜的流量分類,也不用考慮下一個報文怎么拿、拿多少的問題,而且因為按順序取報文,FIFO無需對報文重新排序。簡化了這些實現其實也就提高了對報文時延的保證。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1629文章
21729瀏覽量
603013 -
fifo
+關注
關注
3文章
387瀏覽量
43650 -
IP核
+關注
關注
4文章
327瀏覽量
49485
發布評論請先 登錄
相關推薦
【鋯石A4 FPGA試用體驗】鋯石科技-A4 FPGA開發板開箱鑒賞-您將得到的是一門技術
全家福開啟說明書與光盤包裝盒,包含以下附件:鋯石科技-A4 FPGA開發板引導手冊一本鋯
發表于 07-29 16:33
【鋯石A4 FPGA試用體驗】初識鋯石A4 FPGA開發板
` 本帖最后由 jinglixixi 于 2017-8-3 11:14 編輯
期待中的鋯石A4 FPGA開發板終于如期而至了,欣喜中快速
發表于 08-03 11:12
【鋯石A4 FPGA試用體驗】鋯石A4智能家庭娛樂系統-結項報告
` 本帖最后由 超級開發板 于 2017-10-8 10:45 編輯
今天,我們來進行基于鋯石A4 FPGA
發表于 09-28 08:58
鋯石FPGA A4_Nano開發板視:PS/2外設IP核的應用
IP核有三種不同的存在形式:HDL語言形式,網表形式、版圖形式。分別對應我們常說的三類IP內核:軟核、固核和硬核。這種分類主要依據產品交付的
鋯石FPGA A4_Nano開發板視頻:LED的IP核應用
利用IP核設計電子系統,引用方便,修改基本元件的功能容易。具有復雜功能和商業價值的IP核一般具有知識產權,盡管IP
鋯石FPGA A4_Nano開發板視頻:DA外設IP核定制
IP核有三種不同的存在形式:HDL語言形式,網表形式、版圖形式。分別對應我們常說的三類IP內核:軟核、固核和硬核。這種分類主要依據產品交付的
鋯石FPGA A4_Nano開發板視頻:內置IP核JTAG-UART的講解
JTAG UART是要自己添加的一個IP核,通常用來是實現PC和Nios II系統間的串行通信接口,它用于字符的輸入輸出,在Nios II的開發調試過程中扮演了重要的角色。
鋯石FPGA A4_Nano開發板視頻:內置IP核之Interval Timer的應用實戰講解
利用IP核設計電子系統,引用方便,修改基本元件的功能容易。具有復雜功能和商業價值的IP核一般具有知識產權,盡管IP
評論