聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
寄存器
+關注
關注
31文章
5355瀏覽量
120513 -
狀態機
+關注
關注
2文章
492瀏覽量
27552 -
PFGA
+關注
關注
2文章
7瀏覽量
9550
發布評論請先 登錄
相關推薦
【正點原子FPGA連載】第十二章 動態數碼管顯示實驗
`1)實驗平臺:正點原子開拓者FPGA開發板2)平臺購買地址:https://item.taobao.com/item.htm?id=5797492098202)全套實驗源碼+手冊+
發表于 06-15 22:54
分享正點原子FPGA開發板全套資料
本帖最后由 100dongdong 于 2020-5-16 23:48 編輯
正點原子FPGA開拓者開發板,Intel(Altera) FPG
發表于 05-16 23:35
正點原子開拓者FPGA開發板資料連載第二十三章RGBTFT-LCD字符顯示
1)實驗平臺:正點原子開拓者FPGA 開發板2)摘自《開拓者FPGA開發指南》關注官方微信號公眾
發表于 08-08 11:03
正點開拓者FPGA開發板使用問題
求問各位大佬,剛剛入門正點開拓者FPGA開發板,用板載pcf8591采集信號發生器單一頻率正弦波,再用ip核做fft,結果和matlab上fft不一樣,請問是怎么回事呢?
發表于 01-04 09:34
正點原子開拓者FPGA視頻:SDRAM簡介
的,這樣它可以隨時響應控制輸入的變化。而SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。時鐘被用來驅動一個有限狀態機,對進入的指令進行管線(Pipeline
正點原子開拓者FPGA Qsys視頻:uCOS II任務管理與時間管理(2)
該課程是正點原子團隊編寫,詳細講解了quartus中的qsys。也可以從我頭像點進去看FPGA verilog相關的視頻。
評論