-全新的Si532xx緩沖器系列產品為低功耗1.5V/1.8V應用
首次提供符合PCIe Gen 4標準的解決方案-
中國,北京-2018年3月15日-Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前推出了一系列低功耗PCI Express? (PCIe?) Gen 1/2/3/4時鐘緩沖器,設計旨在為1.5V和1.8V應用提供超低抖動時鐘分發。Silicon Labs的新型Si532xx PCIe時鐘緩沖器具有40fs RMS(典型值)的附加抖動性能,可為嚴格的PCIe Gen 3和Gen 4抖動規范提供超過90%的余量,從而簡化時鐘分發和降低產品開發風險。
越來越多的數據中心硬件設計正在使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗,這些數據中心硬件設計包括網絡接口卡(NIC)、PCIe總線擴展器和高性能計算(HPC)加速器。Si532xx緩沖器由單個1.5V-1.8V電源供電,具有多達12路時鐘輸出,非常適合在低功耗設計中提供低抖動PCIe時鐘分發。Si532xx時鐘器件支持PCIe通用時鐘、分離參考無展頻(SRNS)和分離參考獨立展頻(SRIS)架構,能夠滿足各種應用需求。
Si532xx時鐘是基于非PLL的扇出緩沖器,支持展頻時鐘信號的分發而不影響信號完整性。隨著PCIe端點數量在服務器和存儲應用中的不斷增長,要求系統設計人員提供更多的PCIe參考時鐘的緩沖時鐘副本。新型Si532xx系列產品的超低抖動性能使得設計人員能夠級聯多個緩沖器,同時仍能達到0.5ps RMS的最大允許系統PCIe抖動預算。
Si532xx器件輸出驅動器利用Silicon Labs的推挽式HCSL技術,該技術不像使用恒流輸出驅動器技術的傳統PCIe緩沖器那樣需要外部終端電阻。內部電源濾波可防止電源噪聲降低時鐘抖動性能,從而消除了競爭解決方案所需的離散式低壓差穩壓器。Si532xx系列產品支持85歐姆和100歐姆阻抗選項。
Silicon Labs時鐘產品高級營銷總監James Wilson表示:“我們利用Silicon Labs在高性能時鐘設計方面的專業技術來降低PCIe時鐘分發應用中的抖動和功耗。我們新推出的Si532xx系列產品顯示Silicon Labs致力于幫助整合并簡化數據中心、工業、通信和消費類設計中的高速時鐘樹設計。”
由于時鐘抖動是所有PCIe應用的關鍵設計參數,Silicon Labs提供PCIe Gen 1/2/3/4軟件工具,可簡化PCIe抖動測量。開發人員可免費下載該易于使用的實用軟件工具:www.silabs.com/pcie-learningcenter。
價格與供貨
Si532xx PCIe時鐘緩沖器已經量產,并可提供樣片,其中包括多種輸出選項。Si53212、Si53208和Si53204時鐘器件提供12路、8路和4路PCIe時鐘輸出。樣片可在兩周內發貨,批量訂購可在四周內發貨。在一萬片采購量時,4路輸出時鐘器件的單價為1.40美元起,12路輸出時鐘器件的單價為2.17美元起。Silicon Labs的新型Si53204-EVB開發套件零售價為175美元,可提供快速、簡單的PCIe緩沖器評估。有關Si532xx PCIe緩沖器系列產品的更多信息或訂購樣片及開發套件,請瀏覽網站:http://www.silabs.com/clock-buffers。
關于Silicon Labs
Silicon Labs(NASDAQ:SLAB)是領先的芯片、軟件和解決方案供應商,致力于建立一個更智能、更互聯的世界。我們屢獲殊榮的技術正在塑造物聯網、互聯網基礎設施、工業自動化、消費電子和汽車市場的未來。我們世界一流的工程團隊創造的產品專注于性能、節能、互聯和簡易化。更多信息請瀏覽網站:www.silabs.com。
首次提供符合PCIe Gen 4標準的解決方案-
中國,北京-2018年3月15日-Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前推出了一系列低功耗PCI Express? (PCIe?) Gen 1/2/3/4時鐘緩沖器,設計旨在為1.5V和1.8V應用提供超低抖動時鐘分發。Silicon Labs的新型Si532xx PCIe時鐘緩沖器具有40fs RMS(典型值)的附加抖動性能,可為嚴格的PCIe Gen 3和Gen 4抖動規范提供超過90%的余量,從而簡化時鐘分發和降低產品開發風險。
越來越多的數據中心硬件設計正在使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗,這些數據中心硬件設計包括網絡接口卡(NIC)、PCIe總線擴展器和高性能計算(HPC)加速器。Si532xx緩沖器由單個1.5V-1.8V電源供電,具有多達12路時鐘輸出,非常適合在低功耗設計中提供低抖動PCIe時鐘分發。Si532xx時鐘器件支持PCIe通用時鐘、分離參考無展頻(SRNS)和分離參考獨立展頻(SRIS)架構,能夠滿足各種應用需求。
Si532xx時鐘是基于非PLL的扇出緩沖器,支持展頻時鐘信號的分發而不影響信號完整性。隨著PCIe端點數量在服務器和存儲應用中的不斷增長,要求系統設計人員提供更多的PCIe參考時鐘的緩沖時鐘副本。新型Si532xx系列產品的超低抖動性能使得設計人員能夠級聯多個緩沖器,同時仍能達到0.5ps RMS的最大允許系統PCIe抖動預算。
Si532xx器件輸出驅動器利用Silicon Labs的推挽式HCSL技術,該技術不像使用恒流輸出驅動器技術的傳統PCIe緩沖器那樣需要外部終端電阻。內部電源濾波可防止電源噪聲降低時鐘抖動性能,從而消除了競爭解決方案所需的離散式低壓差穩壓器。Si532xx系列產品支持85歐姆和100歐姆阻抗選項。
Silicon Labs時鐘產品高級營銷總監James Wilson表示:“我們利用Silicon Labs在高性能時鐘設計方面的專業技術來降低PCIe時鐘分發應用中的抖動和功耗。我們新推出的Si532xx系列產品顯示Silicon Labs致力于幫助整合并簡化數據中心、工業、通信和消費類設計中的高速時鐘樹設計。”
由于時鐘抖動是所有PCIe應用的關鍵設計參數,Silicon Labs提供PCIe Gen 1/2/3/4軟件工具,可簡化PCIe抖動測量。開發人員可免費下載該易于使用的實用軟件工具:www.silabs.com/pcie-learningcenter。
價格與供貨
Si532xx PCIe時鐘緩沖器已經量產,并可提供樣片,其中包括多種輸出選項。Si53212、Si53208和Si53204時鐘器件提供12路、8路和4路PCIe時鐘輸出。樣片可在兩周內發貨,批量訂購可在四周內發貨。在一萬片采購量時,4路輸出時鐘器件的單價為1.40美元起,12路輸出時鐘器件的單價為2.17美元起。Silicon Labs的新型Si53204-EVB開發套件零售價為175美元,可提供快速、簡單的PCIe緩沖器評估。有關Si532xx PCIe緩沖器系列產品的更多信息或訂購樣片及開發套件,請瀏覽網站:http://www.silabs.com/clock-buffers。
關于Silicon Labs
Silicon Labs(NASDAQ:SLAB)是領先的芯片、軟件和解決方案供應商,致力于建立一個更智能、更互聯的世界。我們屢獲殊榮的技術正在塑造物聯網、互聯網基礎設施、工業自動化、消費電子和汽車市場的未來。我們世界一流的工程團隊創造的產品專注于性能、節能、互聯和簡易化。更多信息請瀏覽網站:www.silabs.com。
評論
查看更多