在電子學中,加法器是一種數位電路,其可進行數字的加法計算。加法器是產生數的和的裝置。加數和被加數為輸入,和數與進位為輸出的裝置為半加器。若加數、被加數與低位的進位數為輸入,而和數與進位為輸出則為全加器。常用作計算機算術邏輯部件,執行邏輯操作、移位與指令調用。
對于加法器為什么大家都選用反相加法器,而不用同相加法器呢?
基本原因是:
同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高
當選用同相加法器時,如A輸入信號時,因為是同相加法器,輸入阻抗高,這樣信號不太容易流入加法器,反而更容易流入B端,而影響到B端的正常使用;同樣,如B輸入信號時,容易流入A端,而影響到A端的正常使用。
當選用反相加法器時,因為加法器輸入阻抗低,不管是A端,還是B端信號,更容易流入加法器,而不會影響其它路的正常使用。
同相加法器電路原理
同相加法器計算
評論
查看更多