本文介紹一種基于現(xiàn)場可編程門陣列(FPGA)的通信系統(tǒng)同步提取方案的實(shí)現(xiàn)。本文只介紹了M序列碼作為同步頭的實(shí)現(xiàn)方案,對(duì)于m序列碼作為同步頭的實(shí)現(xiàn),只要稍微做一下修改,即加一些相應(yīng)的延時(shí)單元就可以實(shí)現(xiàn)。
2013-04-11 10:53:233829 見縫插圓我們昨天已經(jīng)用C語言實(shí)現(xiàn)了,今天將實(shí)現(xiàn)一個(gè)見縫插針的游戲。
2022-12-05 11:02:12463 位同步時(shí)鐘的提取原理是什么?位同步時(shí)鐘的提取電路該怎樣去設(shè)計(jì)?
2021-05-07 06:51:36
我使用ADUC7061做的信號(hào)采集,現(xiàn)在客戶需要實(shí)現(xiàn)EEPROM功能來保存3-5個(gè)數(shù)據(jù),請(qǐng)問如何使用C語言實(shí)現(xiàn)?不使用外部EEPROM 專用IC。
2024-01-12 06:56:45
C++語言實(shí)現(xiàn)火車排序功能.doc
2017-08-05 22:01:19
C語言實(shí)現(xiàn)FFT(快速傅里葉變換)
2013-10-25 21:33:41
C語言實(shí)現(xiàn)常用排序算法是什么?
2021-10-19 06:41:46
C語言實(shí)現(xiàn)數(shù)字信號(hào)處理算法
2012-08-16 23:17:38
C語言實(shí)現(xiàn)的泛型函數(shù)swap():交換兩個(gè)變量中的數(shù)據(jù).
2022-01-20 07:10:47
CRC算法和c語言實(shí)現(xiàn)
2012-08-20 19:21:44
FPGA CPLD同步設(shè)計(jì)若干問題淺析摘要:針對(duì)FPGA/CPLD同步設(shè)計(jì)過程中一些容易被忽視的問題進(jìn)行了研究,分析了問題產(chǎn)生的原因、對(duì)可靠性的影響,并給出了解決方案。關(guān)鍵詞:FPGA/CPLD
2009-04-21 16:42:01
設(shè)計(jì)RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語言實(shí)現(xiàn)的8位RISC微處理器
2021-04-13 06:11:51
PID控制算法的C語言實(shí)現(xiàn)(完整版)
2019-08-10 09:40:19
PID控制算法的C語言實(shí)現(xiàn)(完整版)
2020-02-06 17:08:52
PID控制算法的C語言實(shí)現(xiàn)(完整版)
2020-04-02 11:39:13
PID控制算法的C語言實(shí)現(xiàn)(完整版)
2020-05-01 11:03:55
絕大部分DBMS都支持SQL語言,LabVIEW數(shù)據(jù)庫工具包實(shí)現(xiàn)的實(shí)質(zhì)也是基于SQL語言,它為不熟悉SQL語言的用戶把SQL語言封裝了起來,以方便他們使用。所以,我們也可以利用SQL語言實(shí)現(xiàn)數(shù)據(jù)庫記錄的查詢。
2014-07-01 21:25:32
分辨率的視頻轉(zhuǎn)換,而且支持YCbCr444、YCbCr422和YCbCr420等多種打包或平面YCbCr格式。本設(shè)計(jì)方案已用VerilogHDL語言實(shí)現(xiàn),并在FPGA平臺(tái)驗(yàn)證通過,轉(zhuǎn)換后的RGB視頻可直接輸出到顯示器顯示,并能實(shí)現(xiàn)視頻控制,存儲(chǔ),回放等功能。
2019-07-01 06:41:21
nodemcu用lua語言實(shí)現(xiàn)延遲呼吸燈。做過單片機(jī),用慣了c語言的,都喜歡用while或for來實(shí)現(xiàn)延遲,但是lua語言用while循環(huán)就沒用了,因?yàn)閏語言是同步語言,lua是異步語言。同步和異步
2021-11-01 06:56:49
凹槽凸輪輪廓線的解析設(shè)計(jì)及C語言實(shí)現(xiàn)
2013-06-04 10:44:03
本文研究了一種可對(duì)頻率進(jìn)行動(dòng)態(tài)調(diào)整的時(shí)鐘,通過對(duì)時(shí)鐘頻率的動(dòng)態(tài)修正,實(shí)現(xiàn)主從時(shí)鐘頻率的同步,進(jìn)而實(shí)現(xiàn)時(shí)間同步。
2021-04-08 06:23:43
在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。
2019-09-19 07:28:51
基于Proteus和C語言實(shí)現(xiàn)一共四個(gè)題目,有沒有人愿意嘗試一下?
2021-07-14 06:20:45
單片機(jī)為P89V51RD2,CPLD為ATF1508AS,現(xiàn)在要實(shí)現(xiàn)單片機(jī)與CPLD的通訊,如何實(shí)現(xiàn)?希望能講清原理和用VHDL語言實(shí)現(xiàn),謝謝
2023-04-23 14:22:38
如何使用C語言實(shí)現(xiàn)模糊PID控制?
2021-09-24 08:54:18
單片機(jī)實(shí)驗(yàn):使用c語言實(shí)現(xiàn)LED流水燈目的:實(shí)現(xiàn)一個(gè)簡單的流水燈程序仿真軟件:Portues編程軟件:KeilPortues 原理圖繪制:需要用到的模塊:單片機(jī):AT89C51電容
2021-11-30 07:52:33
的同步時(shí)鐘。位同步的目的是使每個(gè)碼元得到最佳的解調(diào)和判決。位同步可以分為外同步法和自同步法兩大類。一般而言,自同步法應(yīng)用較多。外同步法需要另外專門傳輸位同步信息。自同步法則是從信號(hào)碼元中提取其包含的位同步
2019-08-05 06:43:01
如何利用c語言實(shí)現(xiàn)中文“大”字的顯示?
2021-11-02 06:25:39
本帖最后由 電子人steve 于 2018-5-17 19:17 編輯
急求!采用C語言實(shí)現(xiàn)10級(jí)M序列,怎么把輸出的1024位的0 1序列轉(zhuǎn)換成字節(jié)輸出??
2018-05-17 17:54:18
老大看到OOP編程很好,就讓我學(xué),怎么用C語言實(shí)現(xiàn)OOP編程的,請(qǐng)大俠指點(diǎn)
2019-10-30 03:45:28
1 用C語言實(shí)現(xiàn)面向?qū)ο缶幊蘂OF的《設(shè)計(jì)模式》一書的副標(biāo)題叫做“可復(fù)用面向?qū)ο筌浖幕A(chǔ)”,從標(biāo)題就能看出面向?qū)ο笫窃O(shè)計(jì)模式基本思想。由于C語言并不是面向?qū)ο蟮?b class="flag-6" style="color: red">語言,C語言沒有直接提供封裝、繼承
2021-07-12 07:24:18
本文介紹了一種數(shù)據(jù)格式轉(zhuǎn)換的設(shè)計(jì)方案。該方案采用VHDL對(duì)一塊CPLD芯片進(jìn)行編程,使其實(shí)現(xiàn)從16位并行數(shù)據(jù)到8位并行數(shù)據(jù)的轉(zhuǎn)換,并將EISA口的數(shù)據(jù)輸出速率提高一倍,達(dá)到信源要求。
2021-04-28 06:36:19
幀同步是什么工作原理?如何用VHDL語言實(shí)現(xiàn)幀同步的設(shè)計(jì)?
2021-04-08 06:33:59
小白求助,求基于Proteus和C語言實(shí)現(xiàn)的程序和仿真
2021-10-19 06:20:34
本文在對(duì)異步串行通信協(xié)議進(jìn)行分析的基礎(chǔ)上,根據(jù)實(shí)際工程的需要,對(duì)異步串行通信控制器進(jìn)行了詳細(xì)設(shè)計(jì),并結(jié)合CPLD器件,采用VHDL語言,對(duì)設(shè)計(jì)方案進(jìn)行了實(shí)現(xiàn)和驗(yàn)證,通過最后時(shí)序仿真的波形圖得出
2021-05-28 06:53:11
求一種DSP+CPLD新型的智能儀器的設(shè)計(jì)方案
2021-05-08 07:54:25
本文主要研究了一種基于FPGA、自頂向下、模塊化、用于提取位同步時(shí)鐘的全數(shù)字鎖相環(huán)設(shè)計(jì)方法。
2021-05-06 08:00:46
求一種基于FPGA的鎖相環(huán)位同步提取電路的設(shè)計(jì)方案。
2021-04-29 06:52:21
如何用C語言實(shí)現(xiàn)直接尋址,就像匯編里面的mov 0x80,0x60
2014-05-13 16:39:17
各位大神求救啊用verilog語言實(shí)現(xiàn)電子鐘
2014-05-04 16:37:51
用單片機(jī)實(shí)現(xiàn)電子時(shí)鐘設(shè)計(jì)方案時(shí)鐘電路在計(jì)算機(jī)系統(tǒng)中起著非常重要的作用,是保證系統(tǒng)正常工作的基礎(chǔ)。在一個(gè)單片機(jī)應(yīng)用系統(tǒng)中,時(shí)鐘有兩方面的含義:一是指為保障系統(tǒng)正常工作的基準(zhǔn)振蕩定時(shí)信號(hào),主要由晶振
2009-12-17 11:20:48
VerilogHDL語言設(shè)計(jì)入門1.1 HDL發(fā)展概述1.2 與VHDL和C語言的比較1.3 VerilogHDL語言開發(fā)流程1.4 VerilogHDL程序的基本結(jié)構(gòu)第2章 VerilogHDL語言
2012-02-07 10:25:05
三者之間的接口電路。本文正是針對(duì)這個(gè)問題,選用CPLD實(shí)現(xiàn)了三者之間的接口電路。2.芯片介紹2.1 模數(shù)轉(zhuǎn)換芯片ADS8323ADS8323是TI公司近年推出的一款高性能模數(shù)轉(zhuǎn)換芯片,其主要特點(diǎn)如下
2019-05-23 05:01:08
求一款以CPLD為控制核心的16位高精度數(shù)字電壓表設(shè)計(jì)方案
2021-04-13 06:59:40
在介紹了GPS 同步時(shí)鐘基本原理和FPGA 特點(diǎn)的基礎(chǔ)上,提出了一種基于FPGA 的GPS同步時(shí)鐘裝置的設(shè)計(jì)方案,實(shí)現(xiàn)了高精度同步時(shí)間信號(hào)和同步脈沖的輸出,以及GPS 失步后秒脈沖的平
2009-07-30 11:51:4540 CRC算法原理及C語言實(shí)現(xiàn):本文從理論上推導(dǎo)出CRC 算法實(shí)現(xiàn)原理,給出三種分別適應(yīng)不同計(jì)算機(jī)或微控制器硬件環(huán)境的C 語言程序。讀者更能根據(jù)本算法原理,用不同的語言編寫出獨(dú)特
2009-09-23 23:38:5031 用JAVA語言實(shí)現(xiàn)RSA公鑰密碼算法:本文闡述了公開密鑰密碼體制RSA算法的原理及實(shí)現(xiàn)技術(shù)。并在此基礎(chǔ)上,給出了JAVA語言實(shí)現(xiàn)的RSA算法源代碼。關(guān)鍵詞:ILSA體制;公鑰;密鑰
2010-02-10 10:27:1558 針對(duì)設(shè)計(jì)某高速衛(wèi)星數(shù)據(jù)通信幀同步系統(tǒng)中所遇到的問題,提出了一種新的并行幀同步設(shè)計(jì)方案,解決了同步字碼組不能穩(wěn)定提取、同步狀態(tài)判斷時(shí)間過短等問題,實(shí)現(xiàn)了高速衛(wèi)星
2010-07-05 16:11:1612 本文設(shè)計(jì)了一種在數(shù)字通信系統(tǒng)中的數(shù)字鎖相位同步提取方案,詳細(xì)介紹了本設(shè)計(jì)的位同步提取原理及其各個(gè)組成功能模塊的VHDL語言實(shí)現(xiàn),并在Quartus II開發(fā)平臺(tái)上仿真驗(yàn)證通過。本
2010-08-06 14:28:0864 用VHDL語言實(shí)現(xiàn)3分頻電路
標(biāo)簽/分類:
眾所周知,分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠家集成的鎖相
2007-08-21 15:28:165527 用C語言實(shí)現(xiàn)FFT算法
/*****************fft programe*********************/#include "typedef.h" #include "math.h"
struct compx EE(struct compx
2008-10-30 13:39:566179 用VHDL語言實(shí)現(xiàn)3分頻電路(占空比為2比1)
分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠家集成的鎖
2009-06-22 07:46:337831 基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)
在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號(hào)不僅用于監(jiān)測(cè)輸入碼元信號(hào),確保收發(fā)
2010-01-25 09:36:182890 采用低成本的 CPLD 器件替代了價(jià)格昂貴,且難以購買的 GPIB 控制芯片, 成功的實(shí)現(xiàn)了具有自主知識(shí)產(chǎn)權(quán)的 IP CORE,并且所有核心模塊完全采用 VHDL 語言實(shí)現(xiàn), 能夠在不同的開發(fā)環(huán)境上移
2011-07-02 11:32:332702 利用一塊芯片完成除時(shí)鐘源、按鍵、揚(yáng)聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實(shí)現(xiàn)。這樣設(shè)計(jì)具有體積小、設(shè)計(jì)周期短(設(shè)計(jì)過
2011-09-27 15:08:56366 介紹了PCM采編器的工作原理,并且詳細(xì)解釋了采用VerilogHDL語言用EDA的方法設(shè)計(jì)及實(shí)現(xiàn)PCM采編器的仿真及下栽過程,說明了PCM采編器在通信及廣播領(lǐng)域的廣泛用途。
2012-04-01 15:07:4274 5 1 系列單片機(jī)中模擬串行口的C 語言實(shí)現(xiàn).pdf
2015-10-29 11:34:194 DSP算法的c語言實(shí)現(xiàn),又需要的朋友下來看看。
2016-05-09 10:59:260 卡爾曼濾波算法C語言實(shí)現(xiàn) 可以運(yùn)行STM32 和 arduino上 已測(cè)試成功
2016-09-27 16:34:1667 PID控制算法的C語言實(shí)現(xiàn)一 PID算法原理
2016-11-05 15:45:140 C++語言實(shí)現(xiàn)火車排序功能
2017-01-05 11:27:102 基于PCM采編器的VerilogHDL語言設(shè)計(jì)
2017-10-31 09:30:4639 時(shí)鐘的管理。本文詳細(xì)介紹了利用嵌入式微控制器MSP430單片機(jī)和數(shù)字鎖相環(huán)(DPLL)來實(shí)現(xiàn)嵌入式同步時(shí)鐘系統(tǒng)的方案和設(shè)計(jì)實(shí)例。 系統(tǒng)總體結(jié)構(gòu) 同步設(shè)備的同步時(shí)鐘系統(tǒng)要求能達(dá)到3級(jí)時(shí)鐘標(biāo)準(zhǔn),可使用從SDH網(wǎng)絡(luò)上提取的時(shí)鐘或外部時(shí)
2017-11-04 10:21:446 微波作為無線和傳輸設(shè)備的重要接入設(shè)備,在網(wǎng)絡(luò)設(shè)計(jì)和使用中要針對(duì)接入業(yè)務(wù)的類型,提供滿足其需求的時(shí)鐘同步方案。當(dāng)前階段,微波主要支持的時(shí)鐘同步類型包括:GPS,BITS,1588,1588
2017-12-07 20:51:01559 4個(gè)重要算法C語言實(shí)現(xiàn)源代碼
2018-06-10 08:00:0012 本文闡述了一種芯片時(shí)鐘與功耗管理控制器的工作原理,進(jìn)行了模塊劃分,采用硬件描述語言實(shí)現(xiàn)了設(shè)計(jì),并利用Synopsys公司的EDA工具進(jìn)行了仿真和綜合。該控制器已成功應(yīng)用于東南大學(xué)ASIC中心研制的嵌入式處理器芯片Garfield4Plus中,并通過了實(shí)際的流片和測(cè)試。
2019-09-27 07:54:001876 ,與用VerilogHDL語言實(shí)現(xiàn)的兩位陣列乘法器和傳統(tǒng)的 Booth編碼乘法器進(jìn)行了性能比較,得出用這種混合壓縮的器乘法器要比傳統(tǒng)的4-2壓縮器構(gòu)成的乘法器速度提高了10%,硬件資源占用減少了1%。
2018-12-19 13:30:2510459 使用verilog語言,實(shí)現(xiàn)電子時(shí)鐘,包含功能時(shí),分的調(diào)整,整點(diǎn)音樂和led花樣顯示
2020-07-01 08:00:005 本文檔的主要內(nèi)容詳細(xì)介紹的是使用C++語言實(shí)現(xiàn)的解題的實(shí)例說明。
2020-04-21 11:50:456 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)DS1302時(shí)鐘串口自動(dòng)更新時(shí)間的C語言實(shí)例文件免費(fèi)下載。
2021-03-24 15:38:0017 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)DS1302可調(diào)時(shí)鐘的C語言實(shí)例文件免費(fèi)下載。
2021-03-24 15:38:0017 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)DS1302時(shí)鐘原理的C語言實(shí)例文件免費(fèi)下載。
2021-03-24 15:38:0010 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)LCD1602液晶顯示DS1302時(shí)鐘的C語言實(shí)例文件免費(fèi)下載。
2021-03-24 15:38:0023 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)非門數(shù)字芯片測(cè)試的C語言實(shí)例免費(fèi)下載。
2021-03-29 11:48:008 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)串轉(zhuǎn)并數(shù)字芯片測(cè)試的C語言實(shí)例免費(fèi)下載。
2021-03-29 11:48:263 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)定時(shí)做普通時(shí)鐘可調(diào)的C語言實(shí)例免費(fèi)下載。
2021-03-29 16:08:2526 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)16位模數(shù)轉(zhuǎn)換芯片LTC1864應(yīng)用的C語言實(shí)例免費(fèi)下載
2021-03-31 11:20:0818 對(duì)于一個(gè)設(shè)計(jì)項(xiàng)目來說,全局時(shí)鐘(或同步時(shí)鐘)是最簡單和最可預(yù)測(cè)的時(shí)鐘。只要可能就應(yīng)盡量在設(shè)計(jì)項(xiàng)目中采用全局時(shí)鐘。FPGA都具有專門的全局時(shí)鐘引腳,它直接連到器件中的每一個(gè)寄存器。這種全局時(shí)鐘提供器件中最短的時(shí)鐘到輸出的延時(shí)。
2021-04-24 09:39:075827 基于CPLD/FPGA的半整數(shù)分頻器設(shè)計(jì)方案
2021-06-17 09:37:0221 CRC校驗(yàn)算法原理及c語言實(shí)現(xiàn)
2021-11-30 10:04:078 累加校驗(yàn)和C語言實(shí)現(xiàn)
2021-11-29 18:06:1110 這里我想主要介紹下在C語言中是如何實(shí)現(xiàn)的面向?qū)ο蟆V懒薈語言實(shí)現(xiàn)面向?qū)ο蟮姆绞剑覀冊(cè)俾?lián)想下,C++中的class的運(yùn)行原理是什么?
2022-10-12 09:12:271578 電子發(fā)燒友網(wǎng)站提供《基于CPLD/FPGA的多串口擴(kuò)展設(shè)計(jì)方案.pdf》資料免費(fèi)下載
2023-10-27 09:45:172 電子發(fā)燒友網(wǎng)站提供《基于VHDL語言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 14:33:110
評(píng)論
查看更多