高速收發器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數據的系統。但普通高速收發器的并行總線設計已無法滿足現在的要求。將收發器整合在FPGA中,成為解決這一問題的選擇辦法。
高速設計用FPGA
具備嵌入式數Gb收發器的低功耗FPGA架構,它能讓設計人員利用高生產率的EDA工具提供實體層和邏輯層建構模塊,研發出低成本的小型系統,使得設計師能夠快速解決協議和速率的變化問題,以及為了提高性能和增加新功能時,必須進行設計修改所面臨的重新編程問題,這些迫切需求的靈活性無法在ASIC和ASSP方案中獲得。FPGA提供了一種單芯片解決方案,克服了多芯片方案中的互通作業、布線和功率問題。FPGA中的收發器在克服訊號完整性問題的同時,也能工作在一系列不同的系統或協議環境中。
收發器選擇考慮
收發器的選擇對于要獲得所需的功能設計而言相當關鍵。設計師必須在設計初期階段就分析收發器的功能和性能,并融合頻寬需求、協議、多媒體類型、EMC和互通作業性所決定的設計準則指導選擇。收發器的選擇應該包括規格的符合性驗證;針對抖動、噪音、衰減和不連續性等不利條件下的免疫能力或補償能力;以及應用中的傳輸媒介的類型。根據目前多數組件存在的收發器錯誤紀錄,不難發現將混合訊號收發器整合在數字電路FPGA中僅取得了有限的成功。因此,系統設計師在驗證市場需求時要特別小心,要緊盯著制程、電壓、溫度、核心以及I/O端口,還有硅芯片生產能力等各方面的驗證工作。
評估收發器發射性能的重要工具是眼圖。這是建構在一系列分層PRBS周期上的發射機波形圖量度。透過利用眼狀模板,眼圖可用來顯示特定指針的符合性。如果波形沒有侵占眼圖模板的張開區,通常意味著它符合抖動、噪音和幅度指針。另外,為確保采用隨機性較高的PRBS序列,并將在示波器上擷取的波形采樣數量減到最少,以便它們不會被錯誤地表征較差的PRBS性能,需要一個非常謹慎的方案。
在決定生產制程時,收發器眼圖性能更顯重要。在選擇正確組件時還有下述許多其它因素要考慮。
訊號完整性
對芯片內或芯片與模塊間的通訊來說,無論通訊是透過背板、電纜還是同一電路板上的直接連接,具有嵌入式收發器的FPGA都是理想的選擇。用串行收發器取代平行高速總線可簡化系統設計。在速度高時,并行總線容易遭受干擾和串擾,使得布線相當復雜,有時甚至無法實現。而極具強韌性的串行收發器能簡化布局設計,減少零組件和連接器數量,還能減少PCB層數。在具有相同的總線頻寬時,串行接口的功耗也比并行端口小。
但收發器的更高數據率意味著非理想的傳輸線效應會使布線更加困難。人們普遍采用FR4板進行PCB設計,因為FR4的制造通常采用玻璃纖維和環氧材料,因此具有容易制造、阻燃、易鉆孔、低成本等特點。遺憾的是,當數據率較高時,各層中的銅線會產生‘趨膚效應’,高頻訊號掠過導體的表面,減少了傳導區域,增加了訊號衰減。FPGA設計師通常對數Gb訊息信道中傳送的訊號頻率點了解較少,由于FR4介電材料本身對衰減的影響就極大,在只有幾Gb的數據率上,衰減有可能超過20dB。為了克服這些問題,具有收發器的Stratix II GX FPGA包含了發射機和接收機內部的一些功能,可繼續使用便宜的FR4 PCB材料。
預加重
在數Gb速率時,設計師無法簡單地透過放大訊號解決訊號損失問題,因為這將增大功耗并引起眼圖的閉合。眼圖閉合可能是由發射緩沖的阻抗變壞所引起。在布局上或連接器中,反射能量的強度呈現出近端的不連續性。預加重透過加重任何訊號變化后的第一個數據符號來對發射訊號進行預失真處理,消除訊息信道中脈沖響應的前端過沖和后沿拖尾。
Stratix II GX收發器提供可程序的預加重功能,允許用戶根據傳輸媒介和驅動能力,在3個抽頭中選取每個抽頭13級中的任意一級。最大的預加重為500%,這對張開1.25m Molex GbX背板上速率為6.25Gbps的眼圖來說已經足夠。
接收機均衡
預加重是克服傳輸線損耗的有效方法,不過較高的驅動強度將產生電磁干擾(EMI),并且會使系統容易遭受近場的串擾。張開接收機眼圖的一種替代方案或互補方案是利用接收機均衡技術。在許多應用中利用均衡技術來克服損耗并實現誤碼性能改善是可能的。FPGA中的接收均衡透過在接收機端放大訊號中的高頻分量來補償傳輸損耗,而低頻分量保持不變,這將有效地使訊息信道的s-21插入損耗曲線反轉,使得總訊息信道的頻率響應變得最平坦。均衡技術還可以與預加重技術一起使用,來補償具有特殊挑戰性的鏈路。
Stratix GX II收發器是完全可編程的,無論在設計或應用階段,都能在系統工作過程中進行編程,并能與遠距設備及在工作條件很差的環境下實現互通作業性。這使用戶得以配置均衡器,使其在各種訊息信道長度上工作。最大的均衡水平是17dB,采用4級峰值放大器來實現。這確保了所配置的系統能實現組件速率高達6.375Gbps條件下的最佳訊號完整性,而且還省去了極易傳遞誤碼、功耗大并基于DFE的外來接收機架構。
在設計背板時需考慮的重要因素是收發器的輸出驅動能力,因為最佳訊號完整性設置會由于背板布局、背板插槽數量以及發射卡和接收卡的整體位置不同而變化。由于這種收發器優越的訊號完整性性能,使FPGA能以6.375Gbps的速率在具有連接器的52英寸FR4背板上工作。這種可編程能力和極具強韌性的設計加上低功耗特性,使FPGA可工作在最具挑戰性的背板、電纜、芯片或模塊以及數Gb互連設備中。
可編程驅動能力
某些傳輸線損耗可透過增強差分輸出驅動器的驅動能力,以及在接收機里放大訊號電平來克服。Stratix II GX架構允許設計師在4mA~16mA范圍內選擇驅動能力。實際的Vod輸出驅動電壓電平取決于終端電阻值,對50Ω的傳輸線來說,標準阻值范圍是100Ω。
功率
在所有的高密度背板應用中,功率耗散都是一個主要問題。這些應用的空間有限,功耗和發熱問題必須減到最小,以確保組件溫度在沒有風力冷卻和電源供給情況下仍能保持在所要求的工作范圍內。
為了降低收發器功耗,Stratix II GX采用了專利的PCNL輸出緩沖器技術,該技術使90奈米的PMA(實體媒體連接)層的最大功耗較具備收發器的65奈米FPGA低20%。在40寸FR4串行鏈路上,工作速率達3.1875Gbps時,每四分之一收發器(四個收發器中的一個)所需的功耗為每通道125mW,而工作速率達6.375Gbps時的功耗則為每通道225mW。每四分之一收發器可由1~2個獨立的頻率源來驅動,并具有各自獨立的頻率分配器。頻率和分頻器的結合,能在每四分之一收發器中支持四個不同的數據率,這將大幅降低功耗。利用信道的基本配置能分別判斷信道上的發射機或接收機,進一步節省Stratix II GX收發器的功率。
協議支持
先進的FPGA設計方法能大幅甚至徹底省去設計和驗證FPGA與收發組件間數據信道所需的工作和時間。為了使收發器在滿足特定協議標準時還能具有一定的余量,并能在614Mbps到6.375Gbps的數據速率范圍內正常工作,Stratix II GX收發器經過了精心設計,可提供經驗證的良好性能。支持的協議標準包括PCI Express、串行數字接口(SDI)、XAUI、Gigabit以太網絡、HiGig+、Interlaken、SerialLite II、Serial RapidIO(SRIO)、光纖信道,以及常用的6Gbps長距和短距電界面(CEI-6G-LR/SR)。FPGA基本協議模式能讓架構師在全速率范圍內建構任何符合當地需求或具有知識產權的協議。Stratix II GX系列能滿足嚴格的SONET/SDH OC48/STM16光抖動標準,能整合FPGA的數字和協議功能,以及具備線路接口功能、背板功能、低功耗、低抖動、協議兼容的收發器。
來源同步和平行I/O支持
多數應用要求高速來源同步和并行接口提供數據平衡和管線作業。來源同步I/O(SSIO)是一種允許頻率和數據被分別(即使用LVDS訊號)發送的FPGA界面。作為一種鏈路層接口,SSIO用于將數據從收發器傳送到系統進行處理。來源同步I/O必須支持一個足夠高的數據頻寬,以確保能向收發器連續不斷地提供數據。來源同步I/O部份包含動態相位對齊(DPA)電路,該電路將接收機頻率訊號復制到變化的相位訊號中,并將最近的頻率訊號與進來的數據對齊。DPA能夠使來源同步接口支持更高的數據率,支持增強型數據信道開銷,進一步提高數據率,并實現糾錯、加密和線路編碼。
SSTL和HSTL中具有大量可提供標準I/O連接的平行I/O,適合高性能內存接口、PCI接口等應用。具有收發器的FPGA面臨的挑戰是如何在具有平行I/O、SSIO和FPGA數字邏輯、且收發器所有埠在工作和被評估時可同時切換的驗證標準一致性,以及抗噪音能力和強韌的抖動性能。
FPGA高速收發器設計原則
- FPGA(591969)
相關推薦
賽靈思演示28nm工藝FPGA:80個最大13.1Gbit/秒高速串行收發器
美國賽靈思(Xilinx)2012年4月5日使用28nm工藝制造的FPGA “Virtex-7 X690T”演示了有線通信系統(背板)。該FPGA配備有80個以最大13.1Gbit/秒的速度工作的高速串行收發器“GTH”,已于2012年
2012-04-09 11:13:59
2848

FPGA高速收發器的GTX發送端解析
每一個收發器擁有一個獨立的發送端,發送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(PhysicalCoding Sublayer,物理編碼子層)組成
2020-11-20 11:27:39
5566


FPGA設計之GTP、GTX、GTH以及GTZ四種串行高速收發器
xilinx的7系列FPGA根據不同的器件類型,集成了GTP、GTX、GTH以及GTZ四種串行高速收發器,四種收發器主要區別是支持的線速率不同,圖一可以說明在7系列里面器件類型和支持的收發器類型以及
2020-11-20 12:08:15
17712


7系列收發器與時鐘的關系是什么?
嗨,我想了解7系列收發器的Kintex xc7k325tffg900-2 FPGA。https://www.xilinx.com/support/documentation/user_guides
2020-05-11 08:09:08
FPGA GTP收發器設計指導
本帖最后由 QQ3511836582 于 2017-3-29 15:42 編輯
疑問描述測試表明,Spartan-6 FPGA的GTP收發器有可能受到臨近bank中用戶管腳的干擾。因此,賽靈思
2017-03-21 14:34:27
FPGA GTP收發器設計指導
FPGA GTP收發器設計指導疑問描述測試表明,Spartan-6 FPGA的GTP收發器有可能受到臨近bank中用戶管腳的干擾。因此,賽靈思針對bank0和bank2中管腳的使用提出了一些新的建議
2016-08-25 09:46:38
FPGA高速收發器設計要遵循哪些原則?
高速收發器(SERDES)的運用范圍十分廣泛,包括通訊、計算機、工業和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數據的系統。但普通高速收發器的并行總線設計已無法滿足現在的要求。將收發器整合在FPGA中,成為解決這一問題的選擇辦法。FPGA高速收發器設計時,我們需要注意哪些事項呢?
2019-08-07 06:26:42
FPGA固件開發-設備收發器模塊的數據訪問狀態實現
數據訪問狀態的功能簡單地說就是中斷監測和數據收發。每次系統復位后 FPGA 會自動配置 PDIUSBD12 器件,配置完成之后設備收發器模塊會處于空閑狀態(TS_IDLE)。PDIUSBD12 器件
2018-11-27 09:20:08
收發器
、體積小、無中繼、傳輸距離長等優點得到了廣泛的應用,光纖收發器正是利用了光纖這一高速傳播介質很好的解決了以太網在傳輸方面的問題。那么,我們對這個名詞也來做個解釋吧。光纖收發器,是一種將短距離的雙絞線
2014-04-30 17:28:08
收發器的每項參數與其在實際應用中的意義
CAN收發器是連接CAN控制系統與CAN總線網絡的橋梁,當選型CAN收發器時應該注意哪些參數?本文將帶大家深入的了解收發器的每項參數與其在實際應用中的意義。
2020-12-18 07:16:27
高速CAN收發器MCP2551電子資料
概述:MCP2551是MACROSHIP生產的一款高速CAN收發器。可作為CAN協議控制器和物理總線接口。MCP2551可為CAN協議控制器提供差分收發能力,它完全符合ISO-11898標準,包括能滿足24V電壓要求...
2021-04-20 06:50:57
評論