本文介紹了集中式插入法幀同步系統的原理,分析了幀同步系統的工作流程。采用模塊化的設計思想,利用VHDL設計了同步參數可靈活配置的幀同步系統,闡述了關鍵部件的設計方法,提出了一種基于FPGA的幀同步系統設計方案。
2013-11-11 13:36:01
4359 
多道脈沖幅度分析儀和射線能譜儀是核監測與和技術應用中常用的儀器。##FPGA
2014-06-09 10:42:39
1286 
基于FPGA 的數字核脈沖分析器硬件設計方案,該方案采用現場可編程邏輯部件(FPGA),完成數字多道脈沖幅度分析儀的硬件設計。
2015-02-03 09:55:05
1870 
本帖最后由 王棟春 于 2019-2-22 22:21 編輯
600W數字電源設計方案資料(硬件設計資料,軟件例程)
2019-02-22 22:20:23
工業自動化程度的不斷提高,變頻器也得到了非常廣泛的應用。本文為大家介紹幾種變頻器的設計方案,包含完整軟硬件方案?;赟imulink的數字下變頻器設計及其FPGA實現本文利用MATLAB
2015-12-14 11:39:27
FPGA典型設計方案精華匯總
2012-08-16 16:29:32
各位FPGA設計大賽參賽者注意了:小編這里幫大家解釋一下設計方案提交規則和活動時間安排
自4月23日比賽開始,參賽者報名之后即可提交設計方案。設計方案提交的截止日期是活動結束,暨設計方案評選的最后
2012-05-04 10:27:46
分介紹了DSP的各個應用領域的系統設計方案,包括小波分析、變頻矢量控制、神經網絡、雷達信號處理、語音信號處理、生物醫學信號處理、圖像信號處理等方面,主要介紹了DSP在這些方面應用時的硬件、軟件設計方案,并對某些典型系統的性能進行了仿真。 本書旨在使讀者在已經掌握了DSP基礎知識`
2011-02-17 17:17:57
數字電子鐘設計方案數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。數字鐘從原理上講是一種典型
2009-12-17 11:31:30
本帖最后由 eehome 于 2013-1-5 10:02 編輯
數字語音解碼器的低功耗設計方案
2012-08-20 12:50:40
B4620A軟件分析器工具集
2019-03-18 16:53:37
專家好,
CCS調試程序過程中,需要分析下各函數的執行時間,CCS中提供了性能分析器profile
Q1:性能分析器profile是否只能在Simulator下才能使用,Emulator下沒有這個功能?
Q2:性能分析器profile的使用方法是否有相應的教程參考?
謝謝
NanShan
2018-06-21 19:20:12
OmniBER OTN 2.5 Gb/s通信性能分析器
2019-07-10 16:45:53
技術10.4.2 基于FPGA的千兆以太網MAC控制器實現方案10.4.3 Xilinx 千兆以太網MAC IP Core10.5 本章小結第11章時序分析原理以及時序分析器的使用11.1 時序分析的作用
2012-04-24 09:23:33
國內譜儀技術多年來一直停留在模擬技術水平上,數字化能譜測量技術仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質的放射性的程度。
2019-07-03 07:35:52
從ASIC到FPGA的轉換系統時鐘設計方案
2011-03-02 09:37:37
發揮;(3)影像處理的解決方案可在數分鐘內完成;(4)達成硬件階層的快速開發。使用Visual Applets,不必擁有較深的硬件知識,如數字電路、時間分析、FPGA硬件設計語言。使用VisuaI
2019-05-05 08:30:00
剛剛接觸antlr詞法分析器只略看了些基本理論知識,關于做實例就完全不懂了,我想知道他需要什么樣的環境和軟件,以及軟件的下載地址.多謝各位了
2014-11-12 16:29:39
一種基于FPGA的簡易頻譜分析儀設計方案,其優點是成本低,性能指標滿足教學實驗所要求的檢測信號范圍。
2021-04-30 06:43:21
提出一種基于FPGA和USB的通用CCD采集系統設計方案。該系統在不改變硬件的情況下可以采集多種CCD,并上傳至PC機,使用軟件處理采集到的數據。
2021-04-22 06:23:40
本文提出了一種能夠很好地反映衛星通信中星地鏈路特性的模擬系統設計方案。在確定硬件設計方案之前,搭建了合理的信道仿真模型,并對仿真結果進行了分析。
2021-04-08 06:09:33
利用FPGA的無線通信收發模塊設計方案[hide][/hide]
2009-11-26 10:25:56
了非常廣泛的應用。本文為大家介紹幾種變頻器的設計方案,包含完整軟硬件方案?;赟imulink的數字下變頻器設計及其FPGA實現
2019-08-28 07:42:25
描述圖形音頻分析器 16x32
2022-08-24 06:38:03
基于FPGA的16位數據路徑的AESIP核提出一種基于FPGA 的16位數據路徑的高級加密標準AES IP核設計方案。該方案采用有限狀態機實現,支持密鑰擴展、加密和解密。密鑰擴展采用非并行密鑰擴展
2012-08-11 11:53:10
基于FPGA的數字脈沖壓縮技術1.數字脈沖壓縮實現原理2.電路設計2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實現 2.3 脈沖壓縮在FPGA 上的實現
2011-03-02 09:41:50
使用?! ”疚幕诳焖俑道锶~IP核可復用和重配置的特點,實現一種頻域的FPGA數字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設計靈活,調試方便,可擴展性強的特點。 1 系統功能硬件
2018-11-09 15:53:22
上學時做的變頻器設計方案,利用simulink仿真,基于FPGA的變頻器設計方案。
2014-09-10 10:40:12
基于FPGA的數據無阻塞交換設計方案,不看肯定后悔
2021-04-29 06:48:07
此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進行修改和定制,以提高設計效率[3]。本文研究了基于FPGA的數據采集控制器IP 核的設計方案和實現方法,該IP核既可以應用在獨立IC芯片上,還可作為合成系統的子模塊直接調用,實現IP核的復用。
2019-07-09 07:23:09
多種EDA工具的FPGA設計方案
2012-08-17 10:36:17
如何用FPGA實現DVB碼流分析功能的嵌入式設計方案?
2021-04-28 06:19:10
本文利用先進的EDA軟件,用VHDL硬件描述語言采用自頂向下的模塊化設計方法,完成了具有相序自適應功能的雙脈沖數字移相觸發器的IP軟核設計。
2021-04-28 06:39:00
多道脈沖幅度分析器結構由那幾部組成基于LPC2134的多道脈沖幅度分析器設計
2021-04-09 06:44:29
本文是基于FPGA的數字示波器圖文顯示系統的硬件/軟件的設計思路和設計方案。
2021-05-08 07:24:13
本文的創新點是提出了一種基于FPGA的高速數據中繼器設計方案,并綜合分析了ASIC和NP等方法設計的高速網絡中繼器設計方法,在設計的功能和靈活性兩方面做了很好的權衡。
2021-04-29 06:45:51
本文提出一種基于SOPC系統實現SPWM數字化自然采樣脈沖發生器的方案,并給出具體的實現方法。
2021-04-06 09:29:44
求一種基于FPGA的HDLC協議控制器設計方案
2021-04-30 06:53:06
求一種基于FPGA的永磁同步電機控制器的設計方案。
2021-05-08 07:02:07
求一種基于RK3288 Cortex-A17四核處理器的政務服務一體機硬件設計方案
2022-03-03 12:59:57
求一種多路模擬數字采集與處理系統的設計方案
2021-04-28 07:04:52
求一種嵌入式Linux平臺的軟硬件的設計方案
2021-04-27 06:56:56
求一種基于FPGA芯片的嵌入式PLC處理器的設計方案。
2021-05-06 08:24:19
GTX(或oserdes)串行收發器編碼產生窄脈沖呢,還是這個必須要配合相應的IP核才能用?3,可不可以用鎖相環移相的方法,產生較窄脈寬的連續波形,再取其中一個周期輸出可不可行?4,還有種說法是利用邏輯器件的競爭冒險方式產生的毛刺,把毛刺當成脈沖,這也是一種方案大神看看以上這四種方案有哪種可行嗎?
2018-03-05 20:03:59
現在需要做1nS脈沖發生器,FPGA可以做出來嗎?1,據說FPGA主頻達不到1GHz,那通過PLL或MCMM可以嗎?如果主頻到了,FPGA的普通IO口可以勝任這么高頻嗎?2,可不可以用FPGA內部
2021-09-10 10:39:13
摘要:本文介紹了虛擬頻譜分析儀的設計方案,設計了該系統的硬件部分與軟件部分。該系統以數據采集卡,PC機為硬件開發平臺,以圖形化編程語言LabVIEW為軟件開發平臺,將虛擬儀器技術運用到頻譜分析中來,增強了儀器的功能,節省了儀器的開發時間。
2019-06-11 06:43:23
dimond抓取內部信號工具有:插入器,分析器。插入器生產后綴文件為rvl,分析器后綴為rva。FPGA每次斷電后,需要重拔插USB 口才可燒寫(軟件bug)。FPGA每次斷電后,需要找到對應文件夾
2018-12-03 09:00:37
獵頭職位:硬件研發工程師(FPGA)【北京】崗位職責:1、基于FPGA技術實現計算機體系結構設計; 2、利用可編程邏輯設計技術進行產品設計與實現; 3、分析確認設計需求,評估芯片選型,制定設計方案
2016-11-14 15:33:13
一種基于FPGA的RS232異步串行口IP核設計方案。
2021-05-07 06:13:18
多道脈沖幅度分析器的結構是怎樣設計的?多道脈沖幅度分析器的硬件是如何設計的?怎樣去設計多道脈沖幅度分析器的相關軟件?怎樣對多道脈沖幅度分析器的硬件電路進行仿真測試?
2021-04-14 06:31:11
提出了采用Verilog HDL 設計I2C 總線分析器的方法,該I2C 總線分析器支持三種不同的工作模式:被動、主機和從機模式,并提供了嵌入式系統設計接口。通過硬件總體框架分析,分
2009-08-10 15:32:18
40 VPGE(Visual Parser Generation Environment)是一個可視化語法分析器集成開發環境,除了具有良好的界面和強大的調試功能,其LALR(1)分析器的生成速度達到并超過公認的分析器生成速度最快
2009-08-29 10:04:13
16 本文介紹一種采用電池供電的ADc和袖珍計算機Pc一1500通過接口電路組成的256道脈沖幅度分析器。其分析范圍為0.1—5V,微分非線性好于±2.5%,耗電約180mw,連續工作24小時道位漂移不
2010-05-19 09:12:18
30 摘要:通過對高精度脈沖幅度分析器的電路分析,得出了在使用過程中,采用高精度和低溫系數的電壓基準集成塊,可保證該脈沖幅度分析器比傳統脈沖幅度分析器靈敏度高、穩定
2010-05-25 08:39:59
29 本文提出了基于FPGA技術實現數字復接系統的設計方案,并介紹了有代表性的較簡單的四路同步復接器系統總體設計。硬件電路調試證明,該方案是行之有效的。
2010-08-06 16:33:16
30 摘要:提出一種基于FPGA技術的多路模擬量、數字量采集與處理系統的設計方案,分析整個系統的結構,并討論FPGA內部硬件資源的劃分和軟件的設計方案等。本設計
2009-06-20 15:05:11
1543 遙控分析器
2009-09-18 14:14:38
456 
諧波失真分析器
電路包括一個1KHZ的低失真
2009-09-23 14:34:24
757 
基于ADC和FPGA脈沖信號測量的設計方案
0引言
測頻和測脈寬現在有多種方法。通?;贛CU的信號參數測量,由于其MCU工作頻率很低,所以能夠達到的精度也
2009-12-21 09:13:23
1501 
基于FPGA的高速定點FFT算法的設計方案
引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領域(如信號處理、圖像處理、生物信息學、計算物理
2010-02-09 10:47:50
992 
網絡分析器,網絡分析器原理是什么?
網絡分析器
具有發現并解決各種故障特性的硬件或軟件設備
2010-03-22 11:25:21
993 協議分析器在WLAN中的應用
協議分析器廣泛應用于有線網絡,成為一類極有用的測試和維護工具。然而,在WLAN領域,這個問題很有可
2010-03-29 17:11:30
483 多種EDA工具的FPGA設計方案
概述:介紹了利用多種EDA工具進行FPGA設計的實現原理及方法,其中包括設計輸入、綜合、功能仿真、實現、時序仿真、配
2010-05-25 17:56:59
670 
摘要:介紹一種以數字信號處理器(DSP)為核心的多道脈沖幅度分析器,它能夠進行核信號的采集\處理以及傳輸,然后經過上位機的處理實現對射線的能量和強度的分析.DSP的采用保證了信號處理的實時性. 關鍵詞:DSP MCA A/D轉換 D/A轉換 探測器 高壓
2011-02-27 13:33:23
34 Fortify的靜態代碼分析器(Static Code Analyzer,SCA)是組成Fortify 360的三個分析器之一。SCA工作在開發階段,以用于分析應用程序的源代碼是否存在安全漏洞。這種類型的分析與程序跟蹤分析
2011-04-07 20:32:46
22 多道脈沖幅度分析器不僅能自動獲取能譜數據,而且一次測量就能得到整個能譜,因此可大大減少數據采集時間,與此同時,其測量精度也顯著提高。
2011-10-13 12:01:13
4325 
電子發燒友網: 本文主要分析了多道脈沖幅度分析器忙時間的形成特點,設計出來一套能減小系統忙時間的方案,從而大大地減少由于忙時間造成的脈沖漏計數。同時分析了改進后系統
2012-06-11 08:47:26
37 基于FPGA的OLED真彩色顯示設計方案
2017-01-18 20:35:09
25 數字電路設計方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:13
15 基于LPC1764的多道脈沖幅度分析器的電路設計
2017-09-25 11:45:51
4 基于CPLD_ARM的多道脈沖幅度分析器設計
2017-09-25 12:55:06
8 核分析能譜測量所用的多道脈沖幅度分析器,在進行模數轉換時需要一定的時間,會使分析器產生漏計數,給測量分析帶來誤差,需要對死時間進行修正。針對這種情況,探討了兩種有效的死時間修正方法。核分析能譜測量
2018-04-09 11:11:45
12 本文介紹一種采用電池供電的ADC和袖珍計算機PC-1500通過接口電路組成的256道脈沖幅度分析器。
2018-04-09 11:19:24
9 針對當前對多道脈沖幅度分析器的高處理速度、高集成度、友好人機交互的要求,采用三星公司生產的S3C2410芯片設計并實現了一種便攜式的核數據采集系統設計方案。對傳統的多道脈沖幅度分析器進行改進和簡化
2018-04-09 11:51:32
6 基于FPGA的調焦電路設計方案資料下載
2018-05-07 15:53:08
9 基于FPGA的嵌入式信號處理系統設計方案
2021-06-02 11:04:33
0 基于FPGA的嵌入式信號處理系統設計方案
2021-06-02 11:04:33
0 基于FPGA的偽隨機數發生器設計方案
2021-06-28 14:36:49
4 YT8614設計方案,包括datasheet,參考設計原理,硬件使用說明等。
2022-04-11 15:04:41
56 LogAnalyzer(日志分析器)是HostMonitor的一個輔助應用程序,它包含在高級主機監視器軟件包中。
2022-10-13 15:42:31
1232 電子發燒友網站提供《基于FPGA的PCI硬件加解密卡的設計方案.pdf》資料免費下載
2023-10-18 11:18:03
0 電子發燒友網站提供《基于CPLD/FPGA的多串口擴展設計方案.pdf》資料免費下載
2023-10-27 09:45:17
2
正在加载...
評論