Verilog HDL語言簡介
1.什么是Verilog HDL
Verilog HDL是硬件描述語言的一種,用于數字電子系統設計。它允許設計者用它來進行各種級別的邏輯設計,可以用它進行數字邏輯系統的仿真驗證、時序分析、邏輯綜合。它是目前應用最廣泛的一種硬件描述語言之一。
2.Verilog HDL的歷史
Verilog HDL是在1983年由GDA(GateWay Design Automation)公司的Phil Moorby首創的。Phil Moorby后來成為Verilog-XL的主要設計者和Cadence公司(Cadence Design System)的第一個合伙人。
在1984年~1985年,Moorby設計出了第一個關于Verilog-XL的仿真器,1986年,他對Verilog HDL的發展又做出了另一個巨大貢獻:即提出了用于快速門級仿真的XL算法。
隨著Verilog-XL算法的成功,Verilog HDL語言得到迅速發展。1989年,Cadence公司收購了GDA公司,Verilog HDL語言成為Cadence公司的私有財產。1990年,Cadence公司決定公開Verilog HDL語言,于是成立了OVI(Open Verilog International)組織來負責Verilog HDL語言的發展。
3.Verilog HDL的進展
基于Verilog HDL的優越性,IEEE于1995年制定了Verilog HDL的IEEE標準,即Verilog HDL1364-1995。其后,又在2001年發布了Verilog HDL1364-2001標準。
據有關文獻報道,目前在美國使用Verilog HDL進行設計的工程師大約有60000人,全美國有200多所大學教授用Verilog硬件描述語言的設計方法。在我國臺灣地區幾乎所有著名大學的電子和計算機工程系都講授Verilog有關的課程。
相關閱讀:
- [無線通信] VHDL語言實現的幀同步算法 2010-07-02
- [網絡/協議] 基于Verilog HDL描述的10M/100Mbps 以太 2009-05-05
- [新品快訊] DS31256 -256通道、高吞吐率HDLC控制器 2009-04-21
- [可編程邏輯] VHDL和Verilog HDL語言對比 2010-02-09
- [可編程邏輯] 基于VHDL的4PSK的設計與實現 2010-02-26
- [Allegro] 采用EP1C6Q240C8和VHDL的定時器的設計 2010-06-25
- [Allegro] 基于Verilog HDL設計的UART模塊 2010-08-02
- [布線技巧與EMC] 何謂高密度印制電路板(HDL Board) 2006-04-16
(責任編輯:發燒友)
發表評論,輕松獲取積分:
最新評論
已有條評論,共人參與,點擊查看相關下載
- VHDL實用教程31695
- vhdl語言教程下載8993
- 存儲器接口vhdl代碼全集3400
- X-HDL2943
- 曼徹斯特編|解碼器|VHDL2098
- The VHDL Cookbook2094
- VHDL基礎教程2094
- 異步通訊接口URAT4(VHDL代碼)1860
電子技術文章排行
本類排行
總排行
- 三相異步電機的交流變頻調速實驗系統916
- 安全繼電器及安全PLC在制造行業的應878
- FPGA芯片選擇策略和原則734
- VHDL和Verilog HDL語言對比546
- 編程器分類及功能詳解415
- 基于FPGA和DDS的信號源設計406
- 奧地利微電子新款高集成度電源管理IC406
- PLC在恒壓供水系統中的應用設計368
- 水泵機組全自動變頻調壓PLC控制系統353
- FPGA基礎知識簡介339