NB7L11M是一款差分1對2時鐘/數據分配芯片,具有內部源端接和CML輸出結構,針對低偏斜和最小抖動進行了優化。該器件分別產生兩個相同的時鐘或數據輸出副本,工作頻率高達8 GHz或12 Gb / s。
輸入采用內部50歐姆端接電阻,接受NECL(負ECL),PECL(正ECL),CML, LVCMOS,LVTTL或LVDS。差分16mA CML(電流模式邏輯)輸出提供匹配的50歐姆端接,外部端接時為400 mV輸出擺幅,50歐姆至V CC 。
特性 |
|
|
|
|
|
|
|
- 操作范圍:V CC = 2.375V至3.465V,V EE = 0V
|
|
|
- 與現有的2.5V / 3.3V LVEL功能兼容,LVEP,EP和SG DEvices
|
|
應用 |
- OC-48& OC-192 SONET / SDH數據路由
- 串行數字高清電視視頻路由
- ATE高速數據通信鏈接
|
電路圖、引腳圖和封裝圖