完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
這些肖特基鉗位TTL MSI電路設計用于需要非常短的傳播延遲時間的高性能存儲器解碼或數據路由應用。在高性能存儲器系統中,這些解碼器可用于最小化系統解碼的影響。當采用利用快速使能電路的高速存儲器時,這些解碼器的延遲時間和存儲器的使能時間通常小于存儲器的典型存取時間。這意味著肖特基鉗位系統解碼器引入的有效系統延遲可以忽略不計。
'LS138,SN54S138和SN74S138A根據三個二進制選擇輸入和三個使能輸入的條件對八條線中的一條進行解碼。兩個低電平有效和一個高電平有效使能輸入可在擴展時減少對外部門或逆變器的需求。無需外部逆變器即可實現24線解碼器,32線解碼器僅需一個逆變器。使能輸入可以用作多路分解應用的數據輸入。
所有這些解碼器/解復用器都具有完全緩沖的輸入,每個輸入僅代表其驅動電路的一個歸一化負載。所有輸入均采用高性能肖特基二極管鉗位,以抑制線路振鈴并簡化系統設計。
SN54LS138和SN54S138的特點是可在-55°C至125°C的整個軍用溫度范圍內工作。 SN74LS138和SN74S138A的特點是工作溫度范圍為0°C至70°C。
? |
---|
Function |
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Channels (#) |
Voltage (Nom) (V) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Configuration |
Type |
IOL (Max) (mA) |
IOH (Max) (mA) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Bits (#) |
Digital input leakage (Max) (uA) |
ESD Charged Device Model (kV) |
ESD HBM (kV) |
? |
SN74LS138 | SN54LS138 |
---|---|
Decoder Demultiplexer ? ? | Decoder/Demultiplexer ? ? |
LS ? ? | LS ? ? |
4.75 ? ? | 4.5 ? ? |
5.25 ? ? | 5.5 ? ? |
1 ? ? | 1 ? ? |
5 ? ? | 5 ? ? |
35 ? ? | 35 ? ? |
10 ? ? | 10 ? ? |
41 ? ? | 41 ? ? |
3:8 ? ? | 3:8 ? ? |
Standard ? ? | Standard ? ? |
8 ? ? | 8/-0.4 ? ? |
-0.4 ? ? | ? |
Catalog ? ? | Military ? ? |
0 to 70 ? ? | -55 to 125 ? ? |
PDIP SO SOIC ? ? | CDIP CFP LCCC ? ? |
See datasheet (PDIP) 16SO: 80 mm2: 7.8 x 10.2(SO) 16SOIC: 59 mm2: 6 x 9.9(SOIC) ? ? | See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) ? ? |
8 ? ? | 8 ? ? |
5 ? ? | 5 ? ? |
0.75 ? ? | 0.75 ? ? |
2 ? ? | 2 ? ? |
無樣片 |