描述
TLV9051,TLV9052和TLV9054器件分別是單,雙和四運算放大器。這些器件針對1.8 V至5.5 V的低電壓工作進行了優化。輸入和輸出可以以非常高的壓擺率從軌到軌工作。這些器件非常適用于需要低壓工作,高壓擺率和低靜態電流的成本受限應用。這些應用包括大型電器和三相電機的控制。 TLV905x系列的容性負載驅動為200 pF,電阻性開環輸出阻抗使容性穩定更高,容性更高。
TLV905x系列易于使用,因為器件是統一的 - 增益穩定,包括一個RFI和EMI濾波器,在過載條件下不會發生反相。
特性
- 高轉換率:15 V /μs
- 低靜態電流:330μA
- 軌道-to-Rail輸入和輸出
- 低輸入失調電壓:±0.33 mV
- 單位增益帶寬:5 MHz
- 低寬帶噪聲:15 nV /√ Hz
- 低輸入偏置電流:2 pA
- Unity-Gain穩定
- 內部RFI和EMI濾波器
- 適用于低成本應用的可擴展CMOS運算放大器系列
- 工作電壓低至1.8 V
- 由于電阻開環,電容負載更容易穩定輸出阻抗
- 擴展溫度范圍:-40°C至125°C
所有商標均為其各自所有者的財產。
參數 與其它產品相比?通用 運算放大器
? Number of channels (#) Total Supply Voltage (Min) (+5V=5, +/-5V=10) Total Supply Voltage (Max) (+5V=5, +/-5V=10) GBW (Typ) (MHz) Slew Rate (Typ) (V/us) Rail-to-rail Vos (offset voltage @ 25 C) (Max) (mV) Iq per channel (Typ) (mA) Vn at 1 kHz (Typ) (nV/rtHz) Rating Operating temperature range (C) Package Group Package size: mm2:W x L (PKG) Offset drift (Typ) (uV/C) Features Input bias current (Max) (pA) CMRR (Typ) (dB) Output current (Typ) (mA) Architecture ? TLV9052 OPA2316 TLV2772 TLV6741 TLV9062 2 ? ? 2 ? ? 2 ? ? 1 ? ? 2 ? ? 1.8 ? ? 1.8 ? ? 2.5 ? ? 2.25 ? ? 1.8 ? ? 5.5 ? ? 5.5 ? ? 5.5 ? ? 5.5 ? ? 5.5 ? ? 5 ? ? 10 ? ? 5.1 ? ? 10 ? ? 10 ? ? 15 ? ? 6 ? ? 10.5 ? ? 4.75 ? ? 6.5 ? ? In
Out ? ? In
Out ? ? In to V-
Out ? ? Out ? ? In
Out ? ? 1.6 ? ? 2.5 ? ? 2.5 ? ? 1 ? ? 1.6 ? ? 0.330 ? ? 0.4 ? ? 1 ? ? 0.85 ? ? 0.538 ? ? 20 ? ? 11 ? ? 17 ? ? 5 ? ? 16 ? ? Catalog ? ? Catalog ? ? Catalog ? ? Catalog ? ? Catalog ? ? -40 to 125 ? ? -40 to 125 ? ? -40 to 125
-55 to 125
0 to 70 ? ? -40 to 125 ? ? -40 to 125 ? ? SOIC | 8
TSSOP | 8
VSSOP | 8
WSON | 8 ? ? SOIC | 8
SON | 8
VSSOP | 10
VSSOP | 8
X2QFN | 10 ? ? PDIP | 8
SOIC | 8
TSSOP | 8
VSSOP | 8 ? ? SC70 | 5 ? ? SOIC | 8
TSSOP | 8
VSSOP | 10
VSSOP | 8
WSON | 8 ? ? 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
8TSSOP: 19 mm2: 6.4 x 3 (TSSOP | 8)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8)
See datasheet (WSON) ? ? 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
See datasheet (SON)
10VSSOP: 9 mm2: 3 x 3 (VSSOP | 10)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8)
10X2QFN: 3 mm2: 2 x 1.5 (X2QFN | 10) ? ? See datasheet (PDIP)
8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
8TSSOP: 19 mm2: 6.4 x 3 (TSSOP | 8)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8) ? ? 5SC70: 4 mm2: 2.1 x 2 (SC70 | 5) ? ? 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
8TSSOP: 19 mm2: 6.4 x 3 (TSSOP | 8)
10VSSOP: 9 mm2: 3 x 3 (VSSOP | 10)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8)
See datasheet (WSON) ? ? 0.5 ? ? 2 ? ? 2 ? ? 0.35 ? ? 0.53 ? ? Cost Optimized
EMI Hardened ? ? EMI Hardened
Small Size ? ?
? ? Cost Optimized
EMI Hardened
Small Size ? ? Cost Optimized
EMI Hardened
Shutdown
Small Size ? ? 2 ? ? 15 ? ? 60 ? ? ? ? 96 ? ? 80 ? ? 96 ? ? 130 ? ? 103 ? ? 50 ? ? 50 ? ? 40 ? ? 50 ? ? 50 ? ? CMOS ? ? CMOS ? ? CMOS ? ? CMOS ? ? CMOS ? ?
方框圖
- TLV9052 - 功能方框圖